### (19) **日本国特許庁(JP)**

# (12) 特 許 公 報(B2)

(11)特許番号

特許第4727030号 (P4727030)

(45) 発行日 平成23年7月20日(2011.7.20)

(24) 登録日 平成23年4月22日 (2011.4.22)

| (51) Int.Cl. |       |           | FΙ   |       |      |         |
|--------------|-------|-----------|------|-------|------|---------|
| G09G         | 3/30  | (2006.01) | GO9G | 3/30  | J    |         |
| G09G         | 3/20  | (2006.01) | GO9G | 3/20  | 621B |         |
| HO1L         | 51/50 | (2006.01) | GO9G | 3/20  | 641E |         |
|              |       |           | GO9G | 3/20  | 670K |         |
|              |       |           | HO5B | 33/14 | A    |         |
|              |       |           |      |       |      | 請求項の数 6 |

請求項の数 6 (全 54 頁)

| (21) 出願番号    | · · · · · · · · · · · · · · · · · · · | (73) 特許権者 | <b>∮</b> 000153878  |  |  |
|--------------|---------------------------------------|-----------|---------------------|--|--|
| (22) 出願日     | 平成12年10月12日 (2000.10.12)              |           | 株式会社半導体エネルギー研究所     |  |  |
| (65) 公開番号    | 特開2001-222255 (P2001-222255A)         |           | 神奈川県厚木市長谷398番地      |  |  |
| (43) 公開日     | 平成13年8月17日 (2001.8.17)                | (72) 発明者  | 小山 潤                |  |  |
| 審查請求日        | 平成19年10月12日 (2007.10.12)              |           | 神奈川県厚木市長谷398番地 株式会社 |  |  |
| (31) 優先権主張番号 | 特願平11-299210                          |           | 半導体エネルギー研究所内        |  |  |
| (32) 優先日     | 平成11年10月21日 (1999.10.21)              | (72) 発明者  | 犬飼 和隆               |  |  |
| (33) 優先権主張国  | 日本国(JP)                               |           | 神奈川県厚木市長谷398番地 株式会社 |  |  |
| (31) 優先権主張番号 | 特願平11-336995                          |           | 半導体エネルギー研究所内        |  |  |
| (32) 優先日     | 平成11年11月29日 (1999.11.29)              | (72) 発明者  | 山崎 舜平               |  |  |
| (33) 優先権主張国  | 日本国(JP)                               |           | 神奈川県厚木市長谷398番地 株式会社 |  |  |
|              |                                       |           | 半導体エネルギー研究所内        |  |  |
|              |                                       | (72) 発明者  | 長田 麻衣               |  |  |
|              |                                       |           | 神奈川県厚木市長谷398番地 株式会社 |  |  |
|              |                                       |           | 半導体エネルギー研究所内        |  |  |
|              |                                       |           | 最終頁に続く              |  |  |

## (54) 【発明の名称】表示装置

## (57)【特許請求の範囲】

## 【請求項1】

第1のTFT、第2のTFT、及びEL素子を含む画素を複数有し、

前記第1のTFTのゲート電極はゲート信号線に電気的に接続され、前記第1のTFTのソース及びドレインの一方はソース信号線に電気的に接続され、前記第1のTFTのソース及びドレインの他方は前記第2のTFTのゲート電極に電気的に接続され、

前記第2のTFTのソース及びドレインの一方は電源供給線に電気的に接続され、前記第2のTFTのソース及びドレインの他方は前記EL素子の一方の端子に電気的に接続され、

前記EL素子の他方の端子は定常電源に電気的に接続され、

前記第2のTFTのソース及びドレインの前記他方と前記定常電源との間には、前記画素内においては前記EL素子のみが電気的に接続され、

1フレーム期間に含まれる複数のサブフレーム期間のうち、前記 EL 素子の発光する前記サブフレーム期間の長さの和を制御することで階調表示を行い、

サブフレーム期間毎に表示サブフレーム期間と非表示サブフレーム期間を交互に繰り返し、

前記表示サブフレーム期間における E L 駆動電圧は、前記非表示サブフレーム期間における E L 駆動電圧とは逆の極性を有することを特徴とする表示装置。

### 【請求項2】

第1のTFT、第2のTFT、及びEL素子を含む画素を複数有し、

前記第1のTFTのゲート電極はゲート信号線に電気的に接続され、前記第1のTFTのソース及びドレインの一方はソース信号線に電気的に接続され、前記第1のTFTのソース及びドレインの他方は前記第2のTFTのゲート電極に電気的に接続され、

前記第2のTFTのソース及びドレインの一方は電源供給線に電気的に接続され、前記第2のTFTのソース及びドレインの他方は、抵抗体を介して、前記EL素子の一方の端子に電気的に接続され、

前記EL素子の他方の端子は定常電源に電気的に接続され、

前記第2のTFTのソース及びドレインの前記他方と前記定常電源との間には、前記画素内においては、前記抵抗体及び前記EL素子のみが電気的に接続され、

1フレーム期間に含まれる複数のサブフレーム期間のうち、前記 E L 素子の発光する前記サブフレーム期間の長さの和を制御することで階調表示を行い、

サブフレーム期間毎に表示サブフレーム期間と非表示サブフレーム期間を交互に繰り返し、

前記表示サブフレーム期間におけるEL駆動電圧は、前記非表示サブフレーム期間におけるEL駆動電圧とは逆の極性を有することを特徴とする表示装置。

#### 【請求項3

請求項 1 <u>または</u>請求項 2 において、前記 1 フレーム期間とは 1 / 1 2 0 s 以下であることを特徴とする表示装置。

#### 【請求項4】

請求項1乃至請求項<u>3</u>のいずれか一に記載の前記表示装置を用いることを特徴とするコンピュータ。

## 【請求項5】

請求項1乃至請求項<u>3</u>のいずれか一に記載の前記表示装置を用いることを特徴とするビデオカメラ。

## 【請求項6】

請求項1乃至請求項<u>3</u>のいずれか一に記載の前記表示装置を用いることを特徴とするD VDプレーヤー。

【発明の詳細な説明】

## [0001]

### 【発明の属する技術分野】

本願発明はEL(エレクトロルミネッセンス)素子を基板上に作り込んで形成されたELディスプレイ(表示装置)に関する。特に半導体素子(半導体薄膜を用いた素子)を用いたELディスプレイに関する。またELディスプレイを表示部に用いた電子機器に関する

## [0002]

## 【従来の技術】

近年、基板上にTFTを形成する技術が大幅に進歩し、アクティブマトリクス型表示装置への応用開発が進められている。特に、ポリシリコン膜を用いたTFTは、従来のアモルファスシリコン膜を用いたTFTよりも電界効果移動度(モビリティともいう)が高いので、高速動作が可能である。そのため、従来、基板外の駆動回路で行っていた画素の制御を、画素と同一の基板上に形成した駆動回路で行うことが可能となっている。

### [0003]

このようなアクティブマトリクス型表示装置は、同一基板上に様々な回路や素子を作り込むことで製造コストの低減、表示装置の小型化、歩留まりの上昇、スループットの低減など、様々な利点が得られる。

### [0004]

そしてさらに、自発光型素子として E L 素子を有したアクティブマトリクス型 E L ディスプレイの研究が活発化している。 E L ディスプレイは有機 E L ディスプレイ ( O E L D : Organic EL Display ) 又は有機 ライトエミッティングダイオード ( O L E D : Organic Light Emitting Diode ) とも呼ばれている。

10

20

30

40

#### [0005]

E L ディスプレイは、液晶表示装置と異なり自発光型である。 E L 素子は一対の電極間に E L 層が挟まれた構造となっているが、 E L 層は通常、積層構造となっている。代表的に は、イーストマン・コダック・カンパニーのTangらが提案した「正孔輸送層 / 発光層 / 電子輸送層」という積層構造が挙げられる。この構造は非常に発光効率が高く、現在、研究 開発が進められている E L ディスプレイは殆どこの構造を採用している。

#### [0006]

また他にも、画素電極上に正孔注入層 / 正孔輸送層 / 発光層 / 電子輸送層、または正孔注入層 / 正孔輸送層 / 発光層 / 電子輸送層 / 電子注入層の順に積層する構造でも良い。発光層に対して蛍光性色素等をドーピングしても良い。

#### [0007]

本明細書において一対の電極間に設けられる全ての層を総称してEL層と呼ぶ。よって上述した正孔注入層、正孔輸送層、発光層、電子輸送層、電子注入層等は、全てEL層に含まれる。

### [00008]

そして、上記構造でなるEL層に一対の電極から所定の電圧をかけ、それにより発光層においてキャリアの再結合が起こって発光する。なお本明細書においてEL素子が発光することを、EL素子が駆動すると呼ぶ。また、本明細書中では、陽極、EL層及び陰極で形成される発光素子をEL素子と呼ぶ。

### [0009]

【発明が解決しようとする課題】

#### [0010]

ELディスプレイを実用化する上で問題となっているのが、EL層の劣化によるEL素子の寿命の短さであった。EL層の寿命の長さを左右する要因として、ELディスプレイを駆動するデバイスの構造、EL層を構成する有機EL材料の特性、電極の材料、作成行程における条件等が挙げられる。

### [0011]

そして上述した要因の他に、EL層の寿命の長さを左右する要因として最近注目されているのが、ELディスプレイの駆動方法である。

## [0012]

E L 素子を発光させるために、 E L 層を挟んだ陽極と陰極の 2 つの電極に、直流の電流をかける方法が、従来一般的に用いられてきた。従来のデジタル方式の時分割階調表示について、図 1 6 を用いて説明する。ここでは n ビットデジタル駆動方式により 2 <sup>n</sup>階調のフルカラー表示を行う場合について説明する。

### [0013]

図15にELディスプレイの画素部の構造を示す。ゲート信号が入力されるゲート信号線(G1~Gn)は、各画素が有するスイッチング用TFT1501のゲート電極に接続されている。また各画素の有するスイッチング用TFT1501のソース領域とドレイン領域は、一方がデジタルデータ信号を入力するソース信号線(データ信号線ともいう)(S1~Sn)に、もう一方が各画素が有するEL駆動用TFT1504のゲート電極及び各画素が有するコンデンサ1508にそれぞれ接続されている。

#### [0014]

各画素が有するEL駆動用TFT1504のソース領域とドレイン領域は、それぞれ一方は電源供給線(V1~Vn)に、もう一方はEL素子1506に接続されている。電源供給線(V1~Vn)の電位を電源電位と呼ぶ。また電源供給線(V1~Vn)は、各画素が有するコンデンサ1508に接続されている。なおデジタルデータ信号とは、デジタルのビデオ信号を意味する。

## [0015]

EL素子1506は陽極と陰極と、陽極と陰極との間に設けられたEL層とからなる。陽極がEL駆動用TFT1504のソース領域またはドレイン領域と接続している場合、言

10

20

30

40

い換えると陽極が画素電極の場合、対向電極である陰極は一定の電位に保たれる。逆に陰極が EL駆動用 TFT1504のソース領域またはドレイン領域と接続している場合、言い換えると陰極が画素電極の場合、対向電極である陽極は一定の電位に保たれる。

#### [0016]

また本明細書において、対向電極の電位を定常電位と呼ぶ。なお対向電極に定常電位を与える電源を定常電源と呼ぶ。陽極の電位は陰極にかかる電位よりも高いことが望ましい。そのため定常電位は、対向電極が陽極か陰極かによって変わってくる。例えば対向電極が陽極の場合、定常電位は電源電位よりも高くすることが望ましい。逆に対向電極が陰極の場合、定常電位は電源電位よりも低くすることが望ましい。

#### [0017]

対向電極の定常電位と画素電極の電源電位との電位差がEL駆動電圧であり、このEL駆動電圧がEL層にかかる。

#### [0018]

図16に従来のELディスプレイのデジタル方式の直流駆動におけるタイミングチャートを示す。まず、1フレーム期間をn個のサブフレーム期間(SF1~SFn)に分割する。なお、画素部の全ての画素が1つの画像を表示する期間を1フレーム期間(F)と呼ぶ。通常のELディスプレイでは発振周波数は60Hz以上、即ち1秒間に60以上のフレーム期間が設けられており、1秒間に60以上の画像が表示されている。1秒間に表示される画像の数が60より少なくなると、視覚的にフリッカ等の画像のちらつきが目立ち始める。なお、1フレーム期間をさらに複数に分割した期間をサブフレーム期間と呼ぶ。階調数が多くなるにつれて1フレーム期間の分割数も増え、駆動回路を高い周波数で駆動しなければならない。

#### [0019]

1 つのサブフレーム期間はアドレス期間(Ta)とサステイン期間(Ts)とに分けられる。アドレス期間とは、1 サブフレーム期間中、全画素にデータを入力するのに要する時間であり、サステイン期間(点灯期間とも呼ぶ)とは、EL素子を発光させる期間を示している。

# [0020]

n 個のサブフレーム期間(SF1~SFn)がそれぞれ有するアドレス期間(Ta1~Tan)の長さは全て同じである。SF1~SFnがそれぞれ有するサステイン期間(Ts)をそれぞれTs1~Tsnとする。

# [0021]

サステイン期間の長さは、Ts1:Ts2:Ts3:…:Ts(n-1): Tsn=2 $^{0}$ :2 $^{-1}$ :2 $^{-2}$ :…:2 $^{-(n-2)}$ :2 $^{-(n-1)}$ となるように設定する。但し、SF1~SFnを出現させる順序はどのようにしても良い。このサステイン期間の組み合わせで2 $^{n}$ 階調のうち所望の階調表示を行うことができる。

## [0022]

まずアドレス期間において、電源供給線(V1~Vn)は定常電位と同じ高さの電源電位に保たれている。本明細書において、デジタル駆動のアドレス期間における電源電位をオフの電源電位と呼ぶ。なおオフの電源電位の高さは、EL素子1506が発光しない範囲で、定常電位の高さと同じであれば良い。なおこのときのEL駆動電圧をオフのEL駆動電圧と呼ぶ。理想的にはオフのEL駆動電圧は0Vであることが望ましいが、EL素子1506が発光しない程度の大きさであれば良い。

## [0023]

そしてゲート信号線G1にゲート信号が入力され、ゲート信号線G1にゲート電極が接続されているスイッチング用TFT1501が、全てONの状態になる。

#### [0024]

そしてゲート信号線G1にゲート電極が接続されているスイッチング用TFT1501が ONの状態で、ソース信号線(S1~Sn)に順にデジタルデータ信号が入力される。デ ジタルデータ信号は「0」または「1」の情報を有しており、「0」と「1」のデジタル 10

20

30

40

データ信号がそれぞれHiまたはLoのいずれかの電圧を有する信号を意味している。そしてソース信号線(S1~Sn)に入力されたデジタルデータ信号は、オン(ON)の状態のスイッチング用TFT1504のゲート電極に入力される。またコンデンサ1508にもデジタルデータ信号が入力され保持される。

## [0025]

次にゲート信号線G2にゲート信号が入力され、ゲート信号線G2にゲート電極が接続されているスイッチング用TFT1501全てがONの状態になる。そしてゲート信号線G2にゲート電極が接続されているスイッチング用TFT1501をONにした状態で、ソース信号線(S1~Sn)に入力されたデジタルデータ信号が入力される。ソース信号線(S1~Sn)に入力されたデジタルデータ信号は、スイッチング用TFT1501を介してEL駆動用TFT1504のゲート電極に入力される。またコンデンサ1508にもデジタルデータ信号が入力され保持される。

### [0026]

上述した動作を繰り返し、全ての画素にデジタルデータ信号が入力される。全ての画素に デジタルデータ信号が入力されるまでの期間がアドレス期間である。

#### [0027]

アドレス期間が終了と同時にサステイン期間となる。サステイン期間になると、電源供給線(V1~Vn)の電位は、オフの電源電位からオンの電源電位に変わる。本明細書において、デジタル駆動の場合、サステイン期間における電源電位をオンの電源電位と呼ぶ。オンの電源電位は、EL素子が発光する程度に定常電位との間に電位差を有していればよい。なおこの電位差をオンのEL駆動電圧と呼ぶ。なおオフの電源電位とオンの電源電位とを総称して電源電位と呼ぶ。またオンのEL駆動電圧とオフのEL駆動電圧を総称してEL駆動電圧と呼ぶ。

#### [0028]

サステイン期間において、スイッチング用TFT1501はオフ状態となる。そしてコンデンサ1508において保持されたデジタルデータ信号が、EL駆動用TFT1504のゲート電極に入力される。

### [0029]

デジタルデータ信号が「0」の情報を有していた場合、EL駆動用TFT1504はオフ状態となり、EL素子1506の画素電極はオフの電源電位に保たれたままである。その結果、「0」の情報を有するデジタルデータ信号が印加された画素が有するEL素子1506は発光しない。

#### [0030]

逆に、「1」の情報を有していた場合、EL駆動用TFT1504はオン状態となり、EL素子1506の画素電極はオンの電源電位になる。その結果、「1」の情報を有するデジタルデータ信号が印加された画素が有するEL素子1506は発光する。

## [0031]

全てのスイッチング用TFT1501がオフ状態である期間がサステイン期間である。

## [0032]

E L 素子は、Ts1~Tsnまでのいずれかの期間において発光する。Tsnの期間において、所定のEL素子を発光(所定の画素を点灯)させたとする。

#### [0033]

次に、再びアドレス期間が出現し、全画素にデジタルデータ信号を入力した後、サステイン期間が出現する。このときは $Ts1 \sim Ts(n-1)$ のいずれかのサステイン期間が出現する。ここではTs(n-1)が出現し、Ts(n-1)の期間において、所定の画素を点灯させたとする。

### [0034]

以下、残りのn-2個のサブフレームにおいても同様の動作を繰り返し、順次Ts(n-2)、Ts(n-3)…Ts1とサステイン期間が出現し、それぞれのサブフレームにおいて所定の画素を点灯させたとする。

10

20

20

30

40

#### [0035]

n個のサブフレーム期間が出現したら1フレーム期間を終えたことになる。このとき、1 フレーム期間内に画素が点灯していたサステイン期間、言い換えると「1」の情報を有す るデジタルデータ信号が画素に印加されたアドレス期間の直後のサステイン期間の長さを 積算することによって、その画素の階調がきまる。例えば、n=8のとき、全部のサステ イン期間で画素が発光した場合の輝度を100%とすると、Ts1とTs2において画素 が発光した場合には75%の輝度が表現でき、Ts3とTs5とTs8を選択した場合に は16%の輝度が表現できる。

#### [0036]

このように従来ELディスプレイは直流駆動されており、EL層に加えられるEL駆動電 圧は常に同じ極性を有していた。

10

#### [0037]

しかし「TSUTSUI T, JPN J Appl Phys Part 2 VOL. 37, NO. 11B PAGE. L1406-L1408 199 8」において紹介されているように、EL素子に一定期間ごとに逆の極性のEL駆動電圧 をかけることによって、EL素子の電流 電圧特性の劣化が改善されることが見いだされ ている。

### [0038]

しかし、EL素子に一定期間ごとに逆の極性のEL駆動電圧をかけることによって、EL 素子の電流 電圧特性の劣化が改善されることを利用した ELディスプレイの駆動方法、 及び前記駆動方法を利用したELディスプレイは、具体的には提案されていなかった。

20

30

50

### [0039]

そこで、EL素子の寿命を延ばすために、EL素子に一定期間ごとに逆の極性のEL駆動 電圧をかけて表示を行うELディスプレイの駆動方法(以下、本明細書において交流駆動 と呼ぶ)の提案、及び前記駆動方法を用いたELディスプレイの作製が切望されていた。 特に交流駆動により表示を行うアクティブマトリクス型ELディスプレイの作製が切望さ れていた。

### [0040]

# 【課題を解決するための手段】

本願発明は、ELディスプレイの駆動において、EL素子が有する第1の電極を一定の電 位(定常電位)に保ち、第2の電極を電源供給線の電位(電源電位)に保つ。そして一定 期間ごとに、定常電位と電源電位の差であるEL駆動電圧の極性が逆になるように、定常 電位を固定し、電源電位の高さを変える。例えばある期間において定常電位がⅤ┰、電源 電位が $V_D$ 、 $EL駆動電圧がV_T-V_D=V$ だったとすると、次の期間において定常電位 が $V_T$ 、電源電位が $V_D$ ′、E L 駆動電圧が $V_T$  -  $V_D$ ′ = - V となる。

[0041]

デジタル方式の駆動回路による時分割階調表示の場合、1フレーム期間ごとにEL駆動電 圧の極性を逆に変化させても良いし、1サブフレーム期間ごとにEL駆動電圧の極性を逆 に変化させても良い。

## [0042]

40 アナログ方式の駆動回路の場合、1フレーム期間ごとにEL駆動電圧を逆の極性に変化さ せる。

[0043]

なお、EL素子はダイオードであるため、ある極性をもつEL駆動電圧を加えてEL素子 が発光した場合、逆の極性を有するEL駆動電圧加えてもEL素子は発光しない。

#### [0044]

上記構成によって、EL素子に一定期間ごとに逆の極性のEL駆動電圧がかかる。よって 、EL素子の電流 電圧特性の劣化が改善され、EL素子の寿命を従来の駆動方式に比べ て長くすることが可能になる。

### [0045]

また上述したように、交流駆動において、1フレーム期間ごとに画像の表示を行う場合、

観察者の目にフリッカとしてちらつきが生じてしまう。

#### [0046]

そのため本願発明では、直流駆動において観察者の目にフリッカが生じない周波数の倍以上の周波数で ELディスプレイを交流駆動するのが好ましい。つまり 1 秒間に 1 2 0 以上のフレーム期間を設け、60以上の画像を表示するのが好ましい。上記構成によって、交流駆動によるフリッカを防ぐ。

#### [0047]

また本願発明の交流駆動は、アクティブマトリクス型のEL表示装置だけではなく、パッシブ型のEL表示装置にも適用可能である。

#### [0049]

本願発明によって、

以下に、本願発明の構成を示す。

複数のEL素子を含む複数の画素を有する表示装置であって、

前記表示装置は1フレーム期間における前記複数のEL素子の発光する時間を制御することで階調表示を行い、

前記複数のEL素子は第1の電極と第2の電極とをそれぞれ有しており、

前記第1の電極は一定の電位に保たれており、

前記第2の電極の電位は、前記第1の電極にかかる電位と、前記第2の電極にかかる電位 の差であるEL駆動電圧の極性が1フレーム期間ごとに逆になるように変化していること を特徴とする表示装置が提供される。

### [0050]

本願発明によって、

複数のEL素子を含む複数の画素を有する表示装置であって、

前記表示装置は、1フレーム期間に含まれる複数のサブフレーム期間のうち、前記複数の EL素子が発光したサブフレーム期間の長さの和を制御することによって階調表示を行い

前記複数のEL素子は第1の電極と第2の電極とをそれぞれ有しており、

前記第1の電極は一定の電位に保たれており、

前記第2の電極の電位は、前記第1の電極にかかる電位と、前記第2の電極にかかる電位の差であるEL駆動電圧の極性が前記サブフレーム期間ごとに逆になるように変化していることを特徴とする表示装置が提供される。

#### [0051]

本願発明によって、

複数のEL素子と、前記複数のEL素子の発光をそれぞれ制御する複数のEL駆動用TFTと、前記複数のEL駆動用TFTの駆動をそれぞれ制御する複数のスイッチング用TFTと、を含む複数の画素を有する表示装置であって、

前記表示装置は1フレーム期間における前記複数のEL素子の発光する時間を制御することで階調表示を行い、

前記複数のEL素子は第1の電極と第2の電極とをそれぞれ有しており、

前記第1の電極は一定の電位に保たれており、

前記第2の電極の電位は、前記第1の電極にかかる電位と、前記第2の電極にかかる電位の差であるEL駆動電圧の極性が1フレーム期間ごとに逆になるように変化していることを特徴とする表示装置が提供される。

#### [0052]

本願発明によって、

複数のEL素子と、前記複数のEL素子の発光をそれぞれ制御する複数のEL駆動用TFTと、前記複数のEL駆動用TFTの駆動をそれぞれ制御する複数のスイッチング用TFTと、を含む複数の画素を有する表示装置であって、

前記表示装置は、1フレーム期間に含まれる複数のサブフレーム期間のうち、前記複数の

10

20

30

40

EL素子が発光したサブフレーム期間の長さの和を制御することによって階調表示を行い

前記複数のEL素子は第1の電極と第2の電極とをそれぞれ有しており、

前記第1の電極は一定の電位に保たれており、

前記第2の電極の電位は、前記第1の電極にかかる電位と、前記第2の電極にかかる電位の差であるEL駆動電圧の極性が前記各フレーム期間ごとに逆になるように変化していることを特徴とする表示装置が提供される。

### [0053]

本願発明によって、

複数のEL素子を含む複数の画素を有する表示装置であって、

前記表示装置は1フレーム期間における前記複数のEL素子の発光する時間を制御することで階調表示を行い、

前記複数のEL素子は第1の電極と第2の電極とをそれぞれ有しており、

前記第1の電極は一定の電位に保たれており、

前記第2の電極の電位は、前記第1の電極にかかる電位と、前記第2の電極にかかる電位 の差であるEL駆動電圧の極性が1フレーム期間ごとに逆になるように変化しており、

前記複数の画素のうち、隣り合う画素同士で、前記第2の電極にかかる電圧を供給する電源供給線を共有していることを特徴とする表示装置が提供される。

#### [0054]

本願発明によって、

複数のEL素子を含む複数の画素を有する表示装置であって、

前記表示装置は、1フレーム期間に含まれる複数のサブフレーム期間のうち、前記複数の EL素子が発光したサブフレーム期間の長さの和を制御することによって階調表示を行い

前記複数のEL素子は第1の電極と第2の電極とをそれぞれ有しており、

前記第1の電極は一定の電位に保たれており、

前記第2の電極の電位は、前記第1の電極にかかる電位と、前記第2の電極にかかる電位の差であるEL駆動電圧の極性が前記フレーム期間ごとに逆になるように変化しており、前記複数の画素のうち、隣り合う画素同士で、前記第2の電極にかかる電圧を供給する電源供給線を共有していることを特徴とする表示装置が提供される。

### [0055]

本願発明によって、

複数のEL素子と、前記複数のEL素子の発光をそれぞれ制御する複数のEL駆動用TFTと、前記複数のEL駆動用TFTの駆動をそれぞれ制御する複数のスイッチング用TFTと、を含む複数の画素を有する表示装置であって、

前記表示装置は1フレーム期間における前記複数のEL素子の発光する時間を制御することで階調表示を行い、

前記複数のEL素子は第1の電極と第2の電極とをそれぞれ有しており、

前記第1の電極は一定の電位に保たれており、

前記第2の電極の電位は、前記第1の電極にかかる電位と、前記第2の電極にかかる電位 の差であるEL駆動電圧の極性が1フレーム期間ごとに逆になるように変化しており、

前記複数の画素のうち、隣り合う画素同士で、前記第2の電極にかかる電圧を供給する電源供給線を共有していることを特徴とする表示装置が提供される。

## [0056]

本願発明によって、

複数のEL素子と、前記複数のEL素子の発光をそれぞれ制御する複数のEL駆動用TFTと、前記複数のEL駆動用TFTの駆動をそれぞれ制御する複数のスイッチング用TFTと、を含む複数の画素を有する表示装置であって、

前記表示装置は、1フレーム期間に含まれる複数のサブフレーム期間のうち、前記複数の EL素子が発光したサブフレーム期間の長さの和を制御することによって階調表示を行い 10

20

30

40

前記複数のEL素子は第1の電極と第2の電極とをそれぞれ有しており、

前記第1の電極は一定の電位に保たれており、

前記第2の電極の電位は、前記第1の電極にかかる電位と、前記第2の電極にかかる電位 の差であるEL駆動電圧の極性が前記サブフレーム期間ごとに逆になるように変化してお 1)、

前記複数の画素のうち、隣り合う画素同士で、前記第2の電極にかかる電圧を供給する電 源供給線を共有していることを特徴とする表示装置が提供される。

[0057]

前記EL駆動用TFTと前記スイッチング用TFTとは、nチャネル型TFTまたはpチ ヤネル型TFTである。

[0058]

前記複数のEL素子の発光は、スイッチング用TFTに入力されるデジタルデータ信号に よって制御されていても良い。

[0059]

前記1フレーム期間とは1/120s以下であれば良い。

[0060]

本願発明によって、

複数のEL素子と、前記複数のEL素子の発光をそれぞれ制御する複数のEL駆動用TF Tと、前記複数のEL駆動用TFTの駆動をそれぞれ制御する複数のスイッチング用TF Tと、を含む複数の画素を有する表示装置であって、

前記表示装置は、スイッチング用TFTのソース領域にアナログのビデオ信号を入力する ことで階調表示を行い、

前記複数のEL素子は第1の電極と第2の電極とをそれぞれ有しており、

前記第1の電極は一定の電位に保たれており、

前記第2の電極は、1フレーム期間ごとに第1の電極にかかる電圧を基準として逆の極性 を有する電圧に保たれていることを特徴とする表示装置が提供される。

[0061]

本願発明によって、

複数のEL素子と、前記複数のEL素子の発光をそれぞれ制御する複数のEL駆動用TF Tと、前記複数のEL駆動用TFTの駆動をそれぞれ制御する複数のスイッチング用TF Tと、を含む複数の画素を有する表示装置であって、

前記表示装置は、スイッチング用TFTのソース領域にアナログのビデオ信号を入力する ことで階調表示を行い、

前記複数の EL 素子は第1の電極と第2の電極とをそれぞれ有しており、

前記第1の電極は一定の電位に保たれており、

前記第2の電極は、1フレーム期間ごとに第1の電極にかかる電圧を基準として逆の極性 を有する電圧に保たれており、

前記複数の画素のうち、隣り合う画素同士で、前記第2の電極にかかる電圧を供給する電 源供給線を共有していることを特徴とする表示装置が提供される。

[0062]

前記EL駆動用TFTと前記スイッチング用TFTとは、nチャネル型TFTまたはpチ ヤネル型TFTである。

[0063]

前記1フレーム期間とは1/120s以下であれば良い。

[0064]

前記複数のEL素子が有するEL層は低分子系有機物質またはポリマー系有機物質であっ ても良い。

[0065]

前記低分子系有機物質は、Al q3 (トリス・8・キノリライト・アルミニウム)または

10

20

30

40

TPD(トリフェニルアミン誘導体)からなっていても良い。

#### [0066]

前記ポリマー系有機物質は、PPV(ポリフェニレンビニレン)、PVK(ポリビニルカルバゾール)またはポリカーボネートからなっていても良い。

## [0067]

前記表示装置を用いることを特徴とするコンピュータ。

#### [0068]

前記表示装置を用いることを特徴とするビデオカメラ。

#### [0069]

前記表示装置を用いることを特徴とするDVDプレーヤー。

#### [0070]

【発明の実施の形態】

### [0071]

本願発明の構成を、デジタル駆動方式の時分割階調表示を行う E L ディスプレイの例を用いて説明する。図 1 に本願発明の回路構成の一例を示す。

#### [0072]

図1のELディスプレイは、基板上に形成されたTFTによって画素部101、画素部の周辺に配置されたソース信号側駆動回路102及びゲート信号側駆動回路103を有している。なお、本実施の形態でELディスプレイはソース信号側駆動回路とゲート信号側駆動回路とを1つずつ有しているが、本願発明においてソース信号側駆動回路は2つあってもよい。またゲート信号側駆動回路も2つあってもよい。

#### [0073]

ソース信号側駆動回路 1 0 2 は基本的にシフトレジスタ 1 0 2 a、ラッチ(A) 1 0 2 b、ラッチ(B) 1 0 2 cを含む。また、シフトレジスタ 1 0 2 aにはクロック信号(C K)及びスタートパルス(S P)が入力され、ラッチ(A) 1 0 2 bにはデジタルデータ信号(Digital Data Signals)が入力され、ラッチ(B) 1 0 2 cにはラッチ信号(Latch Signals)が入力される。

### [0074]

また図示しないが、ゲート信号側駆動回路103はシフトレジスタ、バッファを有する。 バッファの出力側にマルチプレクサを設けても良い。

#### [0075]

画素部 1 0 1 に入力されるデジタルデータ信号は、時分割階調データ信号発生回路 1 1 4 にて形成される。この回路ではアナログ信号又はデジタル信号でなるビデオ信号(画像情報を含む信号)を、時分割階調を行うためのデジタルデータ信号に変換すると共に、時分割階調表示を行うために必要なタイミングパルス等を発生させる回路である。

#### [0076]

典型的には、時分割階調データ信号発生回路 1 1 4 には、1 フレーム期間を n ビット(n は 2 以上の整数)の階調に対応した複数のサブフレーム期間に分割する手段と、それら複数のサブフレーム期間においてアドレス期間及びサステイン期間を選択する手段と、そのサステイン期間の長さを T s 1 : T s 2 : T s 3 : ... : T s (n-1) : T s (n) =  $2^0$  :  $2^{-1}$  :  $2^{-2}$  : ... :  $2^{-(n-2)}$  :  $2^{-(n-1)}$  となるように設定する手段とが含まれる。

### [0077]

この時分割階調データ信号発生回路114は、本願発明のELディスプレイの外部に設けられても良い。その場合、そこで形成されたデジタルデータ信号が本願発明のELディスプレイに入力される構成となる。この場合、本願発明のELディスプレイを表示ディスプレイとして有する電子機器(EL表示装置)は、本願発明のELディスプレイと時分割階調データ信号発生回路を別の部品として含むことになる。

### [0078]

また、時分割階調データ信号発生回路114をICチップなどの形で本願発明のELディスプレイに実装しても良い。その場合、そのICチップで形成されたデジタルデータ信号

10

20

30

40

10

20

30

40

50

が本願発明のELディスプレイに入力される構成となる。この場合、本願発明のELディスプレイをディスプレイとして有する電子機器は、時分割階調データ信号発生回路を含む ICチップを実装した本願発明のELディスプレイを部品として含むことになる。

### [0079]

また最終的には、時分割階調データ信号発生回路114を画素部101、ソース信号側駆動回路102及びゲート信号側駆動回路103と同一の基板上にTFTでもって形成しうる。この場合、ELディスプレイに画像情報を含むビデオ信号を入力すれば全て基板上で処理することができる。この場合の時分割階調データ信号発生回路はポリシリコン膜を活性層とするTFTで形成しても良い。また、この場合、本願発明のELディスプレイをディスプレイとして有する電子機器は、時分割階調データ信号発生回路がELディスプレイ自体に内蔵されており、電子機器の小型化を図ることが可能である。

[0800]

画素部101にはマトリクス状に複数の画素104が配列される。画素104の拡大図を図2(A)に示す。図2(A)において、105はスイッチング用TFTである。スイッチング用TFT105のゲート電極は、ゲート信号を入力するゲート信号線106に接続されている。スイッチング用TFT105のソース領域とドレイン領域は、一方がデジタルデータ信号を入力するソース信号線107に、もう一方がEL駆動用TFT108のゲート電極及び各画素が有するコンデンサ113にそれぞれ接続されている。

[0081]

また、EL駆動用TFT108のソース領域とドレイン領域は、一方が電源供給線111に接続され、もう一方はEL素子110に接続される。電源供給線111はコンデンサ113に接続されている。コンデンサ113はスイッチング用TFT105が非選択状態(オフ状態)にある時、EL駆動用TFT108のゲート電圧を保持するために設けられている。

[0082]

EL素子110は陽極と陰極と、陽極と陰極との間に設けられたEL層とからなる。陽極がEL駆動用TFT110のソース領域またはドレイン領域と接続している場合、言い換えると陽極が画素電極の場合、陰極は対向電極である。逆に陰極がEL駆動用TFT110のソース領域またはドレイン領域と接続している場合、言い換えると陰極が画素電極の場合、陽極は対向電極である。

[0083]

電源供給線111は電源電位に保たれている。本実施の形態において、電源電位は常に一定の電位に保たれる

[0084]

なお、EL駆動用TFT108のドレイン領域またはソース領域と、EL素子110との間に抵抗体を設けても良い。抵抗体を設けることによって、EL駆動用TFTからEL素子へ供給される電流量を制御し、EL駆動用TFTの特性のバラツキの影響を防ぐことが可能になる。抵抗体はEL駆動用TFT108のオン抵抗よりも十分に大きい抵抗値を示す素子であれば良いため構造等に限定はない。なお、オン抵抗とは、TFTがオン状態の時に、TFTのドレイン電圧をその時に流れているドレイン電流で割った値である。抵抗体の抵抗値としては1k~50M (好ましくは10k~10M 、さらに好ましくは50k~1M )の範囲から選択すれば良い。抵抗体として抵抗値の高い半導体層を用いると形成が容易であり好ましい。

[0085]

次に本願発明の交流駆動について、図 2 ( B )及び図 3 を用いて説明する。ここでは n ビットデジタル駆動方式により  $2^n$ 階調のフルカラーの時分割階調表示を行う場合について説明する。

[0086]

図2(B)に本願発明のELディスプレイの画素部の構造を示す。ゲート信号線(G1~Gn)は各画素が有するスイッチング用TFTのゲート電極に接続されている。各画素の

有するスイッチング用TFTのソース領域とドレイン領域は、一方がソース信号線(S1~Sn)に、もう一方がEL駆動用TFTのゲート電極とコンデンサとに接続されている。またEL駆動用TFTのソース領域とドレイン領域は、一方が電源供給線(V1~Vn)に、もう一方が各画素が有するEL素子に接続されている。電源供給線(V1~Vn)は各画素が有するコンデンサとも接続されている。

### [0087]

図 2 ( A ) に示した E L ディスプレイにおけるタイミングチャートを、図 3 に示す。まず、1 フレーム期間(F)をn個のサブフレーム期間(SF1~SFn)に分割する。なお、画素部の全ての画素が1つの画像を表示する期間を1フレーム期間と呼ぶ。本願発明のE L ディスプレイでは1秒間に120以上のフレーム期間が設けられており、結果的に1秒間に60以上の画像が表示されるようにするのが好ましい。

10

#### [0088]

1秒間に表示される画像の数が120より少なくなると、視覚的にフリッカ等の画像のちらつきが目立ち始める。

### [0089]

なお、1フレーム期間をさらに複数に分割した期間をサブフレーム期間と呼ぶ。階調数が 多くなるにつれて1フレーム期間の分割数も増え、駆動回路を高い周波数で駆動しなけれ ばならない。

#### [0090]

1 つのサブフレーム期間はアドレス期間 ( T a ) とサステイン期間 ( T s ) とに分けられる。アドレス期間とは、1 サブフレーム期間中、全画素にデータを入力するのに要する時間であり、サステイン期間 ( 点灯期間とも呼ぶ ) とは、表示を行う期間を示している。

20

#### [0091]

n 個のサブフレーム期間(SF1~SFn)がそれぞれ有するアドレス期間(Ta1~Tan)の長さは全て同じである。SF1~SFnがそれぞれ有するサステイン期間(Ts)をそれぞれTs1~Tsnとする。

### [0092]

サステイン期間の長さは、Ts1:Ts2:Ts3:…:Ts(n-1): Tsn=2 $^{0}$ :2 $^{-1}$ :2 $^{-2}$ :…:2 $^{-(n-2)}$ :2 $^{-(n-1)}$ となるように設定する。但し、SF1~SFnを出現させる順序はどのようにしても良い。このサステイン期間の組み合わせで2 $^{n}$ 階調のうち所望の階調表示を行うことができる。

30

## [0093]

まずアドレス期間において、対向電極は電源電位と同じ高さの定常電位に保たれている。本明細書において、デジタル駆動のアドレス期間における定常電位をオフの定常電位と呼ぶ。なおオフの定常電位の高さは、EL素子が発光しない範囲で、電源電位の高さと同じであれば良い。なおこのときのEL駆動電圧をオフのEL駆動電圧と呼ぶ。理想的にはオフのEL駆動電圧は0Vであることが望ましいが、EL素子が発光しない程度の大きさであれば良い。

## [0094]

そしてゲート信号線G1にゲート信号が入力され、ゲート信号線G1にゲート電極が接続 されているスイッチング用TFT全てがONの状態になる。

40

#### [0095]

ゲート信号線G1にゲート電極が接続されているスイッチング用TFTがONの状態で、全てのソース信号線(S1~Sn)に同時にデジタルデータ信号が入力される。デジタルデータ信号は「0」または「1」の情報を有しており、「0」と「1」のデジタルデータ信号がそれぞれHiまたはLoのいずれかの電圧を有する信号を意味している。そしてソース信号線(S1~Sn)に入力されたデジタルデータ信号は、オン(ON)の状態のスイッチング用TFTを介してEL駆動用TFTのゲート電極に入力される。またコンデンサにもデジタルデータ信号が入力され保持される。

## [0096]

次にゲート信号線G2にゲート信号が入力され、ゲート信号線G2にゲート電極が接続されているスイッチング用TFT全てがONの状態になる。そしてゲート信号線G2にゲート電極が接続されているスイッチング用TFTをONにした状態で、全てのソース信号線(S1~Sn)に同時にデジタルデータ信号が入力される。ソース信号線(S1~Sn)に入力されたデジタルデータ信号は、スイッチング用TFTを介してEL駆動用TFTのゲート電極に入力される。またコンデンサにもデジタルデータ信号が入力され保持される

### [0097]

上述した動作を繰り返し、全ての画素にデジタルデータ信号が入力される。全ての画素に デジタルデータ信号が入力されるまでの期間がアドレス期間である。

[0098]

アドレス期間が終了すると同時にサステイン期間となる。サステイン期間になると、対向電極の電位は、オフの定常電位からオンの定常電位に変わる。本明細書において、デジタル駆動のサステイン期間における定常電位をオンの定常電位と呼ぶ。オンの定常電位は、EL素子が発光する程度に電源電位との間に電位差を有していればよい。なおこの電位差をオンのEL駆動電圧と呼ぶ。

[0099]

そしてスイッチング用TFTがオフ状態になり、コンデンサにおいて保持されたデジタルデータ信号が、EL駆動用TFTのゲート電極に入力される。

[0100]

本実施の形態において、デジタルデータ信号が「0」の情報を有していた場合、EL駆動用TFTはオフ状態となり、EL素子の画素電極はオフの定常電位に保たれたままである。その結果、「0」の情報を有するデジタルデータ信号が印加された画素が有するEL素子は発光しない。

[0101]

逆に、「1」の情報を有していた場合、EL駆動用TFTはオン状態となり、EL素子の画素電極に電源電位が与えられる。その結果、「1」の情報を有するデジタルデータ信号が印加された画素が有するEL素子は発光する。

[0102]

全てのスイッチング用TFTがオフ状態である期間がサステイン期間である。

[0103]

EL素子を発光させる(画素を点灯させる)期間はTs1~Tsnまでのいずれかの期間である。ここではTsnの期間、所定の画素を点灯させたとする。

[ 0 1 0 4 ]

次に、再びアドレス期間が出現し、全画素にデータ信号を入力したらサステイン期間が出現する。このときは $Ts1 \sim Ts(n-1)$ のいずれかのサステイン期間が出現する。ここではTs(n-1)の期間、所定の画素を点灯させたとする。

[0105]

以下、残りのn-2 個のサブフレームについて同様の動作を繰り返し、順次Ts(n-2)、Ts(n-3)…Ts1とサステイン期間を設定し、それぞれのサブフレームで所定の画素を点灯させたとする。

[0106]

n個のサブフレーム期間が出現したら1フレーム期間を終えたことになる。このとき、1フレーム期間内に画素が点灯していたサステイン期間、言い換えると「1」の情報を有するデジタルデータ信号が画素に印加されたアドレス期間の直後のサステイン期間の長さを積算することによって、その画素の階調がきまる。例えば、n=8のとき、全部のサステイン期間で画素が発光した場合の輝度を100%とすると、Ts1とTs2において画素が発光した場合には75%の輝度が表現でき、Ts3とTs5とTs8を選択した場合には16%の輝度が表現できる。

[0107]

10

20

30

40

1フレーム期間が終了すると、次のフレーム期間において電源電位とオンの定常電位の差でであるオンのEL駆動電圧の極性が逆になるように、オンの定常電位の高さを変える。そして、先のフレーム期間と同じ、上述した動作を行う。しかしこのフレーム期間におけるオンのEL駆動電圧は、先のフレーム期間におけるオンのEL駆動電圧の逆の極性を有していることから、全てのEL素子は発光しない。本明細書において、EL素子が画像を表示するフレーム期間を表示フレーム期間と呼ぶ。また逆に全てのEL素子が発光せずに画像を表示しないフレーム期間を非表示フレーム期間と呼ぶ。

### [0108]

非表示フレーム期間が終了すると、次に別の表示フレーム期間となり、オンのEL駆動電圧は、非表示フレーム期間におけるオンのEL駆動電圧の逆の極性を有する電圧に変わる

10

#### [0109]

このように表示フレーム期間と非表示フレーム期間を交互に繰り返すことによって、画像の表示を行う。本願発明は上記構成を有することで、EL素子が有するEL層に、一定期間ごとに逆の極性のEL駆動電圧がかかる。よって、EL素子の電流 電圧特性の劣化が改善され、EL素子の寿命を従来の駆動方式に比べて長くすることが可能になる。

### [0110]

また上述したように、交流駆動において、1フレーム期間ごとに画像の表示を行う場合、 観察者の目にフリッカとしてちらつきが生じてしまう。

## [0111]

20

そのため本願発明では、直流駆動において観察者の目にフリッカが生じない周波数の倍以上の周波数で E L ディスプレイを交流駆動する。つまり 1 秒間に 1 2 0 以上のフレーム期間が設けられており、結果的に 1 秒間に 6 0 以上の画像が表示されている。上記構成によって、交流駆動によるフリッカを防ぐ。

#### [0112]

なお本実施の形態で示したELディスプレイの駆動方法において、電源電位を常に一定に保ち、対向電位をアドレス期間とサステイン期間とで変化させることにより、EL駆動電圧の大きさを変え、EL素子の発光を制御していた。しかし本願発明はこの構成に限定されない。本願発明のELディスプレイは、対向電位を常に一定に保ち、画素電極の電位を変化させても良い。つまり実施の形態の場合とは逆に、対向電極の電位を常に一定に保ち、電源電位をアドレス期間とサステイン期間とで変化させEL駆動電圧の大きさを変えることにより、EL素子の発光を制御しても良い。

30

#### [0113]

また本実施の形態では、アドレス期間において対向電極の電位と電源電位とを同じ電位に保っていたため、EL素子は発光しなかった。しかし本願発明はこの構成に限定されない。EL素子が発光する程度の電位差を、対向電位と電源電位との間に常に設けることで、アドレス期間においても表示期間と同様に表示を行うようにしても良い。ただしこの場合、サブフレーム期間全体が実際に発光する期間となるので、サブフレーム期間の長さを、SF1:SF2:SF3:…:SF(n-1):SF $n=2^0:2^{-1}:2^{-2}:...:2^{-(n-2)}:2^{-(n-1)}$ となるように設定する。上記構成により、アドレス期間を発光させない駆動方法に比べて、高い輝度の画像が得られる。

40

#### [0114]

次に図1、図2に示した本願発明のELディスプレイの、アナログ方式で交流駆動させる 駆動方法について説明する。なおタイミングチャートは図4を参照する。

#### [0115]

アナログ方式で交流駆動するELディスプレイの画素部の構造は、デジタル方式で交流駆動するELディスプレイと同じであり、ゲート信号線(G1~Gn)は各画素が有するスイッチング用TFTのゲート電極に接続されている。各画素の有するスイッチング用TFTのソース領域とドレイン領域は、一方がソース信号線(S1~Sn)に、もう一方がEL駆動用TFTのゲート電極とコンデンサとに接続されている。またEL駆動用TFTの

ソース領域とドレイン領域は、一方が電源供給線(V1~Vn)に、もう一方が各画素が有するEL素子に接続されている。電源供給線(V1~Vn)は各画素が有するコンデンサとも接続されている。

#### [0116]

ELディスプレイをアナログ方式で交流駆動させた場合のタイミングチャートを、図4に示す。1つのゲート信号線が選択されている期間を1ライン期間と呼ぶ。また全てのゲート信号線の選択が終了するまでの期間が1フレーム期間に相当する。本実施の形態の場合、ゲート信号線はn本あるので、1フレーム期間中に、n個のライン期間が設けられている。

## [0117]

なお、本願発明の E L ディスプレイでは、1 秒間に1 2 0 以上のフレーム期間を設けることが好ましく、1 秒間に6 0 以上の画像が表示されていることが望ましい。1 秒間に表示される画像の数が6 0 より少なくなると、視覚的にフリッカ等の画像のちらつきが目立ち始める。

### [0118]

階調数が多くなるにつれて1フレーム期間中のライン期間の数も増え、駆動回路を高い周波数で駆動しなければならなくなる。

#### [0119]

まず電源電圧線(V1~Vn)がオフの電源電位に保たれている。なおアナログ方式の交流駆動の場合、オフの電源電位の高さは、EL素子が発光しない範囲で、定常電位の高さと同じであれば良い。なおこのときのEL駆動電圧をオフのEL駆動電圧と呼ぶ。理想的にはオフのEL駆動電圧は0Vであることが望ましいが、EL素子1506が発光しない程度の大きさであれば良い。

#### [0120]

第1のライン期間(L1)において、ソース信号線(S1~Sn)に順にアナログのビデオ信号が入力される。第1のライン期間(L1)においてゲート信号線G1にはゲート信号が入力されている。そのためスイッチング用TFT(1,1)はオン状態(オン)になるので、ソース信号線S1に入力されたアナログのビデオ信号は、スイッチング用TFT(1,1)を介してEL駆動用TFT(1,1)のゲート電極に入力される。

## [0121]

そして電源供給線 V 1 の電位がオフの電源電位から飽和電源電位に変化する。なお本明細書において、飽和電源電位とはアナログ駆動において E L 素子が発光する程度に定常電位との間に電位差を有している電位である。

### [ 0 1 2 2 ]

EL駆動用TFTのチャネル形成領域を流れる電流の量は、そのゲート電極に入力されるアナログのビデオ信号の電圧の大きさによって制御される。アナログ駆動の場合、EL駆動用TFTのゲート電極にアナログのビデオ信号を入力し、ソース領域とドレイン領域のいずれか一方を飽和電源電位に保った時、もう一方の電位をオンの電源電位とする。なおこのときのEL駆動電圧をオンのEL駆動電圧と呼ぶ。

#### [0123]

EL駆動用TFT(1,1)のゲート電極に印加されるアナログのビデオ信号によって大きさが制御されたオンのEL駆動電圧が、EL素子に加えられる。

## [0124]

次に、同様にソース信号線 S 2 にアナログのビデオ信号が入力され、スイッチング用 T F T (2,1)がオン状態になる。よってソース信号線 S 2 に入力されたアナログのビデオ信号は、スイッチング用 T F T (2,1)を介して E L 駆動用 T F T (2,1)のゲート電極に入力される。

## [0125]

よってEL駆動用TFT(2,1)はオン状態となる。そして電源供給線V2の電位がオフの電源電位から飽和電源電位に変化する。よってEL駆動用TFT(2,1)のゲート

10

20

30

40

電極に印加されるアナログのビデオ信号によって大きさが制御されたオンのEL駆動電圧がEL素子に印加される。

## [0126]

上述した動作を繰り返し、にソース信号線(S1~Sn)へのアナログのビデオ信号の入力が終了すると、第1のライン期間(L1)が終了する。そして次に第2のライン期間(L2)となりゲート信号線G2にゲート信号が入力される。そして第1のライン期間(L1)と同様にソース信号線(S1~Sn)に順にアナログのビデオ信号が入力される。

## [0127]

ソース信号線 S 1 にアナログのビデオ信号が入力される。スイッチング用TFT(1, 2 )はオンになるので、ソース信号線 S 1 に入力されたアナログのビデオ信号は、スイッチング用TFT(1, 2 )のゲート電極に入力される

10

## [0128]

よってEL駆動用TFT(1,2)はオン状態となる。そして電源供給線V1の電位がオフの電源電位から飽和電源電位に変化する。よってEL駆動用TFT(1,2)のゲート電極に印加されるアナログのビデオ信号によって大きさが制御されたEL駆動電圧がEL素子に印加される。

## [0129]

上述した動作を繰り返し、にソース信号線(S1~Sn)へのアナログのビデオ信号の入力が終了すると、第2のライン期間(L2)が終了する。そして次に第3のライン期間(L3)となりゲート信号線G3にゲート信号が入力される。そして順にゲート信号線(G1~Gn)にゲート信号が入力され、1フレーム期間が終了する。

20

## [0130]

このフレーム期間が終了すると、次のフレーム期間において飽和電源電位が変化することにより、オンの電源電位が変化する。そしてオンのEL駆動電圧は逆の極性を有する電圧に変わる。そして、先のフレーム期間と同じ、上述した動作を行う。しかしこのフレーム期間におけるオンのEL駆動電圧は、先のフレーム期間におけるオンのEL駆動電圧の逆の極性を有している。そのため全てのEL素子には先のフレーム期間とは逆の極性を有するオンのEL駆動電圧が加えられ、EL素子は発光しない。本明細書において、EL素子が画像を表示するフレーム期間を表示フレーム期間、また逆に全てのEL素子が発光せずに画像を表示しないフレーム期間を非表示フレーム期間と呼ぶ。

30

## [0131]

非表示フレーム期間が終了すると、次に別の表示フレーム期間となり、EL駆動電圧は、 非表示フレーム期間におけるEL駆動電圧の逆の極性を有する電圧に変わる。

### [0132]

このように表示フレーム期間と非表示フレーム期間を交互に繰り返すことによって、画像の表示を行う。本願発明は上記構成を有することで、EL素子に一定期間ごとに逆の極性のオンのEL駆動電圧がかかる。よって、EL素子の電流 電圧特性の劣化が改善され、EL素子の寿命を従来の駆動方式に比べて長くすることが可能になる。

#### [0133]

40

また本実施の形態ではノン・インターレース走査で駆動した例について説明したが、本願 発明はインターレースで駆動することも可能である。

## [0134]

## 【実施例】

以下に、本願発明の実施例を説明する。

## [0135]

#### (実施例1)

本実施例ではデジタル方式の交流駆動で時分割階調表示を行う場合において、サブフレーム期間ごとにオンのEL駆動電圧が逆の極性に変わる例について説明する。ここではnビットデジタル駆動方式により2<sup>n</sup>階調のフルカラーの時分割階調表示を行う場合について

説明する。

## [0136]

本実施例における E L ディスプレイの画素部の構造は、図 2 ( B ) において示した構造と同じであり、ゲート信号線(G 1 ~ G n ) は各画素が有するスイッチング用TFTのゲート電極に接続されている。各画素の有するスイッチング用TFTのソース領域とドレイン領域は、一方がソース信号線(S 1 ~ S n ) に、もう一方がE L 駆動用TFTのゲート電極とコンデンサとに接続されている。また E L 駆動用TFTのソース領域とドレイン領域は、一方が電源供給線(V 1 ~ V n )に、もう一方が各画素が有する E L 素子に接続されている。電源供給線(V 1 ~ V n )は各画素が有するコンデンサとも接続されている。

## [0137]

図 5 に本実施例の駆動方法のタイミングチャートを示す。まず、1フレーム期間をn個のサブフレーム期間(SF1~SFn)に分割する。なお、画素部の全ての画素が1つの画像を表示する期間を1フレーム期間と呼ぶ。

## [0138]

なお、1フレーム期間をさらに複数に分割した期間をサブフレーム期間と呼ぶ。階調数が多くなるにつれて1フレーム期間の分割数も増え、駆動回路を高い周波数で駆動しなければならない。

## [0139]

1 つのサブフレーム期間はアドレス期間(Ta)とサステイン期間(Ts)とに分けられる。アドレス期間とは、1 サブフレーム期間中、全画素にデータを入力するのに要する時間であり、サステイン期間(点灯期間とも呼ぶ)とは、EL素子を発光させる期間を示している。

### [0140]

n 個のサブフレーム期間(SF1~SFn)がそれぞれ有するアドレス期間(Ta1~Tan)の長さは全て同じである。SF1~SFnがそれぞれ有するサステイン期間(Ts)をそれぞれTs1~Tsnとする。

### [0141]

サステイン期間の長さは、Ts1:Ts2:Ts3:…:Ts(n-1): Tsn=2 $^{0}$ :2 $^{-1}$ :2 $^{-2}$ :…:2 $^{-(n-2)}$ :2 $^{-(n-1)}$ となるように設定する。但し、SF1~SFnを出現させる順序はどのようにしても良い。このサステイン期間の組み合わせで2 $^{n}$ 階調のうち所望の階調表示を行うことができる。

# [0142]

まず、対向電極がオフの定常電位に保たれる。そしてゲート信号線 G 1 にゲート信号が入力され、ゲート信号線 G 1 にゲート電極が接続されているスイッチング用TFT全てが O N の状態になる。

## [0143]

そしてゲート信号線G1にゲート電極が接続されているスイッチング用TFTがONの状態で、全てのソース信号線(S1~Sn)に同時にデジタルデータ信号が入力される。そしてソース信号線(S1~Sn)に入力されたデジタルデータ信号は、オン(ON)の状態のスイッチング用TFTを介してEL駆動用TFTのゲート電極に入力される。またコンデンサにもデジタルデータ信号が入力され保持される。

#### [0144]

上述した動作を繰り返し、全ての画素にデジタルデータ信号が入力される。全ての画素に デジタルデータ信号が入力されるまでの期間がアドレス期間である。

#### [0145]

アドレス期間が終了すると同時にサステイン期間となる。サステイン期間になると、対向電極の電位がオフの定常電位からオンの定常電位に変わる。そしてスイッチング用TFTがオフ状態になり、コンデンサにおいて保持されたデジタルデータ信号が、EL駆動用TFTのゲート電極に入力される。

## [0146]

50

10

20

30

本実施例において、オンの定常電位と電源電位の差であるオンの EL 駆動電圧の極性は、オンの定常電位の高さを変えることによって、サブフレーム期間ごとに逆になる。よってサブフレーム期間ごとにオンの EL 駆動電圧の極性を逆にすることで、EL ディスプレイは表示と非表示を繰り返す。表示を行うサブフレーム期間を表示サブフレーム期間と呼び、表示を行わないサブフレーム期間を非表示サブフレーム期間と呼ぶ。

### [0147]

例えば第1のフレーム期間において、第1のサブフレーム期間は表示期間だとしたら、第 2のサブフレーム期間は非表示期間であり、第3のフレーム期間は再び表示期間となる。 そして全てのサブフレーム期間が出現し第1のフレーム期間が終了したら、第2のフレー ム期間となる。第2のフレーム期間における第1のサブフレーム期間では、第1のフレー ム期間内の第1のサブフレーム期間においてEL素子に加えられたEL駆動電圧とは逆の 極性を有するEL駆動電圧が、EL素子のEL層に加えられるので、非表示期間となる。 そして次に第2のサブフレーム期間は表示期間となり、サブフレーム期間ごとに交互に表 示期間と非表示期間となる。

### [0148]

なお、本明細書において、EL駆動電圧の極性が逆になることで表示と非表示とが切り替わるとき、表示しているときの期間を表示期間と呼ぶ。また逆に表示していないときの期間を非表示期間と呼ぶ。よって本明細書において、表示フレーム期間と、表示サブフレーム期間を総称して表示期間と呼ぶ。また逆に非表示フレーム期間と、非表示サブフレーム期間を総称して非表示期間と呼ぶ。

#### [0149]

本実施例においてデジタルデータ信号が「 0 」の情報を有していた場合、 E L 駆動用 T F T はオフ状態となり、 E L 素子の画素電極はオフの定常電位に保たれたままである。その結果、「 0 」の情報を有するデジタルデータ信号が加えられた画素が有する E L 素子は発光しない。

### [0150]

逆に、「1」の情報を有していた場合、EL駆動用TFTはオン状態となり、EL素子の画素電極に電源電位が与えられる。その結果、「1」の情報を有するデジタルデータ信号が入力された画素が有するEL素子は発光する。

## [0151]

全てのスイッチング用TFTがオフ状態である期間がサステイン期間である。

## [0152]

EL素子を発光させる(画素を点灯させる)期間はTs1~Tsnまでのいずれかの期間である。ここではTsnの期間、所定の画素を点灯させたとする。

## [0153]

次に、再びアドレス期間に入り、全画素にデジタルデータ信号を入力したらサステイン期間に入る。このときはTs1~Ts(n-1)のいずれかの期間がサステイン期間となる。ここではTs(n-1)の期間、所定の画素を点灯させたとする。

## [0154]

以下、残りのn - 2個のサブフレームについて同様の動作を繰り返し、順次Ts(n - 2)、Ts(n - 3)…Ts1とサステイン期間を設定し、それぞれのサブフレームで所定の画素を点灯させたとする。

## [0155]

このように、交流駆動の時分割階調表示において、サブフレームごとに逆の極性を有する E L 駆動電圧を E L 素子に加える場合、 2 つのフレーム期間で 1 つの階調表示を行う。 2 つの隣り合うフレーム期間において、画素が点灯していたサステイン期間、言い換えると「1」の情報を有するデジタルデータ信号が画素に入力されたアドレス期間の直後のサステイン期間の長さを積算することによって、その画素の階調がきまる。例えば、 n = 8 のとき、全部のサステイン期間で画素が発光した場合の輝度を 1 0 0 % とすると、 T s 1 と T s 2 において画素が発光した場合には 7 5 % の輝度が表現でき、 T s 3 と T s 5 と T s

10

20

30

40

8を選択した場合には16%の輝度が表現できる。

#### [0156]

本願発明は上記構成を有することで、EL素子が有するEL層に、サブフレーム期間ごとに逆の極性のEL駆動電圧がかかる。よって、EL素子の電流 電圧特性の劣化が改善され、EL素子の寿命を従来の駆動方式に比べて長くすることが可能になる。

#### [ 0 1 5 7 ]

本実施例では、実施の形態で示したフレーム期間ごとに交流駆動するデジタル方式のEL ディスプレイに比べてフリッカが起こりにくいという効果が得られる。

### [0158]

(実施例2)

本実施例では、図 2 ( A )で示した本願発明の E L ディスプレイの画素部とは別の例を示す。

#### [0159]

図6(A)に本実施例のELディスプレイの画素部の拡大図の一例を回路図で示す。画素部にはマトリクス状に複数の画素が配列される。画素603と画素604とが隣接して設けられている。図6(A)において、605及び625はスイッチング用TFTである。スイッチング用TFT605及び625のゲート電極は、ゲート信号を入力するゲート信号線606に接続されている。スイッチング用TFT605及び625のソース領域とドレイン領域は、一方はデジタルデータ信号を入力するデータ信号線(ソース信号線ともいう)607と627とに、もう一方はEL駆動用TFTのゲート電極及びコンデンサ613と623にそれぞれ接続されている。

#### [0160]

そして、EL駆動用TFT608及び628のソース領域は共通の電源供給線611に接続され、ドレイン領域はEL素子610及び630が有する画素電極にそれぞれ接続される。このように本実施例では隣り合う2つの画素で電源供給線を共有している。

### [0161]

EL素子610及び630はそれぞれ陽極(本実施例では画素電極)と、陰極(本実施例では対向電極)と、陽極と陰極との間に設けられたEL層とでなる。本実施例において、EL駆動用TFT608及び628のドレイン領域は陽極に接続されている。陰極は定常電源612、622に接続されており、定常電位に保たれている。本願発明はこの構成に限定されず、EL駆動用TFT608及び628のドレイン領域が陰極に接続されていても良い。

### [0162]

なお、EL駆動用TFT608及び628のドレイン領域と、EL素子610及び630がそれぞれ有する陽極(画素電極)との間に抵抗体をそれぞれ設けても良い。抵抗体を設けることによって、EL駆動用TFTからEL素子へ供給される電流量を制御し、EL駆動用TFTの特性のバラツキの影響を防ぐことが可能になる。抵抗体はEL駆動用TFT608及び628のオン抵抗よりも十分に大きい抵抗値を示す素子であれば良いため構造等に限定はない。なお、オン抵抗とは、TFTがオン状態の時に、TFTのドレイン電圧をその時に流れているドレイン電流で割った値である。抵抗体の抵抗値としては1k~50M (好ましくは10k~10M 、さらに好ましくは50k~1M )の範囲から選択すれば良い。抵抗体として抵抗値の高い半導体層を用いると形成が容易であり好ましい。

## [0163]

また、スイッチング用TFT605及び625が非選択状態(オフ状態)にある時、EL駆動用TFT608及び628のゲート電圧を保持するためにコンデンサ613及び633が設けられる。このコンデンサ613及び633が有する2つの電極は、一方はスイッチング用TFT605及び625のドレイン領域に、もう一方は電源供給線611に接続されている。なおコンデンサ613及び633は必ずしも設けなくとも良い。

## [0164]

50

10

20

30

図6(B)に図6(A)で示した回路図の具体的な構成図を示す。ソース信号線607及び627と、ゲート信号線606及び616と、電源供給線611とに囲まれた領域に、画素603及び画素604がそれぞれ有するEL駆動用TFT608及び628のソース領域は、両方とも電源供給線611に接続されている。このように本実施例では隣り合う2つの画素で電源供給線を共有している。これにより、図2(A)で示した構成に比べて、画素部全体に対する配線の割合を小さくすることができる。配線の画素部全体に対する割合が小さいと、EL層の発光する方向に配線が設けられている場合において、配線による光の遮蔽が抑えられる。

#### [0165]

本実施例において示した構成は、実施例 1 と自由に組み合わせて実施することが可能である。

10

#### [0166]

(実施例3)

## [0167]

本実施例では、本願発明のELディスプレイの断面構造の概略について、図7を用いて説明する。

### [0168]

図 7 において、 1 1 は基板、 1 2 は下地となる絶縁膜(以下、下地膜という)である。基板 1 1 としては透光性基板、代表的にはガラス基板、石英基板、ガラスセラミックス基板、又は結晶化ガラス基板を用いることができる。但し、作製プロセス中の最高処理温度に耐えるものでなくてはならない。

20

30

#### [0169]

また、下地膜12は特に可動イオンを含む基板や導電性を有する基板を用いる場合に有効であるが、石英基板には設けなくても構わない。下地膜12としては、珪素(シリコン)を含む絶縁膜を用いれば良い。なお、本明細書において「珪素を含む絶縁膜」とは、具体的には酸化珪素膜、窒化珪素膜若しくは窒化酸化珪素膜(SiOxNy:x、yは任意の整数、で示される)など珪素に対して酸素若しくは窒素を所定の割合で含ませた絶縁膜を指す。

## [0170]

201はスイッチング用TFT、202はEL駆動用TFTであり、それぞれnチャネル型TFT、pチャネル型TFTで形成されている。ELの発光方向が基板の下面(TFT及びEL層が設けられていない面)の場合、上記構成であることが好ましい。しかし本願発明はこの構成に限定されない。スイッチング用TFTとEL駆動用TFTは、nチャネル型TFTでもpチャネル型TFTでも、どちらでも構わない。

[0171]

スイッチング用TFT201は、ソース領域13、ドレイン領域14、LDD領域15a~15d、分離領域16及びチャネル形成領域17a、17bを含む活性層と、ゲート絶縁膜18と、ゲート電極19a、19bと、第1層間絶縁膜20と、ソース信号線21と、ドレイン配線22とを有している。なお、ゲート絶縁膜18又は第1層間絶縁膜20は基板上の全TFTに共通であっても良いし、回路又は素子に応じて異ならせても良い。

40

## [0172]

また、図 7 に示すスイッチング用TFT201はゲート電極 1 9 a、 1 9 bが電気的に接続されており、いわゆるダブルゲート構造となっている。勿論、ダブルゲート構造だけでなく、トリプルゲート構造などいわゆるマルチゲート構造(直列に接続された二つ以上のチャネル形成領域を有する活性層を含む構造)であっても良い。

## [0173]

マルチゲート構造はオフ電流を低減する上で極めて有効であり、スイッチング用TFTのオフ電流を十分に低くすれば、それだけEL駆動用TFT202のゲート電極に接続されたコンデンサが必要とする最低限の容量を抑えることができる。即ち、コンデンサの面積を小さくすることができるので、マルチゲート構造とすることはEL素子の有効発光面積

を広げる上でも有効である。

## [0174]

さらに、スイッチング用TFT201においては、LDD領域15a~15dは、ゲート絶縁膜18を介してゲート電極19a、19bと重ならないように設ける。このような構造はオフ電流を低減する上で非常に効果的である。また、LDD領域15a~15dの長さ(幅)は0.5~3.5 $\mu$ m、代表的には2.0~2.5 $\mu$ mとすれば良い。

#### [0175]

なお、チャネル形成領域とLDD領域との間にオフセット領域(チャネル形成領域と同一組成の半導体層でなり、ゲート電圧が加えられない領域)を設けることはオフ電流を下げる上でさらに好ましい。また、二つ以上のゲート電極を有するマルチゲート構造の場合、チャネル形成領域の間に設けられた分離領域16(ソース領域又はドレイン領域と同一の濃度で同一の不純物元素が添加された領域)がオフ電流の低減に効果的である。

## [0176]

次に、EL駆動用TFT202は、ソース領域26、ドレイン領域27及びチャネル形成領域29を含む活性層と、ゲート絶縁膜18と、ゲート電極30と、第1層間絶縁膜20と、ソース信号線31並びにドレイン配線32を有して形成される。本実施例においてEL駆動用TFT202はpチャネル型TFTである。

## [0177]

また、スイッチング用TFT201のドレイン領域14はEL駆動用TFT202のゲート30に接続されている。図示してはいないが、具体的にはEL駆動用TFT202のゲート電極30はスイッチング用TFT201のドレイン領域14とドレイン配線(接続配線とも言える)22を介して電気的に接続されている。なお、ゲート電極30はシングルゲート構造となっているが、マルチゲート構造であっても良い。また、EL駆動用TFT202のソース信号線31は電源供給線(図示せず)に接続される。

#### [0178]

EL駆動用TFT202はEL素子に注入される電流量を制御するための素子であり、比較的多くの電流が流れる。そのため、チャネル幅(W)はスイッチング用TFTのチャネル幅よりも大きく設計することが好ましい。また、EL駆動用TFT202に過剰な電流が流れないように、チャネル長(L)は長めに設計することが好ましい。望ましくは一画素あたり0.5~2  $\mu$  A (好ましくは1~1.5  $\mu$  A ) となるようにする。

### [0179]

またさらに、EL駆動用TFT202の活性層(特にチャネル形成領域)の膜厚を厚くする(好ましくは50~100nm、さらに好ましくは60~80nm)ことによって、TFTの劣化を抑えてもよい。逆に、スイッチング用TFT201の場合はオフ電流を小さくするという観点から見れば、活性層(特にチャネル形成領域)の膜厚を薄くする(好ましくは20~50nm、さらに好ましくは25~40nm)ことも有効である。

# [0180]

以上は画素内に設けられたTFTの構造について説明したが、このとき同時に駆動回路も 形成される。図7には駆動回路を形成する基本単位となるCMOS回路が図示されている

## [0181]

図 7 においては極力動作速度を落とさないようにしつつホットキャリア注入を低減させる構造を有するTFTをCMOS回路のnチャネル型TFT204として用いる。なお、ここでいう駆動回路としては、ソース信号側駆動回路、ゲート信号側駆動回路を指す。勿論、他の論理回路(レベルシフタ、A/Dコンバータ、信号分割回路等)を形成することも可能である。

#### [0182]

CMOS回路のnチャネル型TFT204の活性層は、ソース領域35、ドレイン領域36、LDD領域37及びチャネル形成領域38を含み、LDD領域37はゲート絶縁膜18を介してゲート電極39と重なっている。

10

20

30

40

10

20

30

40

50

### [0183]

ドレイン領域36側のみにLDD領域37を形成しているのは、動作速度を落とさないための配慮である。また、このnチャネル型TFT204はオフ電流値をあまり気にする必要はなく、それよりも動作速度を重視した方が良い。従って、LDD領域37は完全にゲート電極に重ねてしまい、極力抵抗成分を少なくすることが望ましい。即ち、いわゆるオフセットはなくした方がよい。

#### [0184]

また、CMOS回路の p チャネル型 T F T 2 0 5 は、ホットキャリア注入による劣化が殆ど気にならないので、特にLDD領域を設けなくても良い。従って活性層はソース領域 4 0、ドレイン領域 4 1 及びチャネル形成領域 4 2 を含み、その上にはゲート絶縁膜 1 8 とゲート電極 4 3 が設けられる。勿論、 n チャネル型 T F T 2 0 4 と同様にLDD領域を設け、ホットキャリア対策を講じることも可能である。

#### [0185]

また、 n チャネル型 T F T 2 0 4 及び p チャネル型 T F T 2 0 5 はそれぞれソース領域上に第 1 層間絶縁膜 2 0 を間に介して、ソース信号線 4 4 、 4 5 を有している。また、ドレイン配線 4 6 によって n チャネル型 T F T 2 0 4 と p チャネル型 T F T 2 0 5 とのドレイン領域は互いに電気的に接続される。

### [0186]

次に、47は第1パッシベーション膜であり、膜厚は $10nm~1\mum$ (好ましくは200~0~500nm)とすれば良い。材料としては、珪素を含む絶縁膜(特に窒化酸化珪素膜又は窒化珪素膜が好ましい)を用いることができる。このパッシベーション膜47は形成されたTFTをアルカリ金属や水分から保護する役割金属を有する。最終的にTFT (特にEL 駆動用TFT)の上方に設けられるEL 層にはナトリウム等のアルカリ金属が含まれている。即ち、第1パッシベーション膜47はこれらのアルカリ金属(可動イオン)をTFT 側に侵入させない保護層としても働く。

### [0187]

また、 48 は第2層間絶縁膜であり、 TFTによってできる段差の平坦化を行う平坦化膜としての機能を有する。第2層間絶縁膜 48 としては、有機樹脂膜が好ましく、ポリイミド、ポリアミド、アクリル、BCB(ベンゾシクロブテン)等を用いると良い。これらの有機樹脂膜は良好な平坦面を形成しやすく、比誘電率が低いという利点を有する。 EL 層は凹凸に非常に敏感であるため、 TFTによる段差は第2層間絶縁膜 48 で殆ど吸収してしまうことが望ましい。また、ゲート信号線やデータ信号線と EL 素子の陰極との間に形成される寄生容量を低減する上で、比誘電率の低い材料を厚く設けておくことが望ましい。従って、膜厚は  $0.5 \sim 5~\mu$ m(好ましくは  $1.5 \sim 2.5~\mu$ m)が好ましい。

# [0188]

また、49は透明導電膜でなる画素電極(EL素子の陽極)であり、第2層間絶縁膜48及び第1パッシベーション膜47にコンタクトホール(開孔)を開けた後、形成された開孔部においてEL駆動用TFT202のドレイン配線32に接続されるように形成される。なお、図7のように画素電極49とドレイン領域27とが直接接続されないようにしておくと、EL層のアルカリ金属が画素電極を経由して活性層へ侵入することを防ぐことができる。

# [0189]

画素電極 4 9 の上には酸化珪素膜、窒化酸化珪素膜または有機樹脂膜でなる第 3 層間絶縁膜 5 0 が 0 . 3 ~ 1  $\mu$ mの厚さに設けられる。この第 3 層間絶縁膜 5 0 は画素電極 4 9 の上にエッチングにより開口部が設けられ、その開口部の縁はテーパー形状となるようにエッチングする。テーパーの角度は 1 0 ~ 6 0 ° (好ましくは 3 0 ~ 5 0 ° )とすると良い

## [0190]

第3層間絶縁膜50の上にはEL層51が設けられる。EL層51は単層又は積層構造で用いられるが、積層構造で用いた方が発光効率は良い。一般的には画素電極上に正孔注入

層/正孔輸送層/発光層/電子輸送層の順に形成されるが、正孔輸送層/発光層/電子輸送層、または正孔注入層/正孔輸送層/発光層/電子輸送層/電子輸送層/電子注入層のような構造でも良い。本願発明では公知のいずれの構造を用いても良いし、EL層に対して蛍光性色素等をドーピングしても良い。

## [0191]

有機 E L 材料としては、例えば、以下の米国特許又は公開公報に開示された材料を用いることができる。米国特許第4,356,429号、 米国特許第4,539,507号、 米国特許第4,769,292号、 米国特許第4,885,211号、 米国特許第4,950,950号、 米国特許第5,059,861号、 米国特許第5,047,687号、 米国特許第5,073,446号、 米国特許第5,059,862号、 米国特許第5,061,617号、 米国特許第5,151,629号、 米国特許第5,294,869号、 米国特許第5,294,870号、特開平10-189525号公報、特開平8-241048号公報、特開平8-78159号公報。

## [0192]

なお、ELディスプレイには大きく分けて四つのカラー化表示方式があり、R(赤)G(緑)B(青)に対応した三種類のEL素子を形成する方式、白色発光のEL素子とカラーフィルターを組み合わせた方式、青色又は青緑発光のEL素子と蛍光体(蛍光性の色変換層:CCM)とを組み合わせた方式、陰極(対向電極)に透明電極を使用してRGBに対応したEL素子を重ねる方式、がある。

#### [0193]

図 2 の構造は R G B に対応した三種類の E L 素子を形成する方式を用いた場合の例である。なお、図 7 には一つの画素しか図示していないが、同一構造の画素が赤、緑又は青のそれぞれの色に対応して形成され、これによりカラー表示を行うことができる。

#### [0194]

本願発明は発光方式に関わらず実施することが可能であり、上記四つの全ての方式を本願発明に用いることができる。しかし、蛍光体は ELに比べて応答速度が遅く残光が問題となりうるので、蛍光体を用いない方式が望ましい。また、発光輝度を落とす要因となるカラーフィルターもなるべく使わない方が望ましいと言える。

## [0195]

E L 層 5 1 の上には E L 素子の陰極 5 2 が設けられる。陰極 5 2 としては、仕事関数の小さいマグネシウム(Mg)、リチウム(Li)若しくはカルシウム(Ca)を含む材料を用いる。好ましくは Mg Ag (MgとAgをMg: Ag = 10:1 で混合した材料)でなる電極を用いれば良い。他にも Mg Ag Al 電極、Li Al 電極、また、Li F Al 電極が挙げられる。

#### [0196]

なお、画素電極(陽極)49、EL層51及び陰極52によってEL素子206が形成される。

## [0197]

EL層51と陰極52とでなる積層体は、各画素で個別に形成する必要があるが、EL層51は水分に極めて弱いため、通常のフォトリソグラフィ技術を用いることができない。従って、メタルマスク等の物理的なマスク材を用い、真空蒸着法、スパッタ法、プラズマCVD法等の気相法で選択的に形成することが好ましい。

## [0198]

なお、EL層を選択的に形成する方法として、インクジェット法、スクリーン印刷法又はスピンコート法等を用いることも可能であるが、これらは現状では陰極の連続形成ができないので、上述の方法の方が好ましいと言える。

### [0199]

また、53は保護電極であり、陰極52を外部の水分等から保護すると同時に、各画素の 陰極52を接続するための電極である。保護電極53としては、アルミニウム(A1)、 10

20

30

50

銅(Cu)若しくは銀(Ag)を含む低抵抗な材料を用いることが好ましい。この保護電極53にはEL層の発熱を緩和する放熱効果も期待できる。

#### [0200]

また、5.4 は第 2 パッシベーション膜であり、膜厚は 1.0 n m  $\sim 1$   $\mu$ m (好ましくは 2.0 0  $\sim 5.0$  0 n m) とすれば良い。第 2 パッシベーション膜 5.4 を設ける目的は、E L 層 5.1 を水分から保護する目的が主であるが、放熱効果をもたせることも有効である。但し、上述のように E L 層は熱に弱いので、なるべく低温(好ましくは室温から 1.2.0 までの温度範囲)で成膜するのが望ましい。従って、プラズマ C V D 法、スパッタ法、真空蒸着法、イオンプレーティング法又は溶液塗布法(スピンコーティング法)が望ましい成膜方法と言える。

10

## [0201]

なお、図 7 に図示されたTFTは全て、本願発明で用いるポリシリコン膜を活性層として有していても良いことは言うまでもない。

## [0202]

本願発明は、図7のELディスプレイの構造に限定されるものではなく、図7の構造は本願発明を実施する上での好ましい形態の一つに過ぎない。

### [0203]

本実施例において示した構成は、実施例1または実施例2と自由に組み合わせて実施する ことが可能である。

(実施例4)

20

### [0204]

本実施例では、本願発明の E L ディスプレイの断面構造の概略について、図 7 とは別の例を図 2 1 を用いて説明する。本実施例では T F T にボトムゲート型の薄膜トランジスタを用いた例について説明する。

#### [0205]

図21において、811は基板、812は下地となる絶縁膜(以下、下地膜という)である。基板811としては透光性基板、代表的にはガラス基板、石英基板、ガラスセラミックス基板、又は結晶化ガラス基板を用いることができる。但し、作製プロセス中の最高処理温度に耐えるものでなくてはならない。

[0206]

30

また、下地膜812は特に可動イオンを含む基板や導電性を有する基板を用いる場合に有効であるが、石英基板には設けなくても構わない。下地膜812としては、珪素(シリコン)を含む絶縁膜を用いれば良い。なお、本明細書において「珪素を含む絶縁膜」とは、具体的には酸化珪素膜、窒化珪素膜若しくは窒化酸化珪素膜(SiOxNy:x、yは任意の整数、で示される)など珪素に対して酸素若しくは窒素を所定の割合で含ませた絶縁膜を指す。

## [0207]

8201はスイッチング用TFT、8202はEL駆動用TFTであり、それぞれnチャネル型TFT、pチャネル型TFTで形成されている。ELの発光方向が基板の下面(TFT及びEL層が設けられていない面)の場合、上記構成であることが好ましい。しかし本願発明はこの構成に限定されない。スイッチング用TFTとEL駆動用TFTは、nチャネル型TFTでもpチャネル型TFTでも、どちらでも構わない。

40

## [0208]

スイッチング用TFT8201は、ソース領域813、ドレイン領域814、LDD領域815a~815d、分離領域816及びチャネル形成領域863a、864bを含む活性層と、ゲート絶縁膜818と、ゲート電極819a、819bと、第1層間絶縁膜820と、ソース信号線821と、ドレイン配線822とを有している。なお、ゲート絶縁膜818又は第1層間絶縁膜820は基板上の全TFTに共通であっても良いし、回路又は素子に応じて異ならせても良い。

## [0209]

また、図21に示すスイッチング用TFT8201はゲート電極819a、819bが電気的に接続されており、いわゆるダブルゲート構造となっている。勿論、ダブルゲート構造だけでなく、トリプルゲート構造などいわゆるマルチゲート構造(直列に接続された二つ以上のチャネル形成領域を有する活性層を含む構造)であっても良い。

## [0210]

マルチゲート構造はオフ電流を低減する上で極めて有効であり、スイッチング用TFTのオフ電流を十分に低くすれば、それだけEL駆動用TFT8202のゲート電極に接続されたコンデンサが必要とする最低限の容量を抑えることができる。即ち、コンデンサの面積を小さくすることができるので、マルチゲート構造とすることはEL素子の有効発光面積を広げる上でも有効である。

#### [0211]

さらに、スイッチング用TFT8201においては、LDD領域815a~815dは、ゲート絶縁膜818を介してゲート電極819a、819bと重ならないように設ける。このような構造はオフ電流を低減する上で非常に効果的である。また、LDD領域815a~815dの長さ(幅)は0.5~3.5 $\mu$ m、代表的には2.0~2.5 $\mu$ mとすれば良い。

### [0212]

なお、チャネル形成領域とLDD領域との間にオフセット領域(チャネル形成領域と同一組成の半導体層でなり、ゲート電圧が加えられない領域)を設けることはオフ電流を下げる上でさらに好ましい。また、二つ以上のゲート電極を有するマルチゲート構造の場合、チャネル形成領域の間に設けられた分離領域816(ソース領域又はドレイン領域と同一の濃度で同一の不純物元素が添加された領域)がオフ電流の低減に効果的である。

#### [0213]

次に、EL駆動用TFT8202は、ソース領域826、ドレイン領域827及びチャネル形成領域805を含む活性層と、ゲート絶縁膜818と、ゲート電極830と、第1層間絶縁膜820と、ソース信号線831並びにドレイン配線832を有して形成される。本実施例においてEL駆動用TFT8202はpチャネル型TFTである。

#### [0214]

また、スイッチング用TFT8201のドレイン領域814はEL駆動用TFT8202のゲート830に接続されている。図示してはいないが、具体的にはEL駆動用TFT8202のゲート電極830はスイッチング用TFT8201のドレイン領域814とドレイン配線(接続配線とも言える)822を介して電気的に接続されている。なお、ゲート電極830はシングルゲート構造となっているが、マルチゲート構造であっても良い。また、EL駆動用TFT8202のソース信号線831は電源供給線(図示せず)に接続される。

## [0215]

EL駆動用TFT8202はEL素子に注入される電流量を制御するための素子であり、比較的多くの電流が流れる。そのため、チャネル幅(W)はスイッチング用TFTのチャネル幅よりも大きく設計することが好ましい。また、EL駆動用TFT8202に過剰な電流が流れないように、チャネル長(L)は長めに設計することが好ましい。望ましくは一画素あたり0.5~2μA(好ましくは1~1.5μA)となるようにする。

# [0216]

またさらに、FL駆動用TFT8202の活性層(特にチャネル形成領域)の膜厚を厚くする(好ましくは50~100nm、さらに好ましくは60~80nm)ことによって、TFTの劣化を抑えてもよい。逆に、スイッチング用TFT8201の場合はオフ電流を小さくするという観点から見れば、活性層(特にチャネル形成領域)の膜厚を薄くする(好ましくは20~50nm、さらに好ましくは25~40nm)ことも有効である。

## [0217]

以上は画素内に設けられたTFTの構造について説明したが、このとき同時に駆動回路も 形成される。図21には駆動回路を形成する基本単位となるCMOS回路が図示されてい 10

20

30

40

る。

### [0218]

図21においては極力動作速度を落とさないようにしつつホットキャリア注入を低減させる構造を有するTFTをCMOS回路のnチャネル型TFT8204として用いる。なお、ここでいう駆動回路としては、ソース信号側駆動回路、ゲート信号側駆動回路を指す。勿論、他の論理回路(レベルシフタ、A/Dコンバータ、信号分割回路等)を形成することも可能である。

### [0219]

C M O S 回路の n チャネル型 T F T 8 2 0 4 の活性層は、ソース領域 8 3 5 、ドレイン領域 8 3 6 、 L D D 領域 8 3 7 及びチャネル形成領域 8 6 2 を含み、 L D D 領域 8 3 7 はゲート絶縁膜 8 1 8 を介してゲート電極 8 3 9 と重なっている。

10

#### [0220]

ドレイン領域836側のみにLDD領域837を形成しているのは、動作速度を落とさないための配慮である。また、このnチャネル型TFT8204はオフ電流値をあまり気にする必要はなく、それよりも動作速度を重視した方が良い。従って、LDD領域837は完全にゲート電極に重ねてしまい、極力抵抗成分を少なくすることが望ましい。即ち、いわゆるオフセットはなくした方がよい。

## [0221]

また、CMOS回路のpチャネル型TFT8205は、ホットキャリア注入による劣化が 殆ど気にならないので、特にLDD領域を設けなくても良い。従って活性層はソース領域 840、ドレイン領域841及びチャネル形成領域861を含み、その上にはゲート絶縁 膜818とゲート電極843が設けられる。勿論、nチャネル型TFT8204と同様に LDD領域を設け、ホットキャリア対策を講じることも可能である。

20

#### [0222]

なお 8 1 7 a 、 8 1 7 b 、 8 2 9 、 8 3 8 、 8 4 2 はチャネル形成領域 8 6 1 、 8 6 2 、 8 6 3 、 8 6 4 、 8 0 5 を形成するためのマスクである。

#### [0223]

また、 n チャネル型 T F T 8 2 0 4 及び p チャネル型 T F T 8 2 0 5 はそれぞれソース領域上に第 1 層間絶縁膜 8 2 0 を間に介して、ソース信号線 8 4 4、 8 4 5 を有している。また、ドレイン配線 8 4 6 によって n チャネル型 T F T 8 2 0 4 と p チャネル型 T F T 8 2 0 5 とのドレイン領域は互いに電気的に接続される。

30

## [0224]

次に、847は第1パッシベーション膜であり、膜厚は10 nm~1  $\mu$ m(好ましくは200~500 nm)とすれば良い。材料としては、珪素を含む絶縁膜(特に窒化酸化珪素膜又は窒化珪素膜が好ましい)を用いることができる。このパッシベーション膜847は形成されたTFTをアルカリ金属や水分から保護する役割金属を有する。最終的にTFT(特にEL駆動用TFT)の上方に設けられるEL層にはナトリウム等のアルカリ金属が含まれている。即ち、第1パッシベーション膜847はこれらのアルカリ金属(可動イオン)をTFT側に侵入させない保護層としても働く。

#### [0225]

40

また、848は第2層間絶縁膜であり、TFTによってできる段差の平坦化を行う平坦化膜としての機能を有する。第2層間絶縁膜848としては、有機樹脂膜が好ましく、ポリイミド、ポリアミド、アクリル、BCB(ベンゾシクロブテン)等を用いると良い。これらの有機樹脂膜は良好な平坦面を形成しやすく、比誘電率が低いという利点を有する。EL層は凹凸に非常に敏感であるため、TFTによる段差は第2層間絶縁膜848で殆ど吸収してしまうことが望ましい。また、ゲート信号線やデータ信号線とEL素子の陰極との間に形成される寄生容量を低減する上で、比誘電率の低い材料を厚く設けておくことが望ましい。従って、膜厚は0.5~5µm(好ましくは1.5~2.5µm)が好ましい。

### [0226]

また、849は透明導電膜でなる画素電極(EL素子の陽極)であり、第2層間絶縁膜8

48及び第1パッシベーション膜847にコンタクトホール(開孔)を開けた後、形成された開孔部においてEL駆動用TFT8202のドレイン配線832に接続されるように形成される。なお、図21のように画素電極849とドレイン領域827とが直接接続されないようにしておくと、EL層のアルカリ金属が画素電極を経由して活性層へ侵入することを防ぐことができる。

## [0227]

画素電極 8 4 9 の上には酸化珪素膜、窒化酸化珪素膜または有機樹脂膜でなる第 3 層間絶縁膜 8 5 0 が 0 . 3 ~ 1  $\mu$ mの厚さに設けられる。この第 3 層間絶縁膜 8 5 0 は画素電極 8 4 9 の上にエッチングにより開口部が設けられ、その開口部の縁はテーパー形状となるようにエッチングする。テーパーの角度は 1 0 ~ 6 0 ° (好ましくは 3 0 ~ 5 0 °)とすると良い。

10

## [0228]

第3層間絶縁膜850の上にはEL層851が設けられる。EL層851は単層又は積層構造で用いられるが、積層構造で用いた方が発光効率は良い。一般的には画素電極上に正孔注入層/正孔輸送層/発光層/電子輸送層の順に形成されるが、正孔輸送層/発光層/電子輸送層、または正孔注入層/正孔輸送層/発光層/電子輸送層/電子注入層のような構造でも良い。本願発明では公知のいずれの構造を用いても良いし、EL層に対して蛍光性色素等をドーピングしても良い。

[0229]

20

図 2 1 の構造はRGBに対応した三種類のEL素子を形成する方式を用いた場合の例である。なお、図 2 1 には一つの画素しか図示していないが、同一構造の画素が赤、緑又は青のそれぞれの色に対応して形成され、これによりカラー表示を行うことができる。本願発明は発光方式に関わらず実施することが可能である。

[0230]

EL層 8 5 1 の上にはEL素子の陰極 8 5 2 が設けられる。陰極 8 5 2 としては、仕事関数の小さいマグネシウム(Mg)、リチウム(Li)若しくはカルシウム(Ca)を含む材料を用いる。好ましくはMg Ag(MgとAgをMg:Ag=10:1で混合した材料)でなる電極を用いれば良い。他にもMg Ag Al電極、Li Al電極、また、Li F Al電極が挙げられる。

30

## [0231]

なお、画素電極(陽極) 8 4 9、 E L 層 8 5 1 及び陰極 8 5 2 によって E L 素子 8 2 0 6 が形成される。

[0232]

EL層851と陰極852とでなる積層体は、各画素で個別に形成する必要があるが、EL層851は水分に極めて弱いため、通常のフォトリソグラフィ技術を用いることができない。従って、メタルマスク等の物理的なマスク材を用い、真空蒸着法、スパッタ法、プラズマCVD法等の気相法で選択的に形成することが好ましい。

[0233]

なお、EL層を選択的に形成する方法として、インクジェット法、スクリーン印刷法又はスピンコート法等を用いることも可能であるが、これらは現状では陰極の連続形成ができないので、上述の方法の方が好ましいと言える。

40

# [0234]

また、853は保護電極であり、陰極852を外部の水分等から保護すると同時に、各画素の陰極852を接続するための電極である。保護電極853としては、アルミニウム(A1)、銅(Cu)若しくは銀(Ag)を含む低抵抗な材料を用いることが好ましい。この保護電極853にはEL層の発熱を緩和する放熱効果も期待できる。

[0235]

また、 854 は第 2 パッシベーション膜であり、膜厚は 10 n m  $\sim 1$   $\mu$ m (好ましくは 2  $00 \sim 500$  n m ) とすれば良い。第 2 パッシベーション膜 854 を設ける目的は、 EL 層 851 を水分から保護する目的が主であるが、放熱効果をもたせることも有効である。

(28)

但し、上述のように EL層は熱に弱いので、なるべく低温(好ましくは室温から120までの温度範囲)で成膜するのが望ましい。従って、プラズマ CVD法、スパッタ法、真空蒸着法、イオンプレーティング法又は溶液塗布法(スピンコーティング法)が望ましい成膜方法と言える。

## [0236]

なお、図21に図示されたTFTは全て、本願発明で用いるポリシリコン膜を活性層として有していても良いことは言うまでもない。

## [0237]

本願発明は、図21のELディスプレイの構造に限定されるものではなく、図21の構造 は本願発明を実施する上での好ましい形態の一つに過ぎない。

10

20

## [0238]

本実施例において示した構成は、実施例1または実施例2と自由に組み合わせて実施する ことが可能である。

## [0239]

### (実施例5)

本実施例では、画素部とその周辺に設けられる駆動回路部のTFTを同時に作製する方法について説明する。但し、説明を簡単にするために、駆動回路に関しては基本単位である CMOS回路を図示することとする。

#### [0240]

まず、図8(A)に示すように、下地膜(図示せず)を表面に設けた基板501を用意する。本実施例では結晶化ガラス上に下地膜として100nm厚の窒化酸化珪素膜を200nm厚の窒化酸化珪素膜とを積層して用いる。この時、結晶化ガラス基板に接する方の窒素濃度を10~25wt%としておくと良い。勿論、下地膜を設けずに石英基板上に直接素子を形成しても良い。

[0241]

次に基板 5 0 1 の上に 4 5 n m の厚さのアモルファスシリコン膜 5 0 2 を公知の成膜法で形成する。なお、アモルファスシリコン膜に限定する必要はなく、非晶質構造を含む半導体膜(微結晶半導体膜を含む)であれば良い。さらに非晶質シリコンゲルマニウム膜などの非晶質構造を含む化合物半導体膜でも良い。

[0242]

30

ここから図8(C)までの工程は本出願人による特開平10-247735号公報を完全に引用することができる。同公報ではNi等の元素を触媒として用いた半導体膜の結晶化方法に関する技術を開示している。

### [0243]

まず、開口部 503a、503bを有する保護膜 504 を形成する。本実施例では 150n m厚の酸化珪素膜を用いる。そして、保護膜 504 の上にスピンコート法によりニッケル (Ni)を含有する層 (Ni含有層) 505 を形成する。このNi含有層の形成に関しては、前記公報を参考にすれば良い。

## [0244]

次に、図8(B)に示すように、不活性雰囲気中で570 14時間の加熱処理を加え、アモルファスシリコン膜502を結晶化する。この際、Niが接した領域(以下、Ni添加領域という)506a、506bを起点として、基板と概略平行に結晶化が進行し、棒状結晶が集まって並んだ結晶構造でなるポリシリコン膜507が形成される。

40

## [0245]

次に、図8(C)に示すように、保護膜504をそのままマスクとして15族に属する元素(好ましくはリン)をNi添加領域506a、506bに添加する。こうして高濃度にリンが添加された領域(以下、リン添加領域という)508a、508bが形成される。

## [0246]

次に、図8(C)に示すように、不活性雰囲気中で600 12時間の加熱処理を加える。この熱処理によりポリシリコン膜507中に存在するNiは移動し、最終的には殆ど全

て矢印が示すようにリン添加領域 5 0 8 a、 5 0 8 bに捕獲されてしまう。これはリンによる金属元素(本実施例ではNi)のゲッタリング効果による現象であると考えられる。

### [0247]

この工程によりポリシリコン膜 5 0 9 中に残る N i の濃度は S I M S (質量二次イオン分析)による測定値で少なくとも  $2 \times 1$  0  $^{17}$ atoms/cm³にまで低減される。 N i は半導体にとってライフタイムキラーであるが、この程度まで低減されると T F T 特性には何ら悪影響を与えることはない。また、この濃度は殆ど現状の S I M S 分析の測定限界であるので、実際にはさらに低い濃度( $2 \times 1$  0  $^{17}$ atoms/cm³以下)であると考えられる。

## [0248]

こうして触媒を用いた結晶化され、且つ、その触媒がTFTの動作に支障を与えないレベルにまで低減されたポリシリコン膜 5 0 9 が得られる。その後、このポリシリコン膜 5 0 9 のみを用いた活性層 5 1 0 ~ 5 1 3 をパターニング工程により形成する。また、この時、後のパターニングにおいてマスク合わせを行うためのマーカーを、上記ポリシリコン膜を用いて形成すると良い。(図 8 ( D ) )

### [0249]

次に、図8(E)に示すように、50nm厚の窒化酸化シリコン膜をプラズマCVD法により形成し、その上で酸化雰囲気中で950 1時間の加熱処理を加え、熱酸化工程を行う。なお、酸化雰囲気は酸素雰囲気でも良いし、ハロゲン元素を添加した酸素雰囲気でも良い。

## [0250]

この熱酸化工程では活性層と上記室化酸化シリコン膜との界面で酸化が進行し、約15 nm厚のポリシリコン膜が酸化されて約30 nm厚の酸化シリコン膜が形成される。即ち、30 nm厚の酸化シリコン膜と50 nm厚の室化酸化シリコン膜が積層されてなる80 nm厚のゲート絶縁膜514が形成される。また、活性層510~513の膜厚はこの熱酸化工程によって30 nmとなる。

### [0251]

次に、図9(A)に示すように、レジストマスク515を形成し、ゲート絶縁膜514を介して活性層511~513にp型を付与する不純物元素(以下、p型不純物元素という)を添加する。p型不純物元素としては、代表的には13族に属する元素、典型的にはボロンまたはガリウムを用いることができる。この工程(チャネルドープ工程という)はTFTのしきい値電圧を制御するための工程である。

## [0252]

なお、本実施例ではジボラン( $B_2H_6$ )を質量分離しないでプラズマ励起したイオンドープ法でボロンを添加する。勿論、質量分離を行うイオンインプランテーション法を用いても良い。この工程により  $1\times 10^{15} \sim 1\times 10^{18} atoms/cm^3$  (代表的には  $5\times 10^{16} \sim 5\times 10^{17} atoms/cm^3$ ) の濃度でボロンを含む不純物領域  $5\cdot 1\cdot 6\sim 5\cdot 1\cdot 8$  が形成される。

## [0253]

次に、図9(B)に示すように、レジストマスク519a、519bを形成し、ゲート絶縁膜514を介してn型を付与する不純物元素(以下、n型不純物元素という)を添加する。なお、n型不純物元素としては、代表的には15族に属する元素、典型的にはリン又は砒素を用いることができる。なお、本実施例ではフォスフィン( $PH_3$ )を質量分離しないでプラズマ励起したプラズマドーピング法を用い、リンを1×10 $^{18}$ atoms/cm $^3$ の濃度で添加する。勿論、質量分離を行うイオンインプランテーション法を用いても良い。

# [0254]

この工程により形成される n 型不純物領域 5 2 0 、 5 2 1 には、 n 型不純物元素が 2 × 1 0  $^{16}$  ~ 5 × 1 0  $^{19}$  atoms/cm $^3$  (代表的には 5 × 1 0  $^{17}$  ~ 5 × 1 0  $^{18}$  atoms/cm $^3$ ) の濃度で含まれるようにドーズ量を調節する。

## [0255]

次に、図9(C)に示すように、添加されたn型不純物元素及びp型不純物元素の活性化工程を行う。活性化手段を限定する必要はないが、ゲート絶縁膜514が設けられている

10

20

30

40

(30)

ので電熱炉を用いたファーネスアニール処理が好ましい。また、図9(A)の工程でチャネル形成領域となる部分の活性層 / ゲート絶縁膜界面にダメージを与えてしまっている可能性があるため、なるべく高い温度で加熱処理を行うことが望ましい。

#### [0256]

本実施例の場合には耐熱性の高い結晶化ガラスを用いているので、活性化工程を 8 0 0 1 時間のファーネスアニール処理により行う。なお、処理雰囲気を酸化性雰囲気にして熱酸化を行っても良いし、不活性雰囲気で加熱処理を行っても良い。

## [0257]

この工程により n 型不純物領域 5 2 0 、 5 2 1 の端部、即ち、 n 型不純物領域 5 2 0 、 5 2 1 の周囲に存在する n 型不純物元素を添加していない領域(図 9 ( A )の工程で形成された p 型不純物領域)との境界部(接合部)が明確になる。このことは、後に T F T が完成した時点において、 L D D 領域とチャネル形成領域とが非常に良好な接合部を形成しうることを意味する。

## [0258]

次に、200~400 n m 厚の導電膜を形成し、パターニングしてゲート電極522~525 を形成する。このゲート電極522~525 の線幅によって各TFTのチャネル長の長さが決定する。

#### [0259]

なお、ゲート電極は単層の導電膜で形成しても良いが、必要に応じて二層、三層といった積層膜とすることが好ましい。ゲート電極の材料としては公知の導電膜を用いることができる。具体的には、アルミ(A1)、タンタル(Ta)、チタン(Ti)、モリブデン(Mo)、タングステン(W)、クロム(Cr)、シリコン(Si)から選ばれた元素でなる膜、または前記元素の窒化物でなる膜(代表的には窒化タンタル膜、窒化タングステン膜、窒化チタン膜)、または前記元素を組み合わせた合金膜(代表的にはMo・W合金、Mο・Y1 a合金)、または前記元素のシリサイド膜(代表的にはタングステンシリサイド膜、チタンシリサイド膜)を用いることができる。勿論、単層で用いても積層して用いても良い。

# [0260]

本実施例では、50nm厚の窒化タングステン(WN)膜と、350nm厚のタングステン(W)膜とでなる積層膜を用いる。これはスパッタ法で形成すれば良い。また、スパッタガスとしてキセノン(Xe)、ネオン(Ne)等の不活性ガスを添加すると応力による膜はがれを防止することができる。

#### [0261]

またこの時、ゲート電極 5 2 3 、 5 2 5 はそれぞれ n 型不純物領域 5 2 0 、 5 2 1 の一部とゲート絶縁膜 5 1 4 を介して重なるように形成する。この重なった部分が後にゲート電極と重なった L D D 領域となる。なお、ゲート電極 5 2 4 a、 5 2 4 b は断面では二つに見えるが、実際は電気的に接続されている。

### [0262]

次に、図 1 0 ( A ) に示すように、ゲート電極 5 2 2 ~ 5 2 5 をマスクとして自己整合的に n 型不純物元素 (本実施例ではリン)を添加する。こうして形成される不純物領域 5 2 7 ~ 5 3 3 には n 型不純物領域 5 2 0 、 5 2 1 の 1 / 2 ~ 1 / 1 0 (代表的には 1 / 3 ~ 1 / 4 ) の濃度でリンが添加されるように調節する。具体的には、 1 × 1 0  $^{16}$  ~ 5 × 1 0  $^{18}$  atoms/cm³ (典型的には 3 × 1 0  $^{17}$  ~ 3 × 1 0  $^{18}$  atoms/cm³) の濃度が好ましい。

# [0263]

次に、図 1 0 ( B ) に示すように、ゲート電極等を覆う形でレジストマスク 5 3 4 a ~ 5 3 4 dを形成し、 n 型不純物元素 (本実施例ではリン)を添加して高濃度にリンを含む不純物領域 5 3 5 ~ 5 4 1 を形成する。ここでもフォスフィン (  $PH_3$  ) を用いたイオンドープ法で行い、この領域のリンの濃度は 1 × 1 0  $^{20}$  ~ 1 × 1 0  $^{21}$  atoms/cm $^3$  (代表的には 2 × 1 0  $^{20}$  ~ 5 × 1 0  $^{21}$  atoms/cm $^3$ ) となるように調節する。

## [0264]

50

10

20

30

この工程によってnチャネル型TFTのソース領域若しくはドレイン領域が形成されるが、スイッチング用TFTは、図10(A)の工程で形成したn型不純物領域530~532の一部を残す。この残された領域が、スイッチング用TFTのLDD領域に対応する。

### [0265]

次に、図10(C)に示すように、レジストマスク534a~534cを除去し、新たにレジストマスク543を形成する。そして、 p型不純物元素(本実施例ではボロン)を添加し、高濃度にボロンを含む不純物領域544、545を形成する。ここではジボラン(B $_2$  H $_6$ )を用いたイオンドープ法により3×10 $_2$ 0~3×10 $_2$ 1atoms/cm³(代表的には5×10 $_2$ 0~1×10 $_2$ 1atoms/cm³ノ)濃度となるようにボロンを添加する。

## [0266]

なお、不純物領域 5 4 4 、 5 4 5 には既に 1  $\times$  1 0  $^{20}$  ~ 1  $\times$  1 0  $^{21}$ atoms/cm $^3$ の濃度でリンが添加されているが、ここで添加されるボロンはその少なくとも 3 倍以上の濃度で添加される。そのため、予め形成されていた n 型の不純物領域は完全に P 型に反転し、 P 型の不純物領域として機能する。

### [0267]

次に、図10(D)に示すように、レジストマスク543を除去した後、第1層間絶縁膜546を形成する。第1層間絶縁膜546としては、珪素を含む絶縁膜を単層で用いるか、その中で組み合わせた積層膜を用いれば良い。また、膜厚は400nm~1.5μmとすれば良い。本実施例では、200nm厚の窒化酸化珪素膜の上に800nm厚の酸化珪素膜を積層した構造とする。

#### [0268]

その後、それぞれの濃度で添加された n 型または p 型不純物元素を活性化する。活性化手段としては、ファーネスアニール法が好ましい。本実施例では電熱炉において窒素雰囲気中、550、4時間の熱処理を行う。

#### [0269]

さらに、3~100%の水素を含む雰囲気中で、300~450 で1~12時間の熱処理を行い水素化処理を行う。この工程は熱的に励起された水素により半導体膜の不対結合手を水素終端する工程である。水素化の他の手段として、プラズマ水素化(プラズマにより励起された水素を用いる)を行っても良い。

## [0270]

なお、水素化処理は第1層間絶縁膜546を形成する間に入れても良い。即ち、200nm厚の窒化酸化珪素膜を形成した後で上記のように水素化処理を行い、その後で残り800nm厚の酸化珪素膜を形成しても構わない。

### [ 0 2 7 1 ]

次に、図11(A)に示すように、第1層間絶縁膜546に対してコンタクトホールを形成し、ソース信号線547~550と、ドレイン配線551~553を形成する。なお、本実施例ではこの電極を、Ti膜を100nm、Tiを含むアルミニウム膜を300nm、Ti膜150nmをスパッタ法で連続形成した3層構造の積層膜とする。勿論、他の導電膜でも良い。

### [0272]

次に、50~500nm(代表的には200~300nm)の厚さで第1パッシベーション膜554を形成する。本実施例では第1パッシベーション膜554として300nm厚の窒化酸化シリコン膜を用いる。これは窒化シリコン膜で代用しても良い。

## [0273]

この時、窒化酸化シリコン膜の形成に先立って $H_2$ 、 $NH_3$ 等水素を含むガスを用いてプラズマ処理を行うことは有効である。この前処理により励起された水素が第 1 層間絶縁膜 5 4 6 に供給され、熱処理を行うことで、第 1 パッシベーション膜 5 5 4 の膜質が改善される。それと同時に、第 1 層間絶縁膜 5 4 6 に添加された水素が下層側に拡散するため、効果的に活性層を水素化することができる。

## [0274]

10

20

30

次に、図11(B)に示すように、有機樹脂からなる第2層間絶縁膜555を形成する。 有機樹脂としてはポリイミド、アクリル、BCB(ベンゾシクロブテン)等を使用するこ とができる。特に、第2層間絶縁膜555はTFTが形成する段差を平坦化する必要があ るので、平坦性に優れたアクリル膜が好ましい。本実施例では 2 . 5 μmの厚さでアクリ ル膜を形成する。

## [0275]

次に、第 2 層間絶縁膜 5 5 5 、第 1 パッシベーション膜 5 5 4 にドレイン配線 5 5 3 に達 するコンタクトホールを形成し、次に保護電極556を形成する。保護電極556として はアルミニウムを主成分とする導電膜を用いれば良い。保護電極556は真空蒸着法で形 成すれば良い。

## [0276]

次に、珪素を含む絶縁膜(本実施例では酸化珪素膜)を500nmの厚さに形成し、画素 電極となる部分に対応する位置に開口部を形成して第3層間絶縁膜557を形成する。開 口部を形成する際、ウェットエッチング法を用いることで容易にテーパー形状の側壁とす ることができる。開口部の側壁が十分になだらかでないと段差に起因するEL層の劣化が 顕著な問題となってしまう。

### [0277]

次にEL素子の陰極である対向電極(MgAg電極)558を形成する。MgAg電極5 5 8 は真空蒸着法を用いて、厚さが 1 8 0 ~ 3 0 0 n m ( 典型的には 2 0 0 ~ 2 5 0 n m )になるように形成する。

### [0278]

次に、EL層559を、真空蒸着法を用いて大気解放しないで形成する。なお、EL層5 5 9 の膜厚は 8 0 ~ 2 0 0 n m ( 典型的には 1 0 0 ~ 1 2 0 n m ) 、画素電極 ( 陽極 ) 5 60を110nmの厚さとすれば良い。

#### [0279]

本実施例におけるの工程では、赤色に対応する画素、緑色に対応する画素及び青色に対応 する画素に対して順次EL層及び画素電極(陽極)を形成する。但し、EL層は溶液に対 する耐性に乏しいためフォトリソグラフィ技術を用いずに各色個別に形成しなくてはなら ない。そこでメタルマスクを用いて所望の画素以外を隠し、必要箇所だけ選択的にEL層 及び画素電極(陽極)を形成するのが好ましい。

### [0280]

即ち、まず赤色に対応する画素以外を全て隠すマスクをセットし、そのマスクを用いて赤 色発光のEL層及び画素電極(陽極)を選択的に形成する。次いで、緑色に対応する画素 以外を全て隠すマスクをセットし、そのマスクを用いて緑色発光のEL層及び画素電極( 陽極)を選択的に形成する。次いで、同様に青色に対応する画素以外を全て隠すマスクを セットし、そのマスクを用いて青色発光のEL層及び画素電極(陽極)を選択的に形成す る。なお、ここでは全て異なるマスクを用いるように記載しているが、同じマスクを使い まわしても構わない。また、全画素にEL層及び画素電極(陽極)を形成するまで真空を 破らずに処理することが好ましい。

### [0281]

なお、EL層559としては公知の材料を用いることができる。公知の材料としては、駆 動電圧を考慮すると有機材料を用いるのが好ましい。例えば正孔注入層、正孔輸送層、発 光層及び電子注入層でなる4層構造をEL層とすれば良い。また、本実施例ではEL素子 の画素電極(陽極)560として酸化インジウム・スズ(ITO)膜を形成する。また、 酸化インジウムに2~20%の酸化亜鉛(ZnO)を混合した透明導電膜を用いても良い し、公知の他の材料であっても良い。

#### [0282]

最後に、窒化珪素膜でなる第2パッシベーション膜561を300nmの厚さに形成する

10

20

30

40

こうして図11(C)に示すような構造のELディスプレイが完成する。なお、実際には、図11(C)まで完成したら、さらに外気に曝されないように気密性の高い保護フィルム(ラミネートフィルム、紫外線硬化樹脂フィルム等)やセラミックス製シーリングカンなどのハウジング材でパッケージング(封入)することが好ましい。その際、ハウジング材の内部を不活性雰囲気にしたり、内部に吸湿性材料(例えば酸化バリウム)を配置することでEL層の信頼性(寿命)が向上する。

#### [0284]

また、パッケージング等の処理により気密性を高めたら、基板上に形成された素子又は回路から引き回された端子と外部信号端子とを接続するためのコネクター(フレキシブルプリントサーキット:FPC)を取り付けて製品として完成する。このような出荷できる状態にまでしたELディスプレイを本明細書中ではELモジュールという。

10

#### [0285]

本実施例において示した構成は、実施例 1 または実施例 2 と自由に組み合わせて実施する ことが可能である。

[0286]

(実施例6)

[0287]

本実施例では本願発明のELディスプレイの構成を図12の斜視図を用いて説明する。

[0288]

20

本実施例のELディスプレイは、ガラス基板3201上に形成された、画素部3202と、ゲート信号側駆動回路3203と、ソース側駆動回路3204とで構成される。画素部3202のスイッチング用TFT3205はnチャネル型TFTであり、ゲート信号側駆動回路3203に接続されたゲート信号線3206、ソース側駆動回路3204に接続されたソース信号線3207の交点に配置されている。また、スイッチング用TFT3205のドレイン領域はEL駆動用TFT3208のゲートに接続されている。

[0289]

さらに、E L 駆動用 T F T 3 2 0 8 の V - ス領域は電源供給線 3 2 0 9 に接続される。また E L 駆動用 T F T 3 2 0 8 の V - ト領域と電源供給線 3 2 0 9 とに接続されたコンデンサ 3 2 1 6 が設けられている。本実施例では、電源供給線 3 2 0 9 には電源電位が加えられている。また、この E L 素子 3 2 1 1 の対向電極(本実施例では陰極)は定常電位(本実施例では 0 V)に保たれている。

30

[0290]

そして、外部入出力端子となる FPC3212には駆動回路まで信号を伝達するための入出力配線 (接続配線)3213、3214、及び電源供給線3209に接続された入出力配線3215が設けられている。

[0291]

さらに、ハウジング材をも含めた本実施例の ELモジュールについて図13(A)、(B)を用いて説明する。なお、必要に応じて図12で用いた符号を引用することにする。

[0292]

40

[0293]

このとき少なくとも画素部3202、好ましくは駆動回路3203、3204及び画素部3202を囲むようにしてハウジング材3304を設ける。なお、ハウジング材3304はEL素子の外寸よりも内寸が大きい凹部を有する形状又はシート形状であり、接着剤3305によって、ガラス基板3201と共同して密閉空間を形成するようにしてガラス基板3201に固着される。このとき、EL素子は完全に前記密閉空間に封入された状態となり、外気から完全に遮断される。なお、ハウジング材3304は複数設けても構わない

50

### [0294]

また、ハウジング材 3 3 0 4 の材質はガラス、ポリマー等の絶縁性物質が好ましい。例えば、非晶質ガラス(硼硅酸塩ガラス、石英等)、結晶化ガラス、セラミックスガラス、有機系樹脂(アクリル系樹脂、スチレン系樹脂、ポリカーボネート系樹脂、エポキシ系樹脂等)、シリコーン系樹脂が挙げられる。また、セラミックスを用いても良い。また、接着剤 3 3 0 5 が絶縁性物質であるならステンレス合金等の金属材料を用いることも可能である。

### [0295]

また、接着剤3305の材質は、エポキシ系樹脂、アクリレート系樹脂等の接着剤を用いることが可能である。さらに、熱硬化性樹脂や光硬化性樹脂を接着剤として用いることもできる。但し、可能な限り酸素、水分を透過しない材質であることが必要である。

[0296]

さらに、ハウジング材 3 3 0 4 とガラス基板 3 2 0 1 との間の空隙 3 3 0 6 は不活性ガス (アルゴン、ヘリウム、窒素等)を充填しておくことが望ましい。また、ガスに限らず不活性液体(パーフルオロアルカンに代表されるの液状フッ素化炭素等)を用いることも可能である。不活性液体に関しては特開平 8 - 7 8 5 1 9 号で用いられているような材料で良い。

## [0297]

また、空隙3306に乾燥剤を設けておくことも有効である。乾燥剤としては特開平9-148066号公報に記載されているような材料を用いることができる。一般的には酸化バリウムが用いられている。

[0298]

また、図13(B)に示すように、画素部には個々に孤立したEL素子を有する複数の画素が設けられ、それらは全て保護電極3307を共通電極として有している。本実施例では、EL層、陰極(MgAg電極)及び保護電極を大気解放しないで連続形成することが好ましいとしたが、EL層と陰極とを同じマスク材を用いて形成しても良い。

[0299]

このとき、EL層と陰極は画素部の上にのみ設ければよく、駆動回路の上に設ける必要はない。勿論、駆動回路上に設けられていても問題とはならないが、EL層にアルカリ金属が含まれていることを考慮すると設けない方が好ましい。

[0300]

なお、保護電極3307は3308で示される領域において、画素電極と同一材料でなる接続配線3309を介して入出力配線3310に接続される。入出力配線3310は保護電極3307に電源電位を加えるための電源供給線であり、導電性ペースト材料3311を介してFPC3212に接続される。

[0301]

本実施例において示した構成は、実施例 1 と自由に組み合わせて実施することが可能である。

[0302]

(実施例7)

本実施例では、本願発明におけるELディスプレイの画素の構成について説明する。

[0303]

本願発明におけるELディスプレイの画素部には、マトリクス状に複数の画素が配列されている。画素の回路図の一例を図17(A)に示す。図17(A)において、画素1000の中にスイッチング用TFT1001が設けられている。なお本願発明において、スイッチング用TFT1001はnチャネル型TFTでもpチャネル型TFTでも、どちらでも用いることが可能である。図17(A)において、スイッチング用TFT1001にはnチャネル型TFTを用いる。スイッチング用TFT1001のゲート電極は、ゲート信号を入力するゲート信号線1002に接続されている。スイッチング用TFT1001のソース領域とドレイン領域は、一方はアナログまたはデジタルのビデオ信号を入力するデ

10

20

30

40

ータ信号線(ソース信号線ともいう)1003に接続されている。またもう一方はEL駆動用TFT1004のゲート電極に接続される。

### [0304]

EL駆動用TFT1004のソース領域とドレイン領域は、一方は電源供給線1005に接続され、もう一方はドレイン領域はEL素子1006に接続される。

### [0305]

E L 素子1006は陽極と、陰極と、陽極と陰極との間に設けられたEL層とでなる。なお本願発明において、陽極が画素電極で陰極が対向電極の場合、EL駆動用TFT1004のソース領域またはドレイン領域は、EL素子1006の陽極に接続される。逆に陽極が対向電極で陰極が画素電極の場合、EL駆動用TFT1004のソース領域またはドレイン領域は、EL素子1006の陰極に接続される。なおEL駆動用TFT1004はnチャネル型TFTでもpチャネル型TFTでもどちらでも用いることが可能であるが、EL素子1006の陽極が画素電極で陰極が対向電極の場合、EL駆動用TFT1004はpチャネル型TFTであることが好ましい。また逆にEL素子1006の陽極が対向電極で陰極が画素電極の場合、EL駆動用TFT1004はnチャネル型TFTであることが好ましい。図17(A)ではEL駆動用TFT1004にpチャネル型TFTを用いており、EL素子1006の陰極は定常電源1007に接続されている。

#### [0306]

またEL駆動用TFT1004の活性層中にLDD領域を設け、LDD領域とゲート電極とがゲート絶縁膜を介して重なる領域(Lov領域)を形成しても良い。EL駆動用TFT1004が特にnチャネル型TFTの場合、活性層のドレイン領域側にLov領域を形成することでオン電流を増加させることができ、またEL駆動用TFT1004のゲート電極とLov領域との間に容量を形成することができる。

#### [0307]

また、スイッチング用TFT1001が非選択状態(オフの状態)にある時、EL駆動用TFT1004のゲート電圧を保持するためにコンデンサを設けても良い。コンデンサを設ける場合、スイッチング用TFT1001のソース領域とドレイン領域のソース信号線に接続されていない方と、電源供給線1005との間にコンデンサを接続するようにする。図17(A)に示した回路図において、電源供給線1005はソース信号線1003と平行に並んでいる。

### [0308]

E L 駆動用 T F T の L o v 領域を E L 駆動用 T F T 1 0 0 4 のゲート電圧を保持するためのコンデンサとして用いるには、例えば画素のサイズが 2 2  $\mu$  m × 2 2  $\mu$  m 、ゲート絶縁膜の厚さが 8 0 0 、ゲート絶縁膜の比誘電率が 4 . 1 であった場合約 1 9 . 8 f F の容量値が必要である。よって L o v 領域の面積( L D D 領域とゲート電極とがゲート絶縁膜を介して重なる面積)は、約 6 6  $\mu$  m  $^2$  必要となる。

## [0309]

なお図17(A)に示した回路図において、スイッチング用TFT1001またはEL駆動用TFT1004をマルチゲート構造(直列に接続された二つ以上のチャネル形成領域を有する活性層を含む構造)としても良い。図17(A)に示した画素のスイッチング用TFT1001をマルチゲート構造とした画素の回路図を図18(A)に示す。

#### [0310]

スイッチング用TFT1101aとスイッチング用TFT1101bとが直列に接続して設けられている。スイッチング用TFT1101a、1101b以外は図17(A)に示した回路図と構成が同じである。スイッチング用TFTをマルチゲート構造にすることによって、オフ電流を下げることができる。なお図18(A)ではダブルゲート構造としたが、本実施例はダブルゲートに限定されることはなく、マルチゲート構造であれば良い。

## [0311]

また図には示してはいないが、EL駆動用TFTをマルチゲート構造にした場合、熱によるEL駆動用TFTの劣化を抑えることができる。

10

20

30

40

## [0312]

次に本願発明の画素の回路図の別の一例を図17(B)に示す。図17(B)において、画素1100の中にスイッチング用TFT1101が設けられている。なお本願発明において、スイッチング用TFT1101はnチャネル型TFTでもpチャネル型TFTでも、どちらでも用いることが可能である。図17(B)において、スイッチング用TFT1101のゲート電極は、ゲート信号を入力するゲート信号線1102に接続されている。スイッチング用TFT11101のソース領域とドレイン領域のいずれか一方はアナログまたはデジタルのビデオ信号を入力するデータ信号線(ソース信号線ともいう)1103に接続されている。またもう一方はEL駆動用TFT1104のゲート電極に接続される。

[0313]

そして、 E L 駆動用 T F T 1 1 0 4 のソース領域とドレイン領域は、一方は電源供給線 1 1 0 5 に接続され、もう一方は E L 素子 1 1 0 6 に接続される。

[0314]

EL素子1106は陽極と、陰極と、陽極と陰極との間に設けられたEL層とでなる。なお本願発明において、陽極が画素電極で陰極が対向電極の場合、EL駆動用TFT1104のソース領域またはドレイン領域は、EL素子1106の陽極に接続される。逆に陽極が対向電極で陰極が画素電極の場合、EL駆動用TFT1104のソース領域またはドレイン領域は、EL素子1106の陰極に接続される。なおEL駆動用TFT1104はnチャネル型TFTでもpチャネル型TFTでもどちらでも用いることが可能であるが、EL素子1106の陽極が画素電極で陰極が対向電極の場合、EL駆動用TFT1104はpチャネル型TFTであることが好ましい。また逆にEL素子1106の陽極が対向電極で陰極が画素電極の場合、EL駆動用TFT1104はnチャネル型TFTであることが好ましい。図17(B)ではEL駆動用TFT1104にpチャネル型TFTを用いており、EL素子1106の陰極は定常電源1107に接続されている。

[0315]

またEL駆動用TFT1104の活性層中にLDD領域を設け、LDD領域とゲート電極とがゲート絶縁膜を介して重なる領域(Lov領域)を形成しても良い。EL駆動用TFT1104が特にnチャネル型TFTの場合、活性層のドレイン領域側にLov領域を形成することでオン電流を増加させることができ、またEL駆動用TFT1104のゲート電極とLov領域との間に容量を形成することができる。

[0316]

また、スイッチング用TFT1101が非選択状態(オフの状態)にある時、EL駆動用TFT1104のゲート電圧を保持するためにコンデンサを設けても良い。コンデンサを設ける場合、スイッチング用TFT1101のソース領域とドレイン領域のソース信号線に接続されていない方と、電源供給線1105との間にコンデンサを接続するようにする。図17(B)に示した回路図において、電源供給線1105はゲート信号線1102と平行に並んでいる。

[0317]

なお図17(B)に示した回路図において、スイッチング用TFT1101またはEL駆動用TFT1104をマルチゲート構造としても良い。図17(B)に示した画素のスイッチング用TFT1101をマルチゲート構造とした画素の回路図を図18(B)に示す

[0318]

スイッチング用TFT1101aとスイッチング用TFT1101bとが直列に接続して設けられている。スイッチング用TFT1101a、1101b以外は図17(B)に示した回路図と構成が同じである。スイッチング用TFTをマルチゲート構造にすることによって、オフ電流を下げることができる。なお図18(B)ではダブルゲート構造としたが、本実施例はダブルゲートに限定されることはなく、マルチゲート構造であれば良い。

[0319]

10

20

30

10

20

30

40

50

また図には示してはいないが、EL駆動用TFTをマルチゲート構造にした場合、熱によるEL駆動用TFTの劣化を抑えることができる。

#### [0320]

次に本願発明の画素の回路図の別の一例を図19(A)に示す。図19(A)において、画素1200と画素1210とが隣接して設けられている。図19(A)において、1201及び1211はスイッチング用TFTである。なお本願発明において、スイッチング用TFT1201及び1211は n チャネル型TFTでも p チャネル型TFTでも、どちらでも用いることが可能である。図19(A)において、スイッチング用TFT1201及び1211には n チャネル型TFTを用いる。スイッチング用TFT1201及び1211のゲート電極は、ゲート信号を入力するゲート信号線1202に接続されている。スイッチング用TFT1201及び1211のソース領域とドレイン領域は、一方はアナログまたはデジタルのビデオ信号を入力するデータ信号線(ソース信号線ともいう)1203と1204とにそれぞれ接続されている。またもう一方はEL駆動用TFT1204及び1214のゲート電極にそれぞれ接続される。

#### [0321]

そして、EL駆動用TFT1204及び1214のソース領域とドレイン領域の一方は電源供給線1220に接続され、もう一方はEL素子1205及び1215にそれぞれ接続される。このように本実施例では隣り合う2つの画素で1つの電源供給線1220を共有している。これにより、図17及び図18で示した構成に比べて、電源供給線の数を減らすことができる。配線の画素部全体に対する割合が小さいと、EL層の発光する方向に配線が設けられている場合において、配線による光の遮蔽が抑えられる。

#### [0322]

E L 素子 1 2 0 5 及び 1 2 1 5 はそれぞれ陽極と、陰極と、陽極と陰極との間に設けられた E L 層とでなる。なお本願発明において、陽極が画素電極で陰極が対向電極の場合、 E L 駆動用 T F T 1 2 0 4 及び 1 2 1 4 のソース領域またはドレイン領域は、 E L 素子 1 2 0 5 及び 1 2 1 5 の陽極に接続される。逆に陽極が対向電極で陰極が画素電極の場合、 E L 駆動用 T F T 1 2 0 4 及び 1 2 1 4 のソース領域またはドレイン領域は、 E L 素子 1 2 0 5 及び 1 2 1 5 の陰極に接続される。なお E L 駆動用 T F T 1 2 0 4 及び 1 2 1 4 は n チャネル型 T F T でも p チャネル型 T F T でも どちらでも用いることが可能であるが、 E L 素子 1 2 0 5 及び 1 2 1 5 の陽極が対向電極で陰極が対向電極の場合、 E L 駆動用 T F T 1 2 0 4 及び 1 2 1 5 の陽極が対向電極で陰極が対向電極の場合、 E L 駆動用 T F T 1 2 0 4 及び 1 2 1 4 は p チャネル型 T F T であることが好ましい。また逆に E L 素子 1 2 0 5 及び 1 2 1 4 は n チャネル型 T F T であることが好ましい。図 1 9 (A)では E L 駆動用 T F T 1 2 0 4 及び 1 2 1 4 に p チャネル型 T F T を用いており、 E L 素子 1 2 0 5 及び 1 2 1 5 の陰極は 定常電源 1 2 0 6 及び 1 2 1 6 に接続されている。

#### [0323]

またEL駆動用TFT1204及び1214の活性層中にLDD領域を設け、LDD領域とゲート電極とがゲート絶縁膜を介して重なる領域(Lov領域)を形成しても良い。EL駆動用TFT1204が特にnチャネル型TFTの場合、活性層のドレイン領域側にLov領域を形成することでオン電流を増加させることができ、またEL駆動用TFT1204のゲート電極とLov領域との間に容量を形成することができる。

# [0324]

また、スイッチング用TFT1201及び1211が非選択状態(オフの状態)にある時、EL駆動用TFT1204及び1214のゲート電圧を保持するためにコンデンサを設けても良い。コンデンサを設ける場合、スイッチング用TFT1201のソース領域とドレイン領域のソース信号線に接続されていない方と、電源供給線1220との間にコンデンサを接続するようにする。

# [0325]

なお図19(A)に示した回路図において、スイッチング用TFT1201、1211またはEL駆動用TFT1204、1214をマルチゲート構造としても良い。図19(A

10

20

30

40

50

)に示した画素のスイッチング用TFT1201、1211をマルチゲート構造とした画素の回路図を図20(A)に示す。

# [0326]

スイッチング用TFT1201aとスイッチング用TFT1201bとが直列に接続して設けられている。またスイッチング用TFT1211aとスイッチング用TFT1211bとが直列に接続して設けられている。スイッチング用TFT1201a、1201b及びスイッチング用TFT1211a及び1211b以外は図19(A)に示した回路図と構成が同じである。スイッチング用TFTをマルチゲート構造にすることによって、オフ電流を下げることができる。なお図20(A)ではダブルゲート構造としたが、本実施例はダブルゲートに限定されることはなく、マルチゲート構造であれば良い。

[0327]

また図には示してはいないが、EL駆動用TFTをマルチゲート構造にした場合、熱によるEL駆動用TFTの劣化を抑えることができる。

#### [0328]

次に本願発明の画素の回路図の別の一例を図19(B)に示す。図19(B)において、画素1300と画素1310とが隣接して設けられている。図19(B)において、1301及び1311はスイッチング用TFTである。なお本願発明において、スイッチング用TFTでも P チャネル型TFTでも、どちらでも用いることが可能である。図19(B)において、スイッチング用TFT1301及び1311には n チャネル型TFTを用いる。スイッチング用TFT1301及び1311には n チャネル型TFTを用いる。スイッチング用TFT1301なが1311のゲート電極は、ゲート信号を入力するゲート信号線1302及び1312にそれぞれ接続されている。スイッチング用TFT1301及び1311のソース領域とドレイン領域は、一方はアナログまたはデジタルのビデオ信号を入力するデータ信号線(ソース信号線ともいう)1303にそれぞれ接続されている。またもう一方はEL駆動用TFT1304及び1314のゲート電極にそれぞれ接続される。

#### [0329]

そして、EL駆動用TFT1304及び1314のソース領域とドレイン領域は、一方は電源供給線1320に接続され、もう一方はEL素子1305及び1315にそれぞれ接続される。このように本実施例では隣り合う2つの画素で1つの電源供給線1320を共有している。これにより、図17及び図18で示した構成に比べて、電源供給線の数を減らすことができる。配線の画素部全体に対する割合が小さいと、EL層の発光する方向に配線が設けられている場合において、配線による光の遮蔽が抑えられる。そして図20(B)に示した回路図において、電源供給線1320はゲート信号線1302、1312と平行に並んでいる。

# [0330]

#### [0331]

またEL駆動用TFT1304及び1314の活性層中にLDD領域を設け、LDD領域

10

20

30

40

50

とゲート電極とがゲート絶縁膜を介して重なる領域(Lov領域)を形成しても良い。EL駆動用TFT1304及び1314が特にnチャネル型TFTの場合、活性層のドレイン領域側にLov領域を形成することでオン電流を増加させることができ、またEL駆動用TFT1304及び1314のゲート電極とLov領域との間に容量を形成することができる。

#### [0332]

また、スイッチング用TFT1301及び1311が非選択状態(オフの状態)にある時、EL駆動用TFT1304及び1314のゲート電圧を保持するためにコンデンサを設けても良い。コンデンサを設ける場合、スイッチング用TFT1301、1311のソース領域とドレイン領域のソース信号線に接続されていない方と、電源供給線1320との間にコンデンサを接続するようにする。

[0333]

なお図19(B)に示した回路図において、スイッチング用TFT1301、1311またはEL駆動用TFT1304、1314をマルチゲート構造としても良い。図19(B)に示した画素のスイッチング用TFT1301、1311をマルチゲート構造とした画素の回路図を図20(B)に示す。

[0334]

スイッチング用TFT1301aとスイッチング用TFT1301bとが直列に接続して設けられている。またスイッチング用TFT1311bとが直列に接続して設けられている。スイッチング用TFT1301a、1301b及びスイッチング用TFT1311b以外は図19(B)に示した回路図と構成が同じである。スイッチング用TFTをマルチゲート構造にすることによって、オフ電流を下げることができる。なお図20(B)ではダブルゲート構造としたが、本実施例はダブルゲートに限定されることはなく、マルチゲート構造であれば良い。

[0335]

また図には示してはいないが、EL駆動用TFTをマルチゲート構造にした場合、熱によるEL駆動用TFTの劣化を抑えることができる。

[0336]

なお本実施例において、EL駆動用TFTのドレイン領域とEL素子が有する画素電極との間に抵抗体を設けても良い。抵抗体を設けることによって、EL駆動用TFTからEL素子へ供給される電流量を制御し、EL駆動用TFTの特性のバラツキの影響を防ぐことが可能になる。抵抗体はEL駆動用TFTのオン抵抗よりも十分に大きい抵抗値を示す素子であれば良いため構造等に限定はない。なお、オン抵抗とは、TFTがオンの状態の時に、TFTのドレイン電圧をその時に流れているドレイン電流で割った値である。抵抗体の抵抗値としては1k~50M (好ましくは10k~10M 、さらに好ましくは50k~1M )の範囲から選択すれば良い。抵抗体として抵抗値の高い半導体層を用いると形成が容易であり好ましい。

[0337]

本実施例において示した構成は、実施例 1 、 3 、 4 、 5 または 6 と自由に組み合わせて実施することが可能である。

[0338]

(実施例8)

本願発明は有機 E L 材料に限定されず、無機 E L 材料を用いても実施できる。但し、現在の無機 E L 材料は非常に駆動電圧が高いため、そのような駆動電圧に耐えうる耐圧特性を有する T F T を用いなければならない。

[0339]

または、将来的にさらに駆動電圧の低い無機 EL材料が開発されれば、本願発明に適用することは可能である。

[0340]

また、本実施例の構成は、実施例1~7のいずれの構成とも自由に組み合わせることが可

能である。

# [0341]

#### (実施例9)

本願発明において、EL層として用いる有機物質は低分子系有機物質であってもポリマー系(高分子系)有機物質であっても良い。低分子系有機物質はAl $q_3$ (トリス-8-キノリライト-アルミニウム)、TPD(トリフェニルアミン誘導体)等を中心とした材料が知られている。ポリマー系有機物質として、 共役ポリマー系の物質が挙げられる。代表的には、PPV(ポリフェニレンビニレン)、PVK(ポリビニルカルバゾール)、ポリカーボネート等が挙げられる。

#### [0342]

ポリマー系(高分子系)有機物質は、スピンコーティング法(溶液塗布法ともいう)、ディッピング法、ディスペンス法、印刷法またはインクジェット法など簡易な薄膜形成方法で形成でき、低分子系有機物質に比べて耐熱性が高い。

#### [0343]

また本願発明のELディスプレイが有するEL素子において、そのEL素子が有するEL層が、電子輸送層と生孔輸送層とを有している場合、電子輸送層と生孔輸送層とを無機の材料、例えば非晶質のSiまたは非晶質のSi $_{1-x}$ С $_x$ 等の非晶質半導体で構成しても良い

#### [0344]

非晶質半導体には多量のトラップ準位が存在し、かつ非晶質半導体が他の層と接する界面において多量の界面準位を形成する。そのため、EL素子は低い電圧で発光させることができるとともに、高輝度化を図ることもできる。

#### [0345]

また有機EL層にドーパント(不純物)を添加し、有機EL層の発光の色を変化させても 良い。ドーパントとして、DCM1、ナイルレッド、ルブレン、クマリン6、TPB、キ ナクリドン等が挙げられる。

#### [0346]

また、本実施例の構成は、実施例 1 ~ 7 のいずれの構成とも自由に組み合わせることが可能である。

## [0347]

(実施例10)

次に図 1 、図 2 に示した本願発明の E L ディスプレイの、別の駆動方法について説明する。ここでは n ビットデジタル駆動方式により 2 <sup>n</sup>階調のフルカラー表示を行う場合について説明する。なおタイミングチャートは実施の形態で示した場合と同じであるので、図 3 を参照する。

#### [0348]

画素部101にはマトリクス状に複数の画素104が配列される。画素104の拡大図を図2(A)に示す。図2(A)において、105はスイッチング用TFTである。スイッチング用TFT105のゲート電極は、ゲート信号を入力するゲート信号線106に接続されている。スイッチング用TFT105のソース領域とドレイン領域は、一方がデジタルデータ信号を入力するソース信号線107に、もう一方がEL駆動用TFT108のゲート電極及び各画素が有するコンデンサ113にそれぞれ接続されている。

# [0349]

また、EL駆動用TFT108のソース領域とドレイン領域は、一方が電源供給線111に接続され、もう一方はEL素子110に接続される。電源供給線111はコンデンサ113に接続されている。コンデンサ113はスイッチング用TFT105が非選択状態(オフ状態)にある時、EL駆動用TFT108のゲート電圧を保持するために設けられている。

#### [0350]

EL素子110は陽極と陰極と、陽極と陰極との間に設けられたEL層とからなる。陽極

10

30

20

40

がEL駆動用TFT110のソース領域またはドレイン領域と接続している場合、言い換えると陽極が画素電極の場合、対向電極である陰極は一定の電位に保たれる。逆に陰極が EL駆動用TFT110のソース領域またはドレイン領域と接続している場合、言い換えると陰極が画素電極の場合、対向電極である陽極は一定の電位に保たれる。

### [0351]

電源供給線111は電源電位に保たれている。

#### [0352]

なお、EL駆動用TFT108のドレイン領域またはソース領域と、EL素子110との間に抵抗体を設けても良い。抵抗体を設けることによって、EL駆動用TFTからEL素子へ供給される電流量を制御し、EL駆動用TFTの特性のバラツキの影響を防ぐことが可能になる。抵抗体はEL駆動用TFT108のオン抵抗よりも十分に大きい抵抗値を示す素子であれば良いため構造等に限定はない。なお、オン抵抗とは、TFTがオン状態の時に、TFTのドレイン電圧をその時に流れているドレイン電流で割った値である。抵抗体の抵抗値としては1k~50M (好ましくは10k~10M 、さらに好ましくは50k~1M )の範囲から選択すれば良い。抵抗体として抵抗値の高い半導体層を用いると形成が容易であり好ましい。

#### [0353]

図 2 ( B )に本願発明の E L ディスプレイの画素部の構造を示す。ゲート信号線( G 1 ~ G n )は各画素が有するスイッチング用 T F T のゲート電極に接続されている。各画素の有するスイッチング用 T F T のソース領域とドレイン領域は、一方がソース信号線( S 1 ~ S n )に、もう一方が E L 駆動用 T F T のゲート電極とコンデンサとに接続されている。また E L 駆動用 T F T のソース領域とドレイン領域は、一方が電源供給線( V 1 ~ V n )に、もう一方が各画素が有する E L 素子に接続されている。電源供給線( V 1 ~ V n )は各画素が有するコンデンサとも接続されている。

#### [0354]

図 2 ( A ) に示した E L ディスプレイにおけるタイミングチャートを、図 3 に示す。まず、1 フレーム期間(F)をn個のサブフレーム期間(SF1~SFn)に分割する。なお、画素部の全ての画素が1つの画像を表示する期間を1フレーム期間と呼ぶ。本願発明のE L ディスプレイでは1秒間に120以上のフレーム期間が設けられており、結果的に1秒間に60以上の画像が表示されている。

#### [0355]

1 秒間に表示される画像の数が 1 2 0 より少なくなると、視覚的にフリッカ等の画像のちらつきが目立ち始める。

#### [0356]

なお、1フレーム期間をさらに複数に分割した期間をサブフレーム期間と呼ぶ。階調数が多くなるにつれて1フレーム期間の分割数も増え、駆動回路を高い周波数で駆動しなければならない。

#### [0357]

1 つのサブフレーム期間はアドレス期間 ( T a ) とサステイン期間 ( T s ) とに分けられる。アドレス期間とは、1 サブフレーム期間中、全画素にデータを入力するのに要する時間であり、サステイン期間 ( 点灯期間とも呼ぶ ) とは、表示を行う期間を示している。

#### [0358]

n 個のサブフレーム期間(SF1~SFn)がそれぞれ有するアドレス期間(Ta1~Tan)の長さは全て同じである。SF1~SFnがそれぞれ有するサステイン期間(Ts)をそれぞれTs1~Tsnとする。

# [0359]

サステイン期間の長さは、Ts1:Ts2:Ts3:…:Ts(n-1): Tsn=2 $^{\circ}$ :  $2^{-1}:2^{-2}:...:2^{-(n-2)}:2^{-(n-1)}$ となるように設定する。但し、SF1~SFnを出現させる順序はどのようにしても良い。このサステイン期間の組み合わせで $2^{\circ}$ 階調のうち所望の階調表示を行うことができる。

10

20

30

40

#### [0360]

まずアドレス期間において、電源供給線(V1~Vn)は定常電位と同じ高さの電源電位に保たれている。本明細書において、デジタル駆動のアドレス期間における電源電位をオフの電源電位と呼ぶ。なおオフの電源電位の高さは、EL素子が発光しない範囲で、定常電位の高さと同じであれば良い。なおこのときのEL駆動電圧をオフのEL駆動電圧と呼ぶ。理想的にはオフのEL駆動電圧は0Vであることが望ましいが、EL素子が発光しない程度の大きさであれば良い。

#### [0361]

そしてゲート信号線G1にゲート信号が入力され、ゲート信号線G1にゲート電極が接続されているスイッチング用TFT全てがONの状態になる。

[0362]

ゲート信号線 G 1 にゲート電極が接続されているスイッチング用TFTがONの状態で、ソース信号線(S 1 ~ S n)に順にデジタルデータ信号が入力される。デジタルデータ信号は「0」または「1」の情報を有しており、「0」と「1」のデジタルデータ信号がそれぞれHiまたはLoのいずれかの電圧を有する信号を意味している。そしてソース信号線(S 1 ~ S n)に入力されたデジタルデータ信号は、オン(ON)の状態のスイッチング用TFTを介してEL駆動用TFTのゲート電極に入力される。またコンデンサにもデジタルデータ信号が入力され保持される。

[0363]

次にゲート信号線G2にゲート信号が入力され、ゲート信号線G2にゲート電極が接続されているスイッチング用TFT全てがONの状態になる。そしてゲート信号線G2にゲート電極が接続されているスイッチング用TFTをONにした状態で、ソース信号線(S1~Sn)に順にデジタルデータ信号が入力される。ソース信号線(S1~Sn)に入力されたデジタルデータ信号は、スイッチング用TFTを介してEL駆動用TFTのゲート電極に入力される。またコンデンサにもデジタルデータ信号が入力され保持される。

[0364]

上述した動作を繰り返し、全ての画素にデジタルデータ信号が入力される。全ての画素に デジタルデータ信号が入力されるまでの期間がアドレス期間である。

[0365]

アドレス期間が終了すると同時にサステイン期間となる。サステイン期間になると、電源供給線(V1~Vn)の電位は、オフの電源電位からオンの電源電位に変わる。本明細書において、デジタル駆動のサステイン期間における電源電位をオンの電源電位と呼ぶ。オンの電源電位は、EL素子が発光する程度に定常電位との間に電位差を有していればよい。なおこの電位差をオンのEL駆動電圧と呼ぶ。

[0366]

そしてスイッチング用TFTがオフ状態になり、コンデンサにおいて保持されたデジタルデータ信号が、EL駆動用TFTのゲート電極に入力される。

[0367]

本実施例において、デジタルデータ信号が「0」の情報を有していた場合、EL駆動用TFTはオフ状態となり、EL素子の画素電極はオフの電源電位に保たれたままである。その結果、「0」の情報を有するデジタルデータ信号が印加された画素が有するEL素子は発光しない。

[0368]

逆に、「1」の情報を有していた場合、EL駆動用TFTはオン状態となり、EL素子の画素電極はオンの電源電位になる。その結果、「1」の情報を有するデジタルデータ信号が印加された画素が有するEL素子は発光する。

[0369]

全てのスイッチング用TFTがオフ状態である期間がサステイン期間である。

[0370]

EL素子を発光させる(画素を点灯させる)期間はTs1~Tsnまでのいずれかの期間

10

20

30

40

である。ここではTsnの期間、所定の画素を点灯させたとする。

## [0371]

次に、再びアドレス期間に入り、全画素にデータ信号を入力したらサステイン期間に入る。このときは $Ts1 \sim Ts(n-1)$ のいずれかの期間がサステイン期間となる。ここではTs(n-1)の期間、所定の画素を点灯させたとする。

#### [0372]

以下、残りの n-2 個のサブフレームについて同様の動作を繰り返し、順次 Ts(n-2)、 Ts(n-3) … Ts1 とサステイン期間を設定し、それぞれのサブフレームで所定の画素を点灯させたとする。

### [0373]

n 個のサブフレーム期間が出現したら 1 フレーム期間を終えたことになる。このとき、画素が点灯していたサステイン期間、言い換えると「 1 」の情報を有するデジタルデータ信号が画素に印加されたアドレス期間の直後のサステイン期間の長さを積算することによって、その画素の階調がきまる。例えば、 n=8 のとき、全部のサステイン期間で画素が発光した場合の輝度を 1 0 0 %とすると、 T s 1 と T s 2 において画素が発光した場合には 7 5 %の輝度が表現でき、 T s 3 と T s 5 と T s 8 を選択した場合には 1 6 %の輝度が表現できる。

#### [0374]

1フレーム期間が終了すると、次のフレーム期間において定常電位とオンの電源電位の差であるオンのEL駆動電圧の極性が逆になるように、オンの電源電位の高さを変える。そして、先のフレーム期間と同じ、上述した動作を行う。しかしこのフレーム期間におけるオンのEL駆動電圧は、先のフレーム期間におけるオンのEL駆動電圧の逆の極性を有していることから、全てのEL素子は発光しない。本明細書において、EL素子が画像を表示するフレーム期間を表示フレーム期間と呼ぶ。また逆に全てのEL素子が発光せずに画像を表示しないフレーム期間を非表示フレーム期間と呼ぶ。

#### [0375]

非表示フレーム期間が終了すると、次に別の表示フレーム期間となり、オンのEL駆動電圧は、非表示フレーム期間におけるオンのEL駆動電圧の逆の極性を有する電圧に変わる

# [0376]

このように表示フレーム期間と非表示フレーム期間を交互に繰り返すことによって、画像の表示を行う。本願発明は上記構成を有することで、EL素子が有するEL層に、一定期間ごとに逆の極性のEL駆動電圧がかかる。よって、EL素子の電流 電圧特性の劣化が改善され、EL素子の寿命を従来の駆動方式に比べて長くすることが可能になる。

# [0377]

また上述したように、交流駆動において、1フレーム期間ごとに画像の表示を行う場合、 観察者の目にフリッカとしてちらつきが生じてしまう。

#### [0378]

そのため本願発明では、直流駆動において観察者の目にフリッカが生じない周波数の倍以上の周波数で E L ディスプレイを交流駆動する。つまり 1 秒間に 1 2 0 以上のフレーム期間が設けられており、結果的に 1 秒間に 6 0 以上の画像が表示されている。上記構成によって、交流駆動によるフリッカを防ぐ。

### [0379]

本実施例において示した構成は、実施例 2 ~ 9 と自由に組み合わせて実施することが可能である。

# [0380]

#### (実施例11)

本実施例ではデジタル方式の交流駆動で時分割階調表示を行う場合において、サブフレーム期間ごとにオンの EL駆動電圧が逆の極性に変わる、実施例 1とは別の例について説明する。ここでは n ビットデジタル駆動方式により 2 "階調のフルカラーの時分割階調表示

10

20

30

40

を行う場合について説明する。なおタイミングチャートは実施例 1 で示した場合と同じであるので、図 5 を参照する。

#### [0381]

本実施例におけるELディスプレイの画素部の構造は、図2(B)において示した構造と同じであり、ゲート信号線(G1~Gn)は各画素が有するスイッチング用TFTのゲート電極に接続されている。各画素の有するスイッチング用TFTのソース領域とドレイン領域は、一方がソース信号線(S1~Sn)に、もう一方がEL駆動用TFTのゲート電極とコンデンサとに接続されている。またEL駆動用TFTのソース領域とドレイン領域は、一方が電源供給線(V1~Vn)に、もう一方が各画素が有するEL素子に接続されている。電源供給線(V1~Vn)は各画素が有するコンデンサとも接続されている。

[0382]

図 5 に本実施例の駆動方法のタイミングチャートを示す。まず、1 フレーム期間を n 個のサブフレーム期間(SF1~SFn)に分割する。なお、画素部の全ての画素が1つの画像を表示する期間を1 フレーム期間と呼ぶ。

#### [0383]

1 つのサブフレーム期間はアドレス期間(Ta)とサステイン期間(Ts)とに分けられる。アドレス期間とは、1 サブフレーム期間中、全画素にデータを入力するのに要する時間であり、サステイン期間(点灯期間とも呼ぶ)とは、EL素子を発光させる期間を示している。

[0384]

n 個のサブフレーム期間(SF1~SFn)がそれぞれ有するアドレス期間(Ta1~Tan)の長さは全て同じである。SF1~SFnがそれぞれ有するサステイン期間(Ts)をそれぞれTs1~Tsnとする。

#### [0385]

サステイン期間の長さは、Ts1:Ts2:Ts3:…:Ts(n-1): Tsn=2 $^{0}$ :2 $^{-1}$ :2 $^{-2}$ :…:2 $^{-(n-2)}$ :2 $^{-(n-1)}$ となるように設定する。但し、SF1~SFnを出現させる順序はどのようにしても良い。このサステイン期間の組み合わせで2 $^{n}$ 階調のうち所望の階調表示を行うことができる。

### [0386]

まず、電源供給線(V1~Vn)がオフの電源電位に保たれる。そしてゲート信号線G1にゲート信号が入力され、ゲート信号線G1にゲート電極が接続されているスイッチング用TFT全てがONの状態になる。

[0387]

そしてゲート信号線 G 1 にゲート電極が接続されているスイッチング用TFTがONの状態で、ソース信号線(S 1 ~ S n)に順にデジタルデータ信号が入力される。そしてソース信号線(S 1 ~ S n)に入力されたデジタルデータ信号は、オン(ON)の状態のスイッチング用TFTを介してEL駆動用TFTのゲート電極に入力される。またコンデンサにもデジタルデータ信号が入力され保持される。

[0388]

上述した動作を繰り返し、全ての画素にデジタルデータ信号が入力される。全ての画素に デジタルデータ信号が入力されるまでの期間がアドレス期間である。

[0389]

アドレス期間が終了すると同時にサステイン期間となる。サステイン期間になると、電源供給線(V1~Vn)の電位がオフの電源電位からオンの電源電位に変わる。そしてスイッチング用TFTがオフ状態になり、コンデンサにおいて保持されたデジタルデータ信号が、EL駆動用TFTのゲート電極に入力される。

#### [0390]

本実施例において、オンの電源電位と定常電位の差であるオンのEL駆動電圧の極性は、 電源電位の高さを変えることによって、サブフレーム期間ごとに逆になる。よってサブフ レーム期間ごとにオンのEL駆動電圧の極性を逆にすることで、ELディスプレイは表示 10

20

30

40

と非表示を繰り返す。表示を行うサブフレーム期間を表示サブフレーム期間と呼び、表示 を行わないサブフレーム期間を非表示サブフレーム期間と呼ぶ。

#### [0391]

例えば第1のフレーム期間において、第1のサブフレーム期間は表示期間だとしたら、第 2のサブフレーム期間は非表示期間であり、第3のフレーム期間は再び表示期間となる。 そして全てのサブフレーム期間が出現し第1のフレーム期間が終了したら、第2のフレー ム期間となる。第2のフレーム期間における第1のサブフレーム期間では、第1のフレー ム期間内の第1のサブフレーム期間においてEL素子に加えられたEL駆動電圧とは逆の 極性を有するEL駆動電圧が、EL素子のEL層に加えられるので、非表示期間となる。 そして次に第2のサブフレーム期間は表示期間となり、サブフレーム期間ごとに交互に表 示期間と非表示期間となる。

10

#### [0392]

なお、本明細書において、EL駆動電圧の極性が逆になることで表示と非表示とが切り替わるとき、表示しているときの期間を表示期間と呼ぶ。また逆に表示していないときの期間を非表示期間と呼ぶ。よって本明細書において、表示フレーム期間と、表示サブフレーム期間を総称して表示期間と呼ぶ。また逆に非表示フレーム期間と、非表示サブフレーム期間を総称して非表示期間と呼ぶ。

# [0393]

本実施例においてデジタルデータ信号が「0」の情報を有していた場合、EL駆動用TFTはオフ状態となり、EL素子の画素電極はオフの電源電位に保たれたままである。その結果、「0」の情報を有するデジタルデータ信号が加えられた画素が有するEL素子は発光しない。

20

## [0394]

逆に、「1」の情報を有していた場合、EL駆動用TFTはオン状態となり、EL素子の画素電極はオンの電源電位になる。その結果、「1」の情報を有するデジタルデータ信号が入力された画素が有するEL素子は発光する。

#### [0395]

全てのスイッチング用TFTがオフ状態である期間がサステイン期間である。

### [0396]

EL素子を発光させる(画素を点灯させる)期間はTs1~Tsnまでのいずれかの期間である。ここではTsnの期間、所定の画素を点灯させたとする。

30

# [0397]

次に、再びアドレス期間に入り、全画素にデータ信号を入力したらサステイン期間に入る。このときはTs1-Ts(n-1)のいずれかの期間がサステイン期間となる。ここではTs(n-1)の期間、所定の画素を点灯させたとする。

#### [0398]

以下、残りのn-2個のサブフレームについて同様の動作を繰り返し、順次Ts(n-2)、Ts(n-3)...Ts1とサステイン期間を設定し、それぞれのサブフレームで所定の画素を点灯させたとする。

#### [0399]

40

このように、交流駆動の時分割階調表示において、サブフレームごとに逆の極性を有する EL 駆動電圧をEL 素子に加える場合、 2 つのフレーム期間で 1 つの階調表示を行う。 2 つの隣り合うフレーム期間において、画素が点灯していたサステイン期間、言い換えると「 1 」の情報を有するデジタルデータ信号が画素に入力されたアドレス期間の直後のサステイン期間の長さを積算することによって、その画素の階調がきまる。例えば、 n=8 のとき、全部のサステイン期間で画素が発光した場合の輝度を 1 0 0 % とすると、 T s 1 と T s 2 において画素が発光した場合には 1 5 %の輝度が表現でき、 T s 3 と T s 5 と T s 8 を選択した場合には 1 6 %の輝度が表現できる。

#### [0400]

本願発明は上記構成を有することで、EL素子が有するEL層に、サブフレーム期間ごと

に逆の極性のEL駆動電圧がかかる。よって、EL素子の電流 電圧特性の劣化が改善され、EL素子の寿命を従来の駆動方式に比べて長くすることが可能になる。

#### [0401]

本実施例では、実施の形態で示したフレーム期間ごとに交流駆動するデジタル方式のEL ディスプレイに比べてフリッカが起こりにくいという効果が得られる。

#### [0402]

本実施例において示した構成は、実施例 2 ~ 9 と自由に組み合わせて実施することが可能である。

# [0403]

#### (実施例12)

本願発明を実施して形成されたELディスプレイ(ELモジュール)は、自発光型であるため液晶表示装置に比べて明るい場所での視認性に優れている。そのため本願発明は直視型のELディスプレイ(ELモジュールを組み込んだ表示ディスプレイを指す)に対して実施することが可能である。ELディスプレイとしてはパソコンモニタ、TV放送受信用モニタ、広告表示モニタ等が挙げられる。

#### [0404]

また、本願発明は上述のELディスプレイも含めて、表示ディスプレイを部品として含む あらゆる電子機器に対して実施することが可能である。

#### [0405]

そのような電子機器としては、EL表示装置、ビデオカメラ、デジタルカメラ、頭部取り付け型ディスプレイ(ヘッドマウントディスプレイ等)、カーナビゲーション、パーソナルコンピュータ、携帯情報端末(モバイルコンピュータ、携帯電話または電子書籍等)、記録媒体を備えた画像再生装置(具体的にはコンパクトディスク(CD)、レーザーディスク(LD)又はデジタルビデオディスク(DVD)等の記録媒体を再生し、その画像を表示しうるディスプレイを備えた装置)などが挙げられる。それら電子機器の例を図14に示す。

# [0406]

図 1 4 ( A ) はパーソナルコンピュータであり、本体 2 0 0 1、筐体 2 0 0 2、 E L ディスプレイ 2 0 0 3、 キーボード 2 0 0 4 等を含む。本願発明の E L ディスプレイ 2 0 0 3 はパーソナルコンピュータの表示部に用いることができる。

### [0407]

図 1 4 ( B ) はビデオカメラであり、本体 2 1 0 1 、 E L ディスプレイ 2 1 0 2 、音声入力部 2 1 0 3 、操作スイッチ 2 1 0 4 、バッテリー 2 1 0 5 、受像部 2 1 0 6 等を含む。本願発明の E L ディスプレイ 2 1 0 2 はビデオカメラの表示部に用いることができる。

#### [0408]

図14(C)は頭部取り付け型のEL表示装置の一部(右片側)であり、本体2301、信号ケーブル2302、頭部固定バンド2303、表示モニタ2304、光学系2305、ELディスプレイ2306等を含む。本願発明のELディスプレイ2306はEL表示装置の表示部に用いることができる。

#### [0409]

図14(D)は記録媒体を備えた画像再生装置(具体的にはDVD再生装置)であり、本体2401、記録媒体(CD、LDまたはDVD等)2402、操作スイッチ2403、ELディスプレイ(a)2404、ELディスプレイ(b)2405等を含む。ELディスプレイ(a)は主として画像情報を表示し、ELディスプレイ(b)は主として文字情報を表示するが、本願発明のこれらELディスプレイ(a)、(b)は記録媒体を備えた画像再生装置の表示部に用いることができる。なお、記録媒体を備えた画像再生装置、ゲーム機器などに本願発明を用いることができる。

#### [0410]

図 1 4 ( E ) は携帯型 (モバイル) コンピュータであり、本体 2 5 0 1 、カメラ部 2 5 0 2 、受像部 2 5 0 3 、操作スイッチ 2 5 0 4 、 E L ディスプレイ 2 5 0 5 等を含む。本願

10

20

30

40

発明のELディスプレイ2505は携帯型(モバイル)コンピュータの表示部に用いることができる。

#### [0411]

また、将来的にEL材料の発光輝度が高くなれば、フロント型若しくはリア型のプロジェクターに用いることも可能となる。

#### [0412]

以上の様に、本願発明の適用範囲は極めて広く、あらゆる分野の電子機器に適用することが可能である。また、本実施例の電子機器は実施例 1 ~ 1 1 のどのような組み合わせからなる構成を用いても実現することができる。

[0413]

10

20

30

40

# 【発明の効果】

[0414]

上記構成によって、EL素子に一定期間ごとに逆の極性のEL駆動電圧がかかる。よって、EL素子の電流 電圧特性の劣化が改善され、EL素子の寿命を従来の駆動方式に比べて長くすることが可能になる。

#### [0415]

また上述したように、交流駆動において、1フレーム期間ごとに画像の表示を行う場合、 観察者の目にフリッカとしてちらつきが生じてしまう。

#### [0416]

そのため本願発明では、直流駆動において観察者の目にフリッカが生じない周波数の倍以上の周波数でELディスプレイを交流駆動するのが好ましい。つまり120Hz以上の周波数で画像を表示するのが好ましい。上記構成によって、交流駆動によるフリッカを防ぐ

【図面の簡単な説明】

- 【図1】 本願発明のELディスプレイの構成を示す図。
- 【図2】 本願発明の画素部の回路図。
- 【図3】 本願発明のデジタル方式の交流駆動のタイミングチャート。
- 【図4】 本願発明のアナログ方式の交流駆動のタイミングチャート。
- 【図5】 本願発明のデジタル方式の交流駆動のタイミングチャート。
- 【図6】 本願発明のELディスプレイの画素部の回路図と上面図。
- 【図7】 本願発明のELディスプレイの断面構造を示す図。
- 【図8】 ELディスプレイの作製工程を示す図。
- 【図9】 ELディスプレイの作製工程を示す図。
- 【図10】 ELディスプレイの作製工程を示す図。
- 【図11】 ELディスプレイの作製工程を示す図。
- 【図12】 ELモジュールの外観を示す図。
- 【図13】 ELモジュールの外観を示す図。
- 【図14】 電子機器の具体例を示す図。
- 【図15】 従来のELディスプレイの画素部の回路図。
- 【図16】 従来のデジタル方式の交流駆動のタイミングチャート。
- 【図17】 本願発明のELディスプレイの画素部の回路図。
- 【図18】 本願発明のELディスプレイの画素部の回路図。
- 【図19】 本願発明のELディスプレイの画素部の回路図。
- 【図20】 本願発明のELディスプレイの画素部の回路図。
- 【図21】 本願発明のELディスプレイの断面構造を示す図。

# 【符号の説明】

- 101 画素部
- 102 ソース信号側駆動回路
- 103 ゲート信号側駆動回路
- 104 画素

- 105 スイッチング用TFT
- 106 ゲート信号線
- 107 ソース信号線
- 108 EL駆動用TFT
- 110 EL素子
- 1 1 1 電源供給線
- 1 1 2 定常電源
- 113 コンデンサ
- 1 1 4 時分割階調データ信号発生回路

# 【図1】



# 【図2】

(A)





【図3】



【図5】



【図4】



【図6】

(A)







【図11】



【図12】



【図13】





【図14】



【図15】



【図16】



【図17】

(A)



【図18】

(A)



(B)



(B)



(A)

(B)

# 【図19】

【図20】

(A)





(B)





# 【図21】



# フロントページの続き

# 審査官 安藤 達哉

(56)参考文献 国際公開第98/036405(WO,A1)

特開平10-214060(JP,A)

国際公開第99/046748(WO,A1)

特開平03-185491(JP,A)

特開平04-328792(JP,A)

特開平04-328793(JP,A)

特開平11-024606(JP,A)

(58)調査した分野(Int.CI., DB名)

IPC G09G 3/00 - 3/38



| 专利名称(译)        | 表示装置                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |         |            |
|----------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------|------------|
| 公开(公告)号        | JP4727030B2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 公开(公告)日 | 2011-07-20 |
| 申请号            | JP2000312462                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 申请日     | 2000-10-12 |
| [标]申请(专利权)人(译) | 株式会社半导体能源研究所                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |         |            |
| 申请(专利权)人(译)    | 半导体能源研究所有限公司                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |         |            |
| 当前申请(专利权)人(译)  | 半导体能源研究所有限公司                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |         |            |
| [标]发明人         | 小山潤<br>犬飼和隆<br>山崎舜平<br>長田麻衣                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |         |            |
| 发明人            | 小山 潤<br>犬飼 和隆<br>山崎 舜平<br>長田 麻衣                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |         |            |
| IPC分类号         | G09G3/30 G09G3/20 H01L51/50 G09G3/32 H05B33/14                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |         |            |
| CPC分类号         | H01L27/1214 G09G3/2022 G09G3/30 G09G3/3258 G09G2300/0417 G09G2300/0426 G09G2300/0842 G09G2310/0254 G09G2310/0256 G09G2320/0247 G09G2320/0266 H01L27/156 H04N5/44                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |         |            |
| FI分类号          | G09G3/30.J G09G3/20.621.B G09G3/20.641.E G09G3/20.670.K H05B33/14.A G09G3/20.624.B G09G3/3216 G09G3/3258 G09G3/3266 G09G3/3275 G09G3/3291                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |         |            |
| F-TERM分类号      | 3K007/AB02 3K007/AB11 3K007/BA06 3K007/CA01 3K007/CB01 3K007/DA01 3K007/DB03 3K007 /EB00 3K007/GA02 3K007/GA04 3K107/AA01 3K107/BB01 3K107/BB08 3K107/CC21 3K107/CC31 3K107/DD59 3K107/DD61 3K107/DD62 3K107/DD64 3K107/EE03 3K107/HH02 3K107/HH04 5C080 /AA06 5C080/BB05 5C080/DD06 5C080/DD29 5C080/EE29 5C080/FF11 5C080/JJ02 5C080/JJ04 5C080/JJ06 5C380/AA01 5C380/AA02 5C380/AB05 5C380/AB06 5C380/AB12 5C380/AB18 5C380 /AB23 5C380/AB24 5C380/AB34 5C380/AB46 5C380/AC07 5C380/AC08 5C380/AC09 5C380/AC11 5C380/AC12 5C380/AC13 5C380/BA10 5C380/BA11 5C380/BA12 5C380/BA29 5C380/BA38 5C380 /BB09 5C380/BB22 5C380/BD05 5C380/BD08 5C380/BD09 5C380/BD10 5C380/CA04 5C380/CA08 5C380/CA09 5C380/CA12 5C380/CA14 5C380/CA22 5C380/CA26 5C380/CA41 5C380/CB01 5C380 /CB05 5C380/CB12 5C380/CB14 5C380/CB21 5C380/CC02 5C380/CC21 5C380/CC26 5C380/CC27 5C380/CC30 5C380/CC33 5C380/CC34 5C380/CC41 5C380/CC62 5C380/CC68 5C380/CC77 5C380 /CD012 5C380/CD072 5C380/CD073 5C380/CE02 5C380/CE13 5C380/CF07 5C380/CF09 5C380 /CF22 5C380/DA16 5C380/DA35 5C380/DA48 5C380/EA16 5C380/HA02 5C380/HA06 5C380/HA07 5C380 /HA12 5C380/HA13 |         |            |
| 审查员(译)         | 安藤达也                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |         |            |
| 优先权            | 1999299210 1999-10-21 JP<br>1999336995 1999-11-29 JP                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |         |            |
| 其他公开文献         | JP2001222255A5<br>JP2001222255A                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |         |            |
| 外部链接           | Espacenet                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |         |            |

摘要(译)

要解决的问题:提供一种显示设备,可以延长EL元件的使用寿命。解决 【 図 1 】 方案:显示装置具有多个像素,每个像素包括多个EL元件。电光装置通 过控制多个EL元件的发光时间一个帧周期来进行灰度显示。多个EL元件 中的每一个都具有第一和第二电极。第一电极保持恒定的公共电位。基 于每个帧周期的公共电位,第二电极的电位保持为具有相反极性的电 位。

