

(19) 日本国特許庁(JP)

## 再公表特許(A1)

(11) 国際公開番号

WO2008/139693

発行日 平成22年7月29日 (2010.7.29)

(43) 国際公開日 平成20年11月20日 (2008.11.20)

| (51) Int.Cl.                | F 1       | テーマコード (参考) |
|-----------------------------|-----------|-------------|
| <b>G09G 3/36</b> (2006.01)  | G09G 3/36 | 2 H 19 3    |
| <b>G09G 3/20</b> (2006.01)  | G09G 3/20 | 5 C 00 6    |
| <b>G02F 1/133</b> (2006.01) | G09G 3/20 | 5 C 05 8    |
| <b>HO4N 5/66</b> (2006.01)  | G09G 3/20 | 5 C 08 0    |
|                             | G09G 3/20 | 6 2 2 N     |

審査請求 有 予備審査請求 未請求 (全 75 頁) 最終頁に続く

|              |                              |                                                       |
|--------------|------------------------------|-------------------------------------------------------|
| 出願番号         | 特願2009-513992 (P2009-513992) | (71) 出願人 000005049<br>シャープ株式会社<br>大阪府大阪市阿倍野区長池町22番22号 |
| (21) 国際出願番号  | PCT/JP2008/001048            | (74) 代理人 100101683<br>弁理士 奥田 誠司                       |
| (22) 国際出願日   | 平成20年4月22日 (2008.4.22)       | (74) 代理人 100155000<br>弁理士 喜多 修市                       |
| (31) 優先権主張番号 | 特願2007-117606 (P2007-117606) | (74) 代理人 100139930<br>弁理士 山下 亮司                       |
| (32) 優先日     | 平成19年4月26日 (2007.4.26)       | (74) 代理人 100125922<br>弁理士 三宅 章子                       |
| (33) 優先権主張国  | 日本国 (JP)                     | (74) 代理人 100151817<br>弁理士 川口 寿志                       |
| (31) 優先権主張番号 | 特願2007-262695 (P2007-262695) |                                                       |
| (32) 優先日     | 平成19年10月5日 (2007.10.5)       |                                                       |
| (33) 優先権主張国  | 日本国 (JP)                     |                                                       |

最終頁に続く

(54) 【発明の名称】 液晶表示装置

## (57) 【要約】

画素は第1および第2副画素を有する。第1および第2副画素の補助容量に接続されたCSバスラインは互いに電気的に独立である。CS電圧は1フレーム内に少なくとも1回極性が変化する波形を有する。フレームは連続する奇数行を順次走査する第1サブフレーム(SF)および第2SFにおいて飛び越された偶数行を順次走査する第2SFを含む。ソース信号電圧はその極性が互いに異なる連続する2つのフレームまたはサブフレームを含むように変化する。CS電圧は、第1サブフレームに選択される第j走査線に接続された画素の副画素の実効電圧に対する作用と第2サブフレームに選択される第j+1ゲートバスラインに接続された画素の副画素の実効電圧に対する作用とが互いに逆になる波形を有している。そのことによって、マルチ画素技術にソースライン反転駆動法およびまたはブロック反転駆動法を適用する場合の表示品位の低下を抑制する。



**【特許請求の範囲】****【請求項 1】**

行および列を有するマトリクス状に配列された複数の画素であって、それぞれが少なくともある階調において互いに異なる輝度を呈し得る第1副画素および第2副画素を有する、複数の画素と、

それぞれがある列の画素に関連付けられた複数のソースバスラインと、

それぞれがある行の画素に関連付けられた複数のゲートバスラインと、

それぞれが前記複数の画素のそれぞれが有する第1副画素および第2副画素の一方に関連付けられた複数のTFTと、

それぞれがある行の画素が有する前記第1副画素および第2副画素の一方に関連付けられた複数のCSバスラインと、を有し、

前記第1副画素および前記第2副画素のそれぞれは、液晶容量と補助容量とを有し、

前記第1副画素が有する前記補助容量に接続されたCSバスラインと、前記第2副画素が有する補助容量に接続されたCSバスラインとが互いに電気的に独立であって、

前記複数のゲートバスラインのそれぞれに供給されるゲート信号電圧によって、前記複数の画素が走査される液晶表示装置であって、

前記複数のCSバスラインのそれぞれに供給されるCS電圧は、1垂直走査期間内に、少なくとも1回極性が変化する波形を有し、

垂直走査期間は複数のサブ垂直走査期間を有し、前記複数のサブ垂直走査期間は、連続する複数の奇数行または偶数行の画素を順次走査する第1サブ垂直走査期間と、前記第1サブ垂直走査期間に連続し、前記第1サブ垂直走査期間において飛び越された複数の偶数行または奇数行の画素を順次走査する第2サブ垂直走査期間とを含み

前記複数のソースバスラインのそれぞれに供給されるソース信号電圧の極性は、一定のシーケンスに従って変化しており、前記シーケンスは、前記ソース信号電圧の極性が互いに異なる連続する2つの垂直走査期間、または、前記ソース信号電圧の極性が互いに異なる連続する2つのサブ垂直走査期間を含み、

前記CS電圧は、前記第1サブ垂直走査期間に選択される第jゲートバスラインに接続された画素が有する2つの副画素の内で当該CS電圧が供給されるCSバスラインと関連付けられている副画素の実効電圧を上昇させるまたは降下させる作用と、前記第2サブ垂直走査期間に選択される第j+1ゲートバスラインに接続された画素が有する2つの副画素の内で当該CS電圧が供給されるCSバスラインと関連付けられている副画素の実効電圧を上昇させるまたは降下させる作用とが互いに逆になる波形を有している、液晶表示装置。

**【請求項 2】**

前記ソース信号電圧の前記シーケンスは、前記ソース信号電圧の極性が互いに異なる連続する2つの垂直走査期間を含み、同じ垂直走査期間に属する前記第1サブ垂直走査期間および前記第2サブ垂直走査期間における前記ソース信号電圧の極性は同じであり、

前記CS電圧は、前記第1サブ垂直走査期間において前記第jゲートバスラインに供給されるゲート信号電圧がハイからローに変化した時点から、前記第2サブ垂直走査期間において前記第j+1ゲートバスラインに供給されるゲート信号電圧がハイからローに変化する時点までの間に、極性が奇数回変化する、請求項1に記載の液晶表示装置。

**【請求項 3】**

前記ソース信号電圧の前記シーケンスは、前記ソース信号電圧の極性が互いに異なる連続する2つのサブ垂直走査期間を含み、同じ垂直走査期間に属する前記第1サブ垂直走査期間と前記第2サブ垂直走査期間における前記ソース信号電圧の極性が互いに異なり、

前記CS電圧は、前記第1サブ垂直走査期間において前記第jゲートバスラインに供給されるゲート信号電圧がハイからローに変化した時点から、前記第2サブ垂直走査期間において前記第j+1ゲートバスラインに供給されるゲート信号電圧がハイからローに変化する時間までの間に、極性が偶数回変化する、請求項1に記載の液晶表示装置。

**【請求項 4】**

10

20

30

40

50

前記 C S 電圧が、前記第 1 サブ垂直走査期間において前記第  $j$  ゲートバスラインに供給されるゲート信号電圧がハイからローに変化した時点から、前記第 2 サブ垂直走査期間において前記第  $j + 1$  ゲートバスラインに供給されるゲート信号電圧がハイからローに変化する時間までの間に、極性が 2 回以上の偶数回変化し、前記  $j + 1$  行の画素に所定の電圧が印加された後、前記 C S 電圧のレベルは当該 C S 電圧のセンターレベルと等しい、請求項 3 に記載の液晶表示装置。

#### 【請求項 5】

前記第 1 サブ垂直走査期間において全ての奇数行または偶数行の画素を走査し、前記第 2 サブ垂直走査期間において走査されなかった全ての偶数行または奇数行の画素を走査する、請求項 1 から 4 のいずれかに記載の液晶表示装置。

10

#### 【請求項 6】

前記複数の C S バスラインは、互いに異なる画素に属し且つ列方向に隣接する 2 つの副画素に共通に関連付けられた C S バスラインを含む、請求項 1 から 5 のいずれかに記載の液晶表示装置。

#### 【請求項 7】

前記 C S 電圧は、一水平走査期間の正の整数倍の周期で振動する波形部分を含み、

前記サブ垂直走査期間は  $N_{sv} (= / 2)$  本の連続した奇数行または偶数行の画素を走査する期間であって、

前記 C S 電圧の前記周期が一水平走査期間を  $H$  としたときに  $M \times H$  (ここで  $M$  は正の整数) であらわされるとき、 $N_{sv}$  は  $(M / 2)$  の正の整数倍である、請求項 3 に記載の液晶表示装置。

20

#### 【請求項 8】

前記垂直走査期間は、前記第 1 サブ垂直走査期間および前記第 2 サブ垂直走査期間と、前記第 2 サブ垂直走査期間に連続する第 3 サブ垂直走査期間および前記第 3 サブ垂直走査期間に連続する第 4 サブ垂直走査期間を含み、

前記第 3 サブ走査期間は前記第 2 サブ垂直走査期間において走査された最後の偶数行または奇数行に連続する偶数行または奇数行から始まる連続する  $N_{sv}$  本の偶数行または奇数行の画素を順次走査するサブ垂直走査期間であって、前記第 4 サブ垂直走査期間は前記第 3 サブ垂直走査期間において飛び越された複数の奇数行または偶数行の画素を順次走査するサブ垂直走査期間であって、

30

前記シーケンスは、前記ソース信号電圧の極性が、前記第 1 サブ垂直走査期間と前記第 2 サブ垂直走査期間との間は異なり、前記第 2 サブ垂直走査期間と前記第 3 サブ垂直走査期間との間は同じであり、前記第 3 サブ垂直走査期間と前記第 4 サブ垂直走査期間との間は異なるシーケンスを含む、請求項 7 に記載の液晶表示装置。

#### 【請求項 9】

前記複数の C S バスラインは、互いに異なる画素に属し列方向に隣接する 2 つの副画素に共通に関連付けられた C S バスラインを含み、

前記 C S 電圧の前記周期が一水平走査期間を  $H$  としたときに  $M \times H$  (ここで  $M$  は正の整数) であらわされるとき、 $N_{sv}$  は  $M$  の正の整数倍である、請求項 7 または 8 に記載の液晶表示装置。

40

#### 【請求項 10】

一水平走査期間を  $H$  としたとき、 $N_{sv} \times H$  が  $1.2$  m秒以下である、請求項 7 から 9 のいずれかに記載の液晶表示装置。

#### 【請求項 11】

1 垂直走査期間に含まれる水平走査期間の数を  $N_{vt} - tota1$  とすると、 $(N_{sv} / N_{vt} - tota1) \times 1$  垂直走査期間が  $1.2$  m秒以下である、請求項 7 から 9 のいずれかに記載の液晶表示装置。

#### 【請求項 12】

有効表示期間に含まれる水平走査期間の数を  $N_{vt} - Disp$  とすると、 $N_{vt} - Disp$  が  $N_{sv} \times 2$  の整数倍であらわされる、請求項 7 から 11 のいずれかに記載の液晶表示装置。

50

置。

【請求項 1 3】

任意の垂直走査期間において、互いに隣接する列の画素に関連付けられたソースバスラインに供給されるソース信号電圧の極性は互いに逆である、請求項 1 から 1 2 のいずれかに記載の液晶表示装置。

【請求項 1 4】

前記 1 垂直走査期間は 1 / 1 2 0 秒以下である、請求項 1 から 1 3 のいずれかに記載の液晶表示装置。

【請求項 1 5】

請求項 1 から 1 4 のいずれかに記載の液晶表示装置と、  
10  
テレビジョン放送を受信し、前記液晶表示装置に映像信号を出力するチューナと、  
を有するテレビジョン受像機。

【請求項 1 6】

行および列を有するマトリクス状に配列された複数の画素であって、それぞれがある列の画素に関連付けられた複数のソースバスラインと、それぞれがある行の画素に関連付けられた複数のゲートバスラインと、

前記複数のゲートバスラインのそれぞれに供給されるゲート信号電圧によって、前記複数の画素が走査される液晶表示装置であって、

垂直走査期間は複数のサブ垂直走査期間を有し、前記複数のサブ垂直走査期間は、連続する複数の奇数行または偶数行の画素を順次走査する第 1 サブ垂直走査期間と、前記第 1 サブ垂直走査期間に連続し、前記第 1 サブ垂直走査期間において飛び越された複数の偶数行または奇数行の画素を順次走査する第 2 サブ垂直走査期間とを含み、  
20

前記複数のソースバスラインのそれぞれに供給されるソース信号電圧の極性は、一定のシーケンスに従って変化しており、前記シーケンスは、前記ソース信号電圧の極性が互いに異なる連続する 2 つのサブ垂直走査期間を含み、

前記複数の画素は、第 1 副画素および第 2 副画素を有し、複数の画素のそれぞれが有する第 1 副画素および第 2 副画素の一方に関連付けられた複数の T F T と、を有し、

前記ソースバスラインに沿って隣接する 2 つ画素は、前記第 1 副画素および第 2 副画素の内の方の副画素が前記ソースバスラインに沿って隣接するように配置されている、液晶表示装置。  
30

【請求項 1 7】

前記第 1 副画素および第 2 副画素は前記ソースバスラインに沿って配列されており、前記ソースバスラインに沿った方向において、前記第 1 副画素が隣接する画素に、前記第 2 副画素は隣接しない、請求項 1 6 に記載の液晶表示装置。

【請求項 1 8】

前記第 1 副画素および第 2 副画素は、前記第 1 副画素および第 2 副画素が含まれる画素に関連付けられた前記ゲートバスラインを間に介して配列されている、請求項 1 6 または 1 7 に記載の液晶表示装置。

【請求項 1 9】

前記ソースバスラインに沿った方向において、前記第 2 副画素は第 1 副画素に挟まれて配置されており、  
40

前記ソースバスラインに沿って隣接する 2 つ画素は、前記第 1 副画素が前記ソースバスラインに沿って隣接するように配置されている、請求項 1 6 または 1 7 に記載の液晶表示装置。

【請求項 2 0】

複数の補助配線を有し、前記複数の補助配線のそれぞれは、前記ソースバスラインに沿って隣接する 2 つ画素の間に配置され、所定の電位に制御される、請求項 1 6 から 1 9 のいずれかに記載の液晶表示装置。

【請求項 2 1】

前記複数の補助配線は、それぞれがある行の画素が有する前記第 1 副画素および第 2 副

50

画素の一方に関連付けられた複数のCSバスラインである、請求項20に記載の液晶表示装置。

【請求項22】

前記複数のCSバスラインは、互いに異なる画素に属し且つ列方向に隣接する2つの副画素に共通に関連付けられたCSバスラインを含む、請求項21に記載の液晶表示装置。

【請求項23】

前記複数の画素が構成するある行をn行とし、任意の列のn行に属する画素が有する第1副画素の補助容量対向電極が接続された補助容量配線CSBL<sub>(n)</sub>A、第2副画素の補助容量対向電極が接続された補助容量配線をCSBL<sub>(n)</sub>Bで表すとき、

前記L本の電気的に独立な補助容量幹線に接続されるCSバスラインが、

10

CSBL<sub>(p + 2 × (1 - 1))</sub>B, (p + 2 × (1 - 1) + 1)A,

CSBL<sub>(p + 2 × (2 - 1))</sub>B, (p + 2 × (2 - 1) + 1)A,

CSBL<sub>(p + 2 × (3 - 1))</sub>B, (p + 2 × (3 - 1) + 1)A,

•

•

•

CSBL<sub>(p + 2 × (K - 1))</sub>B, (p + 2 × (K - 1) + 1)A

と、

CSBL<sub>(p + 2 × (1 - 1) + K × L + 1)</sub>B, (p + 2 × (1 - 1) + K × L + 2)A,

20

CSBL<sub>(p + 2 × (2 - 1) + K × L + 1)</sub>B, (p + 2 × (2 - 1) + K × L + 2)A,

CSBL<sub>(p + 2 × (3 - 1) + K × L + 1)</sub>B, (p + 2 × (3 - 1) + K × L + 2)A,

•

•

CSBL<sub>(p + 2 × (K - 1) + K × L + 1)</sub>B, (p + 2 × (K - 1) + K × L + 2)A

或いは

30

CSBL<sub>(p + 2 × (1 - 1) + 1)</sub>B, (p + 2 × (1 - 1) + 2)A

、

CSBL<sub>(p + 2 × (2 - 1) + 1)</sub>B, (p + 2 × (2 - 1) + 2)A

、

CSBL<sub>(p + 2 × (3 - 1) + 1)</sub>B, (p + 2 × (3 - 1) + 2)A

、

•

•

•

CSBL<sub>(p + 2 × (K - 1) + 1)</sub>B, (p + 2 × (K - 1) + 2)A

40

と

CSBL<sub>(p + 2 × (1 - 1) + K × L)</sub>B, (p + 2 × (1 - 1) + K × L + 1)A,

CSBL<sub>(p + 2 × (2 - 1) + K × L)</sub>B, (p + 2 × (2 - 1) + K × L + 1)A,

CSBL<sub>(p + 2 × (3 - 1) + K × L)</sub>B, (p + 2 × (3 - 1) + K × L + 1)A,

•

•

•

50

$C S B L \_ ( p + 2 \times ( K - 1 ) + K \times L ) B, ( p + 2 \times ( K - 1 ) + K \times L + 1 ) A$

但し、 $p = 1, 3, 5, \dots$  もしくは  $p = 0, 2, 4, \dots$  の関係を満足する、請求項 22 に記載の液晶表示装置。

【請求項 24】

奇数段用の第 1 シフトレジスタと偶数段用の第 2 シフトレジスタであって、それぞれに独立にクロック信号およびスタートパルスが入力されるとともに、共通の制御信号が入力される、第 1 および第 2 シフトレジスタと、

前記第 1 および第 2 シフトレジスタの一方のシフトレジスタの出力と、制御信号の論理反転信号とが入力される第 1 AND ゲートと、他方のシフトレジスタの出力と、予め論理反転された前記制御信号の論理反転信号とが入力される第 2 AND ゲートとを有し、

前記第 1 および第 2 AND ゲートの出力が、それぞれ対応するゲートバスラインに出力すべき信号に対応する、ゲートドライバ。

【請求項 25】

前記第 1 および第 2 シフトレジスタから偶数段の出力を行うか奇数段の出力を行うかを前記制御信号で制御することを特徴とする、請求項 24 に記載のゲートドライバ。

【発明の詳細な説明】

【技術分野】

【0001】

本発明は液晶表示装置に関し、特に画素分割構造を有する広視野角特性を有する液晶表示装置に関する。

【背景技術】

【0002】

近年、視野角特性を改善した液晶表示装置として、マルチドメイン・バーティカル・アライメント・モード (MVA モード: Multi domain Vertical Alignment方式) の液晶表示装置が開発され、液晶 TV 等に用いられている。V A モードの液晶表示装置は、電圧無印加に液晶分子が基板面に対して垂直に配向する垂直配向型の液晶層と、液晶層を介してクロスニコルに配置された一対の偏光板と組み合わせて用いることによってノーマリブラックモードで表示を行う。

【0003】

MVA 方式の液晶表示装置は、特許文献 1 に記載されているように、液晶層の両側に線状のドメイン規制手段を設け、電圧印加時の液晶分子の倒れる方位を規定することによって、1 つの画素内に、液晶分子 (ディレクタ) の配向方位が互いに異なる複数のドメインを形成する (Multi domain)。このように画素内に配向方位が異なるドメイン (領域) を形成した構造は「配向分割構造」と呼ばれることがある。4 ドメイン構造が広く採用されており、4 つの配向方位はクロスニコルに配置された偏光板の偏光軸がなす角を 2 等分するように配置される。このように、配向分割構造を採用することによって、広視野角を実現している。

【0004】

さらに、MVA モードの液晶表示装置の特性の視野角依存性を改善する技術が特許文献 2 に開示されている。特性とは表示輝度の階調依存性であり、特性に視野角依存性があるということは、ある階調の画像を正面方向と斜め方向とから観察したときに表示輝度が異なることを意味する。階調に対応する表示輝度が観測方向によって異なると、写真等の画像を表示する場合や、また TV 放送等を表示する場合に特に問題となる。

【0005】

特許文献 2 に記載されている技術は、各画素が少なくともある階調において互いに異なる輝度を呈し得る第 1 副画素および第 2 副画素を有し、画素分割技術 (あるいは、マルチ画素技術) といわれ、そのような液晶表示装置は画素分割構造 (あるいはマルチ画素構造) を有するといわれる。

【0006】

10

20

30

40

50

図41を参照して、従来のマルチ画素構造を有するMVAモードの液晶表示装置の構造を説明する。図41は、行および列を有するマトリクス状に配列された複数の画素のうちの列方向に隣接する2つの構造を模式的に示している。本発明による液晶表示装置の基本的な構成も同じであり、以下の説明は本発明の液晶表示装置にも妥当する。

【0007】

液晶表示装置900の各画素Pは2つの副画素（第1副画素SP-1および第2副画素SP-2）を有している。また、それぞれがある列の画素に関連付けられた複数のソースバスライン（Sバスライン）と、それぞれがある行の画素に関連付けられた複数のゲートバスライン（Gバスライン）と、それぞれが複数の画素のそれぞれが有する第1副画素SP-1および第2副画素SP-2の一方に関連付けられた複数のTFTと、それぞれがある行の画素が有する第1副画素SP-1および第2副画素SP-2の一方に関連付けられた複数のCSバスラインとを有している。

10

【0008】

i列の画素にはSバスライン（i）が関連付けられており、j行の画素にはGバスラインが関連付けられている。第1副画素SP-1にはTFT-1が関連付けられており、第2副画素SP-2にはTFT-2が関連付けられている。TFT-1およびTFT-2のゲート電極はいずれも共通のGバスラインに接続されており、同じゲート信号電圧によってON/OFF制御される。また、TFT-1およびTFT-2のソース電極はいずれも共通のSバスラインに接続されており、TFT-1およびTFT-2がON状態のとなつたときには、共通のSバスラインからソース信号電圧が第1副画素SP-1および第2副画素SP-2に書き込まれる。液晶表示装置の表示領域を構成する複数の画素は、Gバスラインのそれぞれに供給されるゲート信号電圧によって走査される。

20

【0009】

各画素Pが有する第1副画素SP-1および第2副画素SP-2のそれぞれは、液晶容量と補助容量とを有している。液晶容量は副画素電極と、液晶層と、液晶層を介して副画素電極に対向する対向電極によって形成されている。補助容量は、副画素電極に電気的に接続された補助容量電極と、絶縁層（例えばゲート絶縁膜）と、絶縁膜を介して補助容量電極に対向する補助容量対向電極とによって形成されている。補助容量電極は副画素電極そのものであってもよい。補助容量対向電極はCSバスライン（補助容量配線ともいう）の一部であってもよいし、CSバスラインと一体に形成される。図41においては、副画素電極は、それが対応するTFTのドレイン電極に接続されていると共に、それが対応するCSバスラインと一部が重なるように配置されることによりそれぞれの補助容量を形成している。

30

【0010】

j行の画素の第1副画素SP-1にはCSバスラインCS-Aが関連付けられており、j行の画素の第2副画素SP-2にはCSバスラインCS-Bが関連付けられている。CSバスラインCS-AとCS-Bとは互いに電気的に独立である。従って、CSバスラインCS-AおよびCS-Bから供給するCS電圧（補助容量対向電圧ということもある。）を制御することによって以下のように、第1副画素SP-1と第2副画素SP-2とに違う輝度を呈せさせることができる。

40

【0011】

例えば、Gバスライン（j）に書き込みパルス（ゲートオンパルスPw）が供給され、j行i列の画素にソース信号電圧が正極性で書き込まれる場合を説明する。ここで説明する各種の電圧の極性は、特に説明しない限り、対向電圧を基準とした電圧である。なお、極性の基準となる電圧は厳密に対向電圧と一致する必要はない。また、CS電圧の極性については、CS電圧のセンター値を基準とする。さらに、CS電圧の「極性が反転する」とは、単純にCS電圧の極性がプラス、マイナス変化することだけでなく、CS電圧のレベルがプラス極性側あるいはマイナス極性側に変化することを意味する。CS電圧のセンター値は典型的には対向電圧に一致するが、必ずしも対向電圧と一致する必要はない。

【0012】

50

TFT-1 および TFT-2 がオンにされ、 $j$  行  $i$  列の画素にソース信号電圧が正極性で書き込まれる。この後、第1副画素 SP-1 が有する補助容量に CS バスライン CS-A から供給される CS 電圧が、TFT-1 がオフにされた後の最初の変化が増大となるようする一方、第2副画素 SP-2 が有する補助容量に CS バスライン CS-B から供給される CS 電圧が、TFT-2 がオフにされた後の最初の変化が降下となるように制御する。すなわち、そのような波形を有する CS 電圧を CS バスライン CS-A および CS バスライン CS-B から供給する。第1副画素 SP-1 の液晶容量に正極性のソース信号電圧が書き込まれていているので、TFT-1 がオフにされた後に CS バスライン CS-A から供給される CS 電圧が増大すると、第1副画素 SP-1 の液晶容量の電圧は突き上げ作用を受けて増大する。従って、第1副画素 SP-1 は供給されたソース信号電圧に対応する輝度よりも高い輝度を呈する明副画素となる。一方、TFT-2 がオフにされた後に CS バスライン CS-B から供給される CS 電圧が降下すると、第2副画素 SP-2 の液晶容量の電圧は突き下げ作用を受けて降下する。従って、第2副画素 SP-2 は供給されたソース信号電圧に対応する輝度よりも低い輝度を呈する暗副画素となる。このように、供給された電圧に対応する輝度を、互いに異なる 2 つの輝度の平均（面積平均）として表示することによって、すなわち、2 つの副画素の互いに異なる電圧・輝度特性（「V-T 特性」ということもある。）を重ねあわせることによって、特性の視野角依存性を改善することができる。  
10

#### 【0013】

上記のマルチ画素構造を有する液晶表示装置では、CS 電圧として一定の周期で振動する波形部分を有する電圧（以下、単に「振動電圧」ということがある）を用いる。この場合、液晶表示装置が大型化すると、CS バスラインの負荷容量および抵抗が大きくなり、CS 電圧の周期が比較的短い場合（例えば、水平走査期間と同等かそれ以下の場合）、CS 電圧の波形鈍りが表領域内の位置によって異なり、その結果、表示輝度が表示領域内の位置に依存するという事態が発生し、輝度むらが発生するおそれがある。特許文献 3 には CS 電圧の振動周期を長くすることにより、この表示むらの発生を抑制・防止する技術が開示されている。特許文献 1 から 3 の開示内容の全てを参考のために本明細書に援用する。  
20

#### 【0014】

なお、各 CS バスラインに供給する電圧を独立に制御する場合には、回路構成は複雑になるものの、CS 電圧の波形の設定の自由度は高く、振動電圧である必要はなく、所定の実効値が得られるように設定すればよい。  
30

#### 【0015】

一方、液晶表示装置の駆動回路の消費電力を抑制する技術として、ソースライン反転駆動方法が知られている（例えば特許文献 4）。ソースライン反転駆動方法は、図 42 に示すように、マトリクス状に配列された画素の内、同じ列に属する画素、すなわち、同じソースバスラインに接続された画素に、同じ極性のソース信号電圧を書き込む方法である。行方向に隣接する画素に対する書き込み極性は表示の均一性の観点から逆極性とされる。ソースライン反転駆動法を採用すると、列方向および行方向のいずれの方向においても隣接する画素に逆極性のソース信号電圧を書き込む駆動方法、いわゆるドット反転駆動方法に比べて、ソース信号電圧の極性が反転する回数が著しく少なくなるので、消費電力が低減される。  
40

#### 【0016】

また、特許文献 5 には、走査線（ゲートバスライン、画素の行に対応）を複数のブロックに分割し、ブロック内では飛び越し走査（インターレース走査）を行い、ブロック間では順次走査を行わせ、走査信号の走査順に対応するように組み替えたデータ信号を信号線駆動回路に供給する駆動方法が開示されている（以下、「ブロック反転駆動方法」という。）。ブロック反転駆動方法を用いると、ソース信号電圧の極反転駆動の周波数を低減することによって消費電力を低減することができるとともに、チラツキ、クロストーク、垂直方向（列方向）の輝度傾斜や、飛び越し走査に起因する動画表示時の妨害（横方向の櫛状

の輪郭)等が生じないという利点が得られる。しかしながら、ブロック反転駆動を行うと、後に詳述するように、列方向(ソースバスラインに沿った方向)に隣接する画素行ごとに輝度むらが生じることがあった。

【特許文献1】特開平11-242225号公報

【特許文献2】特開2004-62146号公報

【特許文献3】特開2005-189804号公報

【特許文献4】特開平8-202317号公報

【特許文献5】特開平11-352938号公報

【発明の開示】

【発明が解決しようとする課題】

10

【0017】

本発明者が検討したところ、上述のマルチ画素技術にソースライン反転駆動法(例えば特許文献2)を適用すると、表示がざらついて見えるという問題が発生することを見出した。さらに、上述のマルチ画素技術にブロック反転技術(特許文献5)を単純に適用すると、ブロックの境界で列方向(上下方向)に隣接する画素の明副画素と暗副画素の順序が逆転し、ブロック状のむらとなって見えるという問題があることを見出した。

【0018】

本発明は、上記課題に鑑みてなされたものであり、その目的は、マルチ画素技術にソースライン反転駆動法およびまたはブロック反転駆動法を適用する場合の表示品位の低下を抑制し得る液晶表示装置を提供することにある。また、本発明の他の目的は、ブロック反転駆動を適用した場合の列方向(ソースバスラインに沿った方向)に隣接する画素行ごとに生じる輝度むらの発生を抑制し得る液晶表示装置を提供することにある。

20

【課題を解決するための手段】

【0019】

本発明の第1の液晶表示装置は、行および列を有するマトリクス状に配列された複数の画素であって、それぞれが少なくともある階調において互いに異なる輝度を呈し得る第1副画素および第2副画素を有する、複数の画素と、それぞれがある列の画素に関連付けられた複数のソースバスラインと、それぞれがある行の画素に関連付けられた複数のゲートバスラインと、それぞれが前記複数の画素のそれぞれが有する第1副画素および第2副画素の一方に関連付けられた複数のTFTと、それぞれがある行の画素が有する前記第1副画素および第2副画素の一方に関連付けられた複数のCSバスラインとを有し、前記第1副画素が有する前記補助容量に接続されたCSバスラインと、前記第2副画素が有する補助容量に接続されたCSバスラインとが互いに電気的に独立であって、前記複数のゲートバスラインのそれぞれに供給されるゲート信号電圧によって、前記複数の画素が走査される液晶表示装置であって、前記複数のCSバスラインのそれぞれに供給されるCS電圧は、1垂直走査期間内に、少なくとも1回極性が変化する波形を有し、垂直走査期間は複数のサブ垂直走査期間を有し、前記複数のサブ垂直走査期間は、連続する複数の奇数行または偶数行の画素を順次走査する第1サブ垂直走査期間と、前記第1サブ垂直走査期間に連続し、前記第1サブ垂直走査期間において飛び越された複数の偶数行または奇数行の画素を順次走査する第2サブ垂直走査期間とを含み、前記複数のソースバスラインのそれぞれに供給されるソース信号電圧の極性は、一定のシーケンスに従って変化しており、前記シーケンスは、前記ソース信号電圧の極性が互いに異なる連続する2つの垂直走査期間、または、前記ソース信号電圧の極性が互いに異なる連続する2つのサブ垂直走査期間を含み、前記CS電圧は、前記第1サブ垂直走査期間に選択される第jゲートバスラインに接続された画素が有する2つの副画素の内で当該CS電圧が供給されるCSバスラインと関連付けられている副画素の実効電圧を上昇させるまたは降下させる作用と、前記第2サブ垂直走査期間に選択される第j+1ゲートバスラインに接続された画素が有する2つの副画素の内で当該CS電圧が供給されるCSバスラインと関連付けられている副画素の実効電圧を上昇させるまたは降下させる作用とが互いに逆になる波形を有している。

30

40

50

## 【0020】

ある実施形態において、前記ソース信号電圧の前記シークエンスは、前記ソース信号電圧の極性が互いに異なる連続する2つの垂直走査期間を含み、同じ垂直走査期間に属する前記第1サブ垂直走査期間および前記第2サブ垂直走査期間における前記ソース信号電圧の極性は同じであり、前記CS電圧は、前記第1サブ垂直走査期間において前記第jゲートバスラインに供給されるゲート信号電圧がハイからローに変化した時点から、前記第2サブ垂直走査期間において前記第j+1ゲートバスラインに供給されるゲート信号電圧がハイからローに変化する時点までの間に、極性が奇数回変化する。

## 【0021】

ある実施形態において、前記ソース信号電圧の前記シークエンスは、前記ソース信号電圧の極性が互いに異なる連続する2つのサブ垂直走査期間を含み、同じ垂直走査期間に属する前記第1サブ垂直走査期間と前記第2サブ垂直走査期間における前記ソース信号電圧の極性が互いに異なり、前記CS電圧は、前記第1サブ垂直走査期間において前記第jゲートバスラインに供給されるゲート信号電圧がハイからローに変化した時点から、前記第2サブ垂直走査期間において前記第j+1ゲートバスラインに供給されるゲート信号電圧がハイからローに変化する時間までの間に、極性が偶数回変化する。ここで、極性の変化はゼロ回（偶数は0を含む）であってもよい。

10

## 【0022】

ある実施形態において、前記CS電圧が、前記第1サブ垂直走査期間において前記第jゲートバスラインに供給されるゲート信号電圧がハイからローに変化した時点から、前記第2サブ垂直走査期間において前記第j+1ゲートバスラインに供給されるゲート信号電圧がハイからローに変化する時間までの間に、極性が2回以上の偶数回変化し、前記j+1行の画素に所定の電圧が印加された後、前記CS電圧のレベルは当該CS電圧のセンターレベルと等しい。

20

## 【0023】

ある実施形態において、前記第1サブ垂直走査期間において全ての奇数行または偶数行の画素を走査し、前記第2サブ垂直走査期間において走査されなかった全ての偶数行または奇数行の画素を走査する。

## 【0024】

ある実施形態において、前記複数のCSバスラインは、互いに異なる画素に属し且つ列方向に隣接する2つの副画素に共通に関連付けられたCSバスラインを含む。

30

## 【0025】

ある実施形態において、前記CS電圧は、一水平走査期間の正の整数倍の周期で振動する波形部分を含み、前記サブ垂直走査期間は $N \times v$  ( $= H / 2$ ) 本の連続した奇数行または偶数行の画素を走査する期間であって、前記CS電圧の前記周期が一水平走査期間をHとしたときに $M \times H$  (ここでMは正の整数) であらわされるとき、 $N \times v$  は $(M / 2)$  の正の整数倍である。

## 【0026】

ある実施形態において、前記垂直走査期間は、前記第1サブ垂直走査期間および前記第2サブ垂直走査期間と、前記第2サブ垂直走査期間に連続する第3サブ垂直走査期間および前記第3サブ垂直走査期間に連続する第4サブ垂直走査期間を含み、前記第3サブ走査期間は前記第2サブ垂直走査期間において走査された最後の偶数行または奇数行に連続する偶数行または奇数行から始まる連続する $N \times v$  本の偶数行または奇数行の画素を順次走査するサブ垂直走査期間であって、前記第4サブ垂直走査期間は前記第3サブ垂直走査期間において飛び越された複数の奇数行または偶数行の画素を順次走査するサブ垂直走査期間であって、前記シークエンスは、前記ソース信号電圧の極性が、前記第1サブ垂直走査期間と前記第2サブ垂直走査期間との間は異なり、前記第2サブ垂直走査期間と前記第3サブ垂直走査期間との間は同じであり、前記第3サブ垂直走査期間と前記第4サブ垂直走査期間との間は異なるシークエンスを含む。

40

## 【0027】

50

ある実施形態において、前記複数のCSバスラインは、互いに異なる画素に属し列方向に隣接する2つの副画素に共通に関連付けられたCSバスラインを含み、前記CS電圧の前記周期が一水平走査期間をHとしたときに $M \times H$ （ここでMは正の整数）であらわされるとき、 $N_{sv}$ はMの正の整数倍である。

【0028】

ある実施形態において、一水平走査期間をHとしたとき、 $N_{sv} \times H$ が1.2m秒以下である。

【0029】

ある実施形態において、1垂直走査期間に含まれる水平走査期間の数を $N_{vt} - total$ とすると、 $(N_{sv} / N_{vt} - total) \times 1$ 垂直走査期間が1.2m秒以下である。 10

【0030】

ある実施形態において、有効表示期間に含まれる水平走査期間の数を $N_{vt} - Disp$ とすると、 $N_{vt} - Disp$ が $N_{sv} \times 2$ の整数倍であらわされる。

【0031】

ある実施形態において、任意の垂直走査期間において、互いに隣接する列の画素に関連付けられたソースバスラインに供給されるソース信号電圧の極性は互いに逆である。

【0032】

ある実施形態において、前記1垂直走査期間は1/120秒以下である。

【0033】

本発明のテレビジョン受像機は、上記のいずれかの液晶表示装置と、テレビジョン放送を受信し、前記液晶表示装置に映像信号を出力するチューナとを有する。 20

【0034】

本発明の第2の液晶表示装置は、行および列を有するマトリクス状に配列された複数の画素であって、それぞれがある列の画素に関連付けられた複数のソースバスラインと、それぞれがある行の画素に関連付けられた複数のゲートバスラインと、前記複数のゲートバスラインのそれぞれに供給されるゲート信号電圧によって、前記複数の画素が走査される液晶表示装置であって、垂直走査期間は複数のサブ垂直走査期間を有し、前記複数のサブ垂直走査期間は、連続する複数の奇数行または偶数行の画素を順次走査する第1サブ垂直走査期間と、前記第1サブ垂直走査期間に連続し、前記第1サブ垂直走査期間において飛び越された複数の偶数行または奇数行の画素を順次走査する第2サブ垂直走査期間とを含み、前記複数のソースバスラインのそれぞれに供給されるソース信号電圧の極性は、一定のシークエンスに従って変化しており、前記シークエンスは、前記ソース信号電圧の極性が互いに異なる連続する2つのサブ垂直走査期間を含み、前記複数の画素は、第1副画素および第2副画素を有し、複数の画素のそれぞれが有する第1副画素および第2副画素の一方に関連付けられた複数のTFTと、を有し、前記ソースバスラインに沿って隣接する2つの画素は、前記第1副画素および第2副画素の内的一方の副画素が前記ソースバスラインに沿って隣接するように配置されている。 30

【0035】

ある実施形態において、前記第1副画素および第2副画素は前記ソースバスラインに沿って配列されており、前記ソースバスラインに沿った方向において、前記第1副画素が隣接する画素に、前記第2副画素は隣接しない。 40

【0036】

ある実施形態において、前記第1副画素および第2副画素は、前記第1副画素および第2副画素が含まれる画素に関連付けられた前記ゲートバスラインを間に介して配列されている。

【0037】

ある実施形態において、前記ソースバスラインに沿った方向において、前記第2副画素は第1副画素に挟まれて配置されており、前記ソースバスラインに沿って隣接する2つの画素は、前記第1副画素が前記ソースバスラインに沿って隣接するように配置されている。

## 【0038】

ある実施形態において、複数の補助配線を有し、前記複数の補助配線のそれぞれは、前記ソースバスラインに沿って隣接する2つの画素の間に配置され、所定の電位に制御される。

## 【0039】

ある実施形態において、前記複数の補助配線は、それぞれがある行の画素が有する前記第1副画素および第2副画素の一方に関連付けられた複数のCSバスラインである。

## 【0040】

ある実施形態において、前記複数のCSバスラインは、互いに異なる画素に属し且つ列方向に隣接する2つの副画素に共通に関連付けられたCSバスラインを含む。

10

## 【0041】

ある実施形態において、前記複数の画素が構成するある行をn行とし、任意の列のn行に属する画素が有する第1副画素の補助容量対向電極が接続された補助容量配線CSBL<sub>—(n)A</sub>、第2副画素の補助容量対向電極が接続された補助容量配線をCSBL<sub>—(n)B</sub>で表すとき、前記L本の電気的に独立な補助容量幹線に接続されるCSバスラインが、

CSBL<sub>—(p + 2 × (1 - 1))B</sub>, (p + 2 × (1 - 1) + 1)A,

CSBL<sub>—(p + 2 × (2 - 1))B</sub>, (p + 2 × (2 - 1) + 1)A,

CSBL<sub>—(p + 2 × (3 - 1))B</sub>, (p + 2 × (3 - 1) + 1)A,

⋮

⋮

⋮

CSBL<sub>—(p + 2 × (K - 1))B</sub>, (p + 2 × (K - 1) + 1)A

と、

CSBL<sub>—(p + 2 × (1 - 1) + K × L + 1)B</sub>, (p + 2 × (1 - 1) + K × L + 2)A,

CSBL<sub>—(p + 2 × (2 - 1) + K × L + 1)B</sub>, (p + 2 × (2 - 1) + K × L + 2)A,

CSBL<sub>—(p + 2 × (3 - 1) + K × L + 1)B</sub>, (p + 2 × (3 - 1) + K × L + 2)A,

⋮

⋮

CSBL<sub>—(p + 2 × (K - 1) + K × L + 1)B</sub>, (p + 2 × (K - 1) + K × L + 2)A

或いは

CSBL<sub>—(p + 2 × (1 - 1) + 1)B</sub>, (p + 2 × (1 - 1) + 2)A

、

CSBL<sub>—(p + 2 × (2 - 1) + 1)B</sub>, (p + 2 × (2 - 1) + 2)A

、

CSBL<sub>—(p + 2 × (3 - 1) + 1)B</sub>, (p + 2 × (3 - 1) + 2)A

、

⋮

⋮

⋮

CSBL<sub>—(p + 2 × (K - 1) + 1)B</sub>, (p + 2 × (K - 1) + 2)A

と

CSBL<sub>—(p + 2 × (1 - 1) + K × L)B</sub>, (p + 2 × (1 - 1) + K × L + 1)A,

CSBL<sub>—(p + 2 × (2 - 1) + K × L)B</sub>, (p + 2 × (2 - 1) + K × L + 1)A,

20

30

40

50

$L + 1$  ) A,  
 $C S B L = ( p + 2 \times (3 - 1) + K \times L ) B, ( p + 2 \times (3 - 1) + K \times$   
 $L + 1 ) A,$   
 .  
 .  
 .  
 $C S B L = ( p + 2 \times (K - 1) + K \times L ) B, ( p + 2 \times (K - 1) + K \times$   
 $L + 1 ) A$

但し、 $p = 1, 3, 5, \dots$  もしくは  $p = 0, 2, 4, \dots$  の関係を満足する。

#### 【0042】

10

本発明の第2の液晶表示装置は、本発明の第1の液晶表示装置における副画素間の輝度を異ならせるという構成を必要としないこと以外は同じ構成を有し得る。

#### 【0043】

本発明のゲートドライバは、奇数段用の第1シフトレジスタと偶数段用の第2シフトレジスタであって、それぞれに独立にクロック信号およびスタートパルスが入力されるとともに、共通の制御信号が入力される、第1および第2シフトレジスタと、前記第1および第2シフトレジスタの一方のシフトレジスタの出力と、制御信号の論理反転信号とが入力される第1ANDゲートと、他方のシフトレジスタの出力と、予め論理反転された前記制御信号の論理反転信号とが入力される第2ANDゲートとを有し、前記第1および第2ANDゲートの出力が、それぞれ対応するゲートバスラインに出力すべき信号に対応することを特徴とする。

20

#### 【0044】

ある実施形態において、前記第1および第2シフトレジスタから偶数段の出力を行うか奇数段の出力を行うかを前記制御信号で制御する。

#### 【発明の効果】

#### 【0045】

本発明によると、マルチ画素技術にソースライン反転駆動法およびまたはブロック反転駆動法を適用する場合の表示品位の低下を抑制し得る液晶表示装置が提供される。

#### 【図面の簡単な説明】

#### 【0046】

30

【図1】本発明による実施形態の液晶表示装置100の構成を示す模式図である。

【図2】液晶表示装置100の1つの画素の等価回路を示す図である。

【図3】液晶表示装置100の画素とCSバスラインとの接続関係、ソース信号電圧の書き込み極性(図中の+ -)ならび明暗2つの副画素(図中のハッチングが暗副画素)の配置(ソースライン反転駆動した場合)を模式的に示す図である。

【図4】液晶表示装置100をソースライン反転駆動した場合のNフレームおよびN+1フレームにおけるソース信号電圧の書き込み極性の配置を示す図である。

【図5A】液晶表示装置100をソースライン反転駆動した場合のNフレームおよびN+1フレームにおけるソース信号電圧の書き込み極性の配置を示す図である。

【図5B】液晶表示装置100をソースライン反転駆動する場合の各信号波形を示す図である。

40

【図6】液晶表示装置100の画素とCSバスラインとの接続関係、ソース信号電圧の書き込み極性(図中の+ -)ならび明暗2つの副画素(図中のハッチングが暗副画素)の配置(ソースライン反転駆動した場合)の他の例を模式的に示す図である。

【図7】液晶表示装置100をソースライン反転駆動した場合のNフレームおよびN+1フレームにおけるソース信号電圧の書き込み極性の配置の他の例を示す図である。

【図8A】液晶表示装置100をソースライン反転駆動した場合のNフレームおよびN+1フレームにおけるソース信号電圧の書き込み極性の配置の他の例を示す図である。

【図8B】液晶表示装置100をソースライン反転駆動する場合の各信号波形の他の例を示す図である。

50

【図 9】ソースライン反転駆動の問題点を説明するための模式図である。

【図 10】(a) および (b) は、ソースライン反転駆動におけるコーミングの問題を説明するための模式図である。

【図 11】コーミングが発生する原因を説明するための図である。

【図 12】本発明による実施形態の駆動方法を説明するための模式図である。

【図 13 A】本発明による実施形態の駆動方法に用いられる各種信号の波形とタイミングを示す図である。

【図 13 B】本発明による実施形態の他の駆動方法に用いられる各種信号の波形とタイミングを示す図である。

【図 13 C】本発明による実施形態のさらに他の駆動方法に用いられる各種信号の波形とタイミングを示す図である。 10

【図 14 A】本発明による実施形態のさらに他の駆動方法に用いられる各種信号の波形とタイミングを示す図である。

【図 14 B】図 14 A に示す信号を用いて駆動した液晶表示装置におけるソース信号電圧の書き込み極性 (図中の + - ) ならび明暗 2 つの副画素 (図中のハッチングが暗副画素) の配置 (ソースライン反転駆動した場合) を模式的に示す図である。

【図 15】(A) および (B) は、本発明の液晶表示装置 100 が有するゲートドライバ 130 の構成例を示す模式図である。

【図 16】(a) ~ (g) は図 15 に示したゲートドライバ 130 の動作を説明するための各種信号の波形を示す図である。 20

【図 17】(a) ~ (h) は図 15 に示したゲートドライバ 130 の動作を説明するための各種信号の波形の他の例を示す図である。

【図 18】(a) ~ (h) は図 15 に示したゲートドライバ 130 の動作を説明するための各種信号の波形の更に他の例を示す図である。

【図 19】(a) ~ (h) は図 15 に示したゲートドライバ 130 の動作を説明するための各種信号の波形の更に他の例を示す図である。

【図 20】本発明の液晶表示装置 100 が有するゲートドライバ 130 の他の構成例を示す模式図である。

【図 21】図 20 に示したゲートドライバが有する各ゲートドライバ用 I C チップの構成を示す模式図である。 30

【図 22】図 20 に示したゲートドライバの各種信号の波形およびタイミングを示す図である。

【図 23】本発明による実施形態の液晶表示装置 100 が有する並べ替え回路の構成例を示す概略ブロック図である。

【図 24 A】データの並べ替えの方法を説明するための模式図である。

【図 24 B】図 24 A の点線で囲った部分 y の拡大図である。

【図 25】(a) はテレビジョン受像機の表示装置 800 の構成を示すブロック図であり、(b) はチューナと表示装置との接続関係を示す図である。

【図 26】本発明による実施形態のさらに他の駆動方法に用いられる各種信号の波形とタイミングを示す図である。 40

【図 27】本発明による実施形態のさらに他の駆動方法に用いられる各種信号の波形とタイミングを示す図である。

【図 28】画素分割構造を有しない従来の液晶表示装置をブロック反転駆動した場合の画素へのソース信号電圧の書き込み極性と、列方向に隣接する画素間のカップリングによる電圧変化を示す図である。

【図 29】従来の画素分割構造を有しない液晶表示装置をブロック反転駆動によって全面に中間調を表示したときのあるフレームの表示状態を模式的に示す図である。

【図 30】画素分割構造を有する液晶表示装置にブロック反転駆動を行った場合の画素へのソース信号電圧の書き込み極性と、列方向に隣接する画素間のカップリングによる電圧変化とを示す図である。 50

【図31】本発明による実施形態の液晶表示装置が有する画素分割構造の1例を示す平面図である。

【図32】本発明による実施形態の液晶表示装置が有する画素分割構造の他の例を示す平面図である。

【図33】本発明による実施形態の液晶表示装置が有するCS幹線の接続形態の1例を示す模式図である。

【図34】図33に示すCS幹線の接続形態を有する液晶表示装置をドット反転駆動する場合のCS電圧の位相とTFTがオフされるタイミングとの関係を模式的に示す図である。

【図35】図33に示すCS幹線の接続形態を有する液晶表示装置をロック反転駆動する場合のCS電圧の位相とTFTがオフされるタイミングとの関係を模式的に示す図である。

10

【図36】本発明による実施形態の液晶表示装置が有するCS幹線の接続形態の他の例を示す模式図である。

【図37】図33に示すCS幹線の接続形態を有する液晶表示装置をドット反転駆動する場合のCS電圧の位相とTFTがオフされるタイミングとの関係を模式的に示す図である。

【図38】図36に示すCS幹線の接続形態を有する液晶表示装置をドット反転駆動する場合のCS電圧の位相とTFTがオフされるタイミングとの関係を模式的に示す図である。

20

【図39】図36に示すCS幹線の接続形態を有する液晶表示装置をドット反転駆動することによって全面に中間調を表示したときのあるフレームの表示状態を模式的に示す図である。

【図40】(a)～(d)は、図39の表示が得られる理由を説明するための図であり、TFTがオフされてからCS電圧の電圧レベルが最初に変化するまでの時間が異なる場合のゲートオンパルスとCS電圧の振動波形との関係を模式的に示す図である。

【図41】従来のマルチ画素構造を有するMVAモードの液晶表示装置の構造を模式的に示す図であり、列方向に隣接する2つの構造を模式的に示す図である。

【図42】ソースライン反転駆動を説明するための模式図であり、ソース信号電圧の書き込み極性(図中の+ -)の配置を示す図である。

30

【図43】特許文献2に記載の液晶表示装置の画素とCSバスラインとの接続関係、ソース信号電圧の書き込み極性(図中の+ -)ならび明暗2つの副画素(図中のハッチングが暗副画素)の配置(ドット反転駆動した場合)を模式的に示す図である。

【図44】図43に示した液晶表示装置における各信号電圧の波形を示す図である。

【図45A】図43に示した液晶表示装置をドット反転駆動した場合のNフレームおよびN+1フレームにおけるソース信号電圧の書き込み極性の配置を示す図である。

【図45B】図43に示した液晶表示装置をドット反転駆動する場合の各信号波形を示す図である。

【図46】特許文献2に記載の液晶表示装置の画素とCSバスラインとの接続関係、ソース信号電圧の書き込み極性(図中の+ -)ならび明暗2つの副画素(図中のハッチングが暗副画素)の配置(ソースライン反転駆動した場合)を模式的に示す図である。

40

【図47】図46に示した液晶表示装置をソースライン反転駆動した場合のNフレームおよびN+1フレームにおけるソース信号電圧の書き込み極性の配置を示す図である。

【図48A】図46に示した液晶表示装置をソースライン反転駆動した場合のNフレームおよびN+1フレームにおけるソース信号電圧の書き込み極性の配置を示す図である。

【図48B】図46に示した液晶表示装置をソースライン反転駆動する場合の各信号波形を示す図である。

【符号の説明】

【0047】

100 液晶表示装置

50

110 液晶パネル  
 120 ソースドライバ  
 130 ゲートドライバ  
 140 C S コントロール回路  
 150 表示制御回路

【発明を実施するための最良の形態】

【0048】

以下、図面を参照して、本発明による実施形態の液晶表示装置の構成およびその駆動方法を説明する。なお、本発明は以下の実施形態に限定されるものではない。

【0049】

[ソースライン反転]

まず、本発明者が見出した、マルチ画素技術にソースライン反転駆動方法を適用する場合に発生する問題点を、図43～図45Bおよび図46～図48Bを参照して詳細に説明する。

【0050】

最初に、図43～図45Bを参照して特許文献2に記載されているマルチ画素構造を有する液晶表示装置をドット反転駆動する場合を説明する。

【0051】

図43は特許文献2に開示されている液晶表示装置の画素とC Sバスラインとの接続関係を模式的に示すとともに、ソース信号電圧の書き込み極性(図中の+ -)ならび明暗2つの副画素(図中のハッチングが暗副画素)の配置を模式的に示す図である。図44は当該液晶表示装置における各信号電圧の波形を示しており、上から順に、C SバスラインC S - Bから供給されるC S電圧、i番目のソースバスラインS iに供給されるソース信号電圧、j番目のゲートバスラインG jに供給されるゲート信号電圧、i番目のソースバスラインS iとj番目のゲートバスラインG jとに接続された画素が有する2つの副画素の内のC SバスラインC S - Bに接続された補助容量を有する副画素P - B(i, j)に印加される電圧、j番目のゲートバスラインG jに供給されるゲート信号電圧、i番目のソースバスラインS iとj+1番目のゲートバスラインG j+1とに接続された画素が有する2つの副画素の内のC SバスラインC S - Bに接続された補助容量を有する副画素P - B(i, j+1)に印加される電圧を示している。また、図中のV comは対向電圧を示している。図45Aは、連続する2つのフレーム(NフレームおよびN+1フレーム)における各画素のソース信号電圧の書き込み極性を示している。図45Bは、連続する2つのフレームにおいて画素がどのように走査されるかを示すための図であり、i列目のソースバスラインS iに供給されるソース信号電圧と、1行目からn行目までのゲートバスラインG 1～G nに供給されるゲート信号電圧の波形を模式的に示している。

【0052】

ここで、液晶表示装置の駆動に関する各期間について定義する。本明細書においては、ノンインターレース駆動用の入力映像信号の場合の1フレーム期間およびインターレース駆動用の入力映像信号の1フィールド期間を「入力映像信号の垂直走査期間(V - T ot a l)」と呼ぶ。一方、液晶表示装置において、表示信号電圧(ソース信号電圧)を書き込むためにある走査線(すなわちゲートバスライン)が選択され、次の表示信号電圧を書き込むためにその走査線が選択されるまでの期間を「垂直走査期間(V - T ot a l)」と定義することにする。通常、液晶表示装置における1垂直走査期間は、入力映像信号の1垂直走査期間に対応する。以下では、簡単のために、1垂直走査期間=1フレーム期間とし、液晶表示パネルの1垂直走査期間が入力映像信号の1垂直走査期間に対応する場合について説明する。但し、本発明はこれに限られず、例えば、入力映像信号の1垂直走査期間(例えば1/60sec)に対して、液晶表示パネルの2垂直走査期間(2×1/120sec)を割り当てる、いわゆる2倍速駆動(垂直走査周波数が120Hz)などにも適用できる。本明細書において、「×」は乗算を表す。

【0053】

10

20

30

40

50

なお、時間間隔の長さとしては上記のような関係が成立し、時間間隔としての1垂直走査期間はどの走査線についても等価であるが、1本目の走査線についての垂直走査期間は1枚の画像を表示させるための期間としての意味も持つ。すなわち、垂直走査期間の起点が意味を持つ。そこで、入力映像信号の1枚の画像に対応する期間を「フレーム」と呼び、フレーム期間および垂直走査期間と区別することにする。また、ある走査線を選択する時刻と、その次の走査線を選択する時刻との差（期間）を1水平走査期間（1H）という。

#### 【0054】

なお、表示装置に入力される映像信号の垂直走査期間（V-Total）は、映像を表示する有効表示期間（V-Disp）と、映像を表示しない垂直帰線期間（V-Bank）とからなっている。例えば、表示エリアの画素の行数が1080行である場合（フルハイビジョン対応）、有効表示期間は $1080 \times H$ （水平走査期間）、垂直帰線期間は $45 \times H$ で、垂直走査期間（V-Total）が $1125 \times H$ とされる。ただし、映像を表示する有効表示期間V-Dispは液晶パネルの表示エリア（有効な画素の行数）により決定されるが、垂直帰線期間は信号処理のための期間であるため、必ずしも一定ではない。

10

#### 【0055】

ここで、垂直走査期間V-Totalに含まれる水平走査期間の数をNv-totalで表し、有効表示期間V-Dispに含まれる水平走査期間の数をNv-Dispで表し、垂直帰線期間V-Bankに含まれる水平走査期間の数をNv-Bankで表すこととする。上記の例については、 $Nv-total = 1125$ 、 $V-Disp = 1080$ 、 $V-Bank = 45$ ということになる。なお、Nv-totalは走査線数と呼ばれることがあります、V-Dispは有効走査線数と呼ばれることがある。

20

#### 【0056】

図43に示すように、1つの画素、例えば、ソースバスラインSiに関連付けられ、且つ、ゲートバスラインGjに関連付けられている画素は、CSバスラインCS-Aに関連付けられている副画素（これを「P-A(i, j)」と表記することがある）とCSバスラインCS-Bに関連付けられている副画素（これを「P-B(i, j)」と表記することがある）とを有している。次に、ゲートバスラインGj+1に関連付けられている画素は、CSバスラインCS-Bに関連付けられている副画素（これを「P-B(i, j+1)」と表記することがある）とCSバスラインCS-Cに関連付けられている副画素（これを「P-C(i, j+1)」と表記することがある）とを有している。すなわち、図42に示した構成においては、CSバスラインCS-Bは、互いに異なる画素に属し且つ列方向に隣接する2つの副画素に共通に関連付けられている。このように、各CSバスラインは、列方向に隣接する画素の間に配置されており、互いに異なる画素に属し且つ列方向に隣接する2つの副画素に共通に関連付けられている。

30

#### 【0057】

図44に示す波形を有する信号電圧を印加すると、図43に示したような書き込み極性（+または-）および明暗副画素の分布（ハッティングが暗副画素）が得られる。ここでは、ドット反転駆動で、且つ、明副画素が市松模様に配置される例を示している。

40

#### 【0058】

ゲートバスラインGjのゲート信号電圧がハイの時のソースバスラインSiに供給されるソース信号電圧は正極性なので、P-B(i, j)の電圧は正極性で書き込まれる。ゲートバスラインGjのゲート信号電圧がローになってからのCSバスラインCS-Bの振動電圧の最初の変化は降下なので、P-B(i, j)の電圧は突き下げ作用を受けて降下する。一方、ゲートバスラインGj+1のゲート信号電圧がハイの時のソースバスラインSiの信号電圧は負極性なので、P-B(i, j+1)の電圧は負極性で書き込まれる。ゲートバスラインGj+1のゲート信号電圧がローになってからのCSバスラインCS-Bの振動電圧の最初の変化は降下なので、P-B(i, j+1)の電圧は突き下げ作用を受けて降下する。このときP-B(i, j+1)の電圧は負なので、電圧の絶対値は増大

50

することになる。従って、 $P - B(i, j)$ 副画素は暗副画素となり、 $P - B(i, j + 1)$ は明副画素となる。

#### 【0059】

ドット反転駆動法によると、図45Aに示すように、NフレームでもN+1フレームにおいても、列方向および行方向のいずれの方向においても隣接する画素に逆極性のソース信号電圧が書き込まれる。NフレームとN+1フレームとでは全ての画素の書き込み極性が逆転しており、いわゆるフレーム反転も行われている。

#### 【0060】

このようなドット反転駆動では、図45Bに示すように、NフレームにおいてもN+1フレームにおいても、ゲートバスラインG1～Gnが表示領域の一端（ここでは上端）から順次選択され、行ごとに画素が順次選択される。ソース信号電圧Siは1水平走査期間（1Hと表記する。）ごとに極性が切り替わる波形を有しており（ここでは振幅は一定）、NフレームとN+1フレームとで位相が1Hずれている。また、ここでは図示していないが、ソースバスラインSiに行方向に隣接するソースバスラインSi+1に供給されるソース信号電圧はソースバスラインSiに供給されるソース信号電圧と位相が1H異なっている。

10

#### 【0061】

次に、図46～図48Bを参照して、特許文献2に記載されているマルチ画素構造を有する液晶表示装置をソースライン反転駆動する場合を説明する。

20

#### 【0062】

図46に示す画素とCSバスラインとの接続関係は、図43と同じである。図46は1つの列に属する画素は全て同じ極性で書き込まれている点において図43と異なる。すなわち、図47に示すソースバスラインSiに供給されるソース信号電圧の極性は1つのフレームでは一定（図では正極性）である。図48Aと図45Aとを比較すればよくわかるように、ソースライン反転では、同じソースバスラインに関連付けられている各列の画素は同極性で書き込まれ、隣接する列とは極性が逆になる。さらに、NフレームとN+1フレームとでは全ての画素の書き込み極性が逆転しており、いわゆるフレーム反転も行われている。なお、画素の走査方法は、図48Bに示すように、NフレームにおいてもN+1フレームにおいても、ゲートバスラインG1～Gnが表示領域の一端（ここでは上端）から順次選択され、行ごとに画素が順次選択される。

30

#### 【0063】

図46を参照して、明暗副画素の配置について見ると、共通のCSバスラインCS-Bに関連付けられている、互いに異なる画素に属し且つ列方向に隣接する2つの副画素P-B(i, j)およびP-B(i, j+1)がいずれも暗副画素となっている。これは、図47に示すように、P-B(i, j)およびP-B(i, j+1)はいずれも正極性で書き込まれ、その後、共通のCSバスラインCS-Bに供給されるCS電圧による突き下げ効果を受けるので、いずれの副画素も暗副画素となるのである。

30

#### 【0064】

このように、互いに異なる画素に属し且つ列方向に隣接する2つの副画素が共通のCSバスラインに関連付けられている液晶表示装置にソースライン反転駆動法を適用すると、図46に示すように、列方向に隣接する画素に含まれる明副画素が隣接して配置される結果となり、明副画素の分布に偏りが生じる。人間は明るい部分を中心に画素や境界を識別する傾向がある。このため、図46に示したような明副画素の分布に偏りが生じ、画像を見ると、表示がざらついて見えるのである。

40

#### 【0065】

##### [ソースライン反転駆動の実施形態]

図1に本発明による実施形態の液晶表示装置100の構成を模式的に示す。また、図2に液晶表示装置100の1つの画素の等価回路を示す。

#### 【0066】

液晶表示装置100は、液晶パネル110と、ソースバスラインS1…(Siと表

50

記することもある)にソース信号電圧を供給するソースドライバ120(データ信号線駆動回路)と、ゲートバスラインG1・・・にゲート信号電圧を供給するゲートドライバ130(走査信号線駆動回路)と、CSバスラインCS1・・・にCS電圧を供給するCSコントロール回路140と、ソースドライバ120およびゲートドライバ130並びにCSコントロール回路140を制御する表示制御回路150とを備えている。

#### 【0067】

液晶パネル110は上述した図41に示した液晶表示装置900の液晶表示パネルと同じであってよく、その1画素の等価回路を図2に示す。

#### 【0068】

液晶パネル110の各画素は2つの副画素を有している。図41中の第1副画素SP-1が図2に示す液晶容量C1c1および補助容量CS1を有しており、図41中の第2副画素SP-2が図2に示す液晶容量C1c2および補助容量CS2を有している。液晶容量C1c1は、第1副画素電極17a、対向電極(Vcom)、および両者間の液晶層によって形成されており、液晶容量C1c2は、第2副画素電極17b、対向電極(Vcom)、および両者間の液晶層によって形成されている。対向電極は2つの副画素に共通に設けられており、一般に、表示領域内の全ての画素に共通に設けられる。ただし、大型の液晶表示パネルにおいては複数の領域に分割されることもある。

10

#### 【0069】

図2に示す画素は、ソースバスライン14およびゲートバスライン12に関連付けられており、副画素のそれぞれにTFT16aまたはTFT16bが関連付けられている。すなわち、TFT16aのドレイン電極はそれが関連付けられている副画素の副画素電極11aに接続されており、TFT16bはそれが関連付けられている副画素の副画素電極11bに接続されている一方、TFT16aおよび16bのゲート電極は共通のゲートバスライン12に接続されており、ソース電極は共通のソースバスライン14に接続されている。また、それぞれの副画素は互いに電気的に独立なCSバスライン13aと13bとに関連付けられている。

20

#### 【0070】

表示制御回路150は、外部の信号源(例えばチューナ)から、表示すべき画像を表すデジタルビデオ信号DVと、当該デジタルビデオ信号DVに対応する水平同期信号HSYおよび垂直同期信号VSYと、表示動作を制御するための制御信号Dcとを受け取り、それらの信号DV、HSY、VSYおよびDcに基づき、そのデジタルビデオ信号DVの表す画像を液晶パネル110に表示させるための信号として、データスタートパルス信号SSPと、データクロック信号SCKと、ラッチストローブ信号LSとデータ信号の極性を制御する信号POL、表示すべき画像を表すデジタル画像信号DAと、ゲートスタートパルス信号GSPと、ゲートクロック信号GCKと、ゲートドライバ出力制御信号GOEとを生成し出力する。

30

#### 【0071】

より詳しくは、ビデオ信号DVを内部メモリで必要に応じてタイミング調整等を行った後に、デジタル画像信号DAとして表示制御回路150から出力し、そのデジタル画像信号DAの表す画像の各画素に対応するパルスからなる信号としてデータクロック信号SCKを生成し、水平同期信号HSYに基づき1水平走査期間毎に所定期間だけハイレベル(Hレベル)となる信号としてデータスタートパルス信号SSPを生成し、垂直同期信号VSYに基づき1フレーム期間(1垂直走査期間)毎に所定期間だけハイレベルとなる信号としてゲートスタートパルス信号GSPを生成し、水平同期信号HSYに基づきゲートクロック信号GCKを生成し、水平同期信号HSYおよび制御信号Dcに基づきラッチストローブ信号LSおよびゲートドライバ出力制御信号GOEを生成する。

40

#### 【0072】

上記のようにして表示制御回路150において生成された信号のうち、デジタル画像信号DA、ラッチストローブ信号LS、データ信号の極性を制御する信号POL、データスタートパルス信号SSPおよびデータクロック信号SCKは、ソースドライバ120に入

50

力され、ゲートスタートパルス信号 G S P、ゲートクロック信号 G C K およびゲートドライバ出力制御信号 G O E は、ゲートドライバ 130 に入力される。

【0073】

ソースドライバ 120 は、デジタル画像信号 D A、データスタートパルス信号 S S P、データクロック信号 S C K、ラッチストローブ信号 L S およびデータ信号の極性を制御する信号 P O L に基づき、デジタル画像信号 D A の表す画像の各水平走査線における画素値に相当するアナログ電圧としてデータ信号を 1 水平走査期間毎に順次生成し、これらのデータ信号（表示信号電圧）をソースバスライン S i にそれぞれ印加する。

【0074】

また、C S コントロール回路 140 には、ゲートクロック信号 G C K およびゲートスタートパルス信号 G S P が入力される。C S 用コントロール回路 140 は、C S 電圧の波形を制御する。C S 電圧として、1 : 1 のデューティ比で振動する波形を有する振動電圧を用いる場合、振動の位や幅（または周期）を制御する。

10

【0075】

液晶表示装置 100 は、上述したようにマルチ画素駆動される。すなわち、第 1 副画素電極 11a と、第 2 副画素電極 11b とに、共通のソースバスラインからソース信号電圧（表示信号電圧）を供給しておき、その後、各 T F T 16a、16b をオフ状態にした後に第 1 C S バスライン 13a および第 2 C S バスライン 13b の電圧を相互に異なるように変化させる。これにより、第 1 液晶容量 C 1c1 と第 2 液晶容量 C 1c2 に印加される電圧が異なり、1 つの画素内に明副画素と暗副画素とを形成する。この構成では、2 つの副画素電極に 1 本のソースバスラインからソース信号電圧を供給するため、ソースバスラインの数やこれらを駆動するソースドライバの数を増加させる必要がないという利点がある。

20

【0076】

以下に、図 3～図 5 B を参照して、液晶表示装置 100 にソースライン反転駆動方法を適用する実施形態を説明する。図 3 は図 46 に、図 4 は図 47 に、図 5 A は図 48 A に、図 5 B は図 48 B にそれぞれ対応する。

【0077】

本実施形態の液晶表示装置 100 においては、マルチ画素駆動にソースライン反転駆動法を適用するとともに、ゲートバスライン飛び越し走査駆動（インターレース駆動）を行うことによって、上記の問題を解決する。本発明の実施形態によると、ソースドライバの消費電力、すなわち発熱を抑え、また、動画性能向上のため画像書き込み周波数を上げる際にも充電率の低下を抑制することができる。

30

【0078】

なお、飛び越し走査駆動の説明において、最初に奇数行を走査し（偶数行を飛び越し）、次に偶数行を走査する例を説明するが、本発明の実施形態における飛び越し走査の順序はこれに限られず、最初に偶数行を走査し（奇数行を飛び越し）、次に、奇数行を走査してもよいことは言うまでもない。また、このことは後述するブロック反転走査の実施形態についても同様である。

40

【0079】

図 3 は、液晶表示装置 100 の画素と C S バスラインとの接続関係を模式的に示すとともに、ソース信号電圧の書き込み極性（図中の + - ）ならび明暗 2 つの副画素（図中のハッチングが暗副画素）の配置を模式的に示す図であり、本実施形態によりソース反転駆動を行った状態を示している。G j～G j + 3 はゲートバスライン、C S - A～C S - E は C S バスライン、S i～S i + 3 はソースバスラインを示している。図 3 に示すように、本実施形態の液晶表示装置においては、列ごとの書き込み極性が一定でありながら、明副画素と暗副画素とが市松模様に配置されている。すなわち、図 45 を参照して説明した、明副画素の偏りが発生していない。従って、上記の表示がざらついて見えるという問題が発生しない。

【0080】

50

図4は、液晶表示装置100における各信号電圧の波形を示しており、上から順に、CSバスラインCS-Bから供給されるCS電圧V<sub>CS-B</sub>、i番目のソースバスラインS<sub>i</sub>に供給されるソース信号電圧V<sub>Si</sub>、j番目のゲートバスラインG<sub>j</sub>に供給されるゲート信号電圧V<sub>Gj</sub>、i番目のソースバスラインS<sub>i</sub>とj番目のゲートバスラインG<sub>j</sub>とに接続された画素が有する2つの副画素の内のCSバスラインCS-Bに接続された補助容量を有する副画素P-B(i,j)に印加される電圧V<sub>P-B(i,j)</sub>、j番目のゲートバスラインG<sub>j</sub>に供給されるゲート信号電圧V<sub>Gj</sub>、i番目のソースバスラインとj+1番目のゲートバスラインG<sub>j+1</sub>とに接続された画素が有する2つの副画素の内のCSバスラインCS-Bに接続された補助容量を有する副画素P-B(i,j+1)に印加される電圧V<sub>P-B(i,j+1)</sub>を示している。また、図中のV<sub>com</sub>は対向電圧を示しており、V<sub>Pix1</sub>およびV<sub>Pix2</sub>は各副画素の実効電圧を示している。  
10

#### 【0081】

図5Aは、連続する2つのフレーム(NフレームおよびN+1フレーム)における各画素のソース信号電圧の書き込み極性を示している。本実施形態の液晶表示装置100においては、ソースライン反転駆動とともに、ゲートバスライン飛び越し走査駆動(インターレース駆動)を行うので、図5Aにおいては、各フレームを2つの期間(前半2分の1フレームと後半2分の1フレーム)に分割している。2分の1フレームを「1/2フレーム」あるいは「F/2」と表記することがある。

#### 【0082】

図5Bは、連続する2つのフレームにおいて画素がどのように走査されるかを示すための図であり、i列目のソースバスラインS<sub>i</sub>に供給されるソース信号電圧と、1行目からn行目までのゲートバスラインG<sub>1</sub>～G<sub>n</sub>に供給されるゲート信号電圧の波形を模式的に示している。この図においても、各フレームが2つの期間(前半1/2フレームと後半1/2フレーム)に分割されている。本明細書においては、フレーム内に含まれる2つの期間をサブフレームと呼ぶことにする。一般には、1フレーム期間が1垂直走査期間に対応するので、サブフレームの期間に対応する期間をサブ垂直走査期間と呼ぶことにする。なお、第1サブフレームと第2サブフレームとの長さは完全に一致するとは限らない。  
20

#### 【0083】

図5Aおよび図5Bを参照して、画素の走査方法を説明する。

#### 【0084】

Nフレーム目の前半1/2フレーム(第1サブ垂直走査期間)において、例えば、奇数行のゲートバスラインG<sub>j</sub>にゲート信号電圧V<sub>Gj</sub>がV<sub>gL</sub>(ローレベル)から一定期間V<sub>gH</sub>(ハイレベル)となる画素データ書込パルスP<sub>w</sub>が、順次印加される。すなわち、1行目からn-1行目までの全ての奇数行の画素にソース信号電圧が書き込まれる。  
30

#### 【0085】

後半の1/2フレーム(第2サブ垂直走査期間)においては、前半1/2フレームにおいて飛び越された複数の偶数行の画素を順次走査する。例えば、偶数行のゲートバスラインG<sub>j+1</sub>に、V<sub>Gj</sub>がV<sub>gL</sub>から一定期間V<sub>gH</sub>となる画素データ書込パルスP<sub>w</sub>が順次印加される。すなわち、2行目からn行目までの全ての偶数行の画素にソース信号電圧が書き込まれる。  
40

#### 【0086】

ソースバスラインS<sub>i</sub>に供給されるソース信号電圧の極性は前半1/2フレームでソース信号電圧の中央値V<sub>sc</sub>(一般に、V<sub>com</sub>とほぼ等しい。)に対して正極性のソース信号電圧(V<sub>sp</sub>)を与え、次の後半の1/2フレームでも正極性のソース信号電圧を与える。そして、(N+1)フレーム目の前半1/2フレームではV<sub>sc</sub>に対して負極性のソース信号電圧(V<sub>sn</sub>)を与え、次の後半の1/2フレームでも負極性のソース信号電圧を与える。ソースバスラインS<sub>i</sub>に隣接するS<sub>i+1</sub>に供給されるソース信号電圧はソースバスラインS<sub>i+2</sub>に供給されるソース信号電圧と逆の極性となる。同様にソースバスラインS<sub>i+1</sub>に供給されるソース信号電圧はS<sub>i+1</sub>に供給されるソース信号電圧と逆の極性となる。  
50

## 【0087】

CSバスラインCS-Bに供給されるCS電圧V<sub>CS-B</sub>は、一定の周期で対向電極の電圧V<sub>com</sub>に対して極性が反転する振動波形（例えば図示したような、デューティ比が1:1の矩形波）を有している。

## 【0088】

ゲートバスラインG<sub>j</sub>のゲート信号電圧がハイの時のソースバスラインS<sub>i</sub>に供給されるソース信号電圧は正極性なので、P-B(i, j)の電圧は正極性で書き込まれる。CSバスラインCS-Bに供給されるCS電圧V<sub>CS-B</sub>は、一定の周期で対向電極の電圧V<sub>com</sub>に対して極性が反転する振動波形（例えば図示したような、デューティ比が1:1の矩形波）を有しており、ゲートバスラインG<sub>j</sub>のゲート信号電圧がローになってからのCSバスラインCS-Bの振動電圧V<sub>CS-B</sub>の最初の変化は降下（例えばこの場合、正極性から負極性への変化）なので、P-B(i, j)の電圧は突き下げ作用を受けて降下し、副画素P-B(i, j)に印加される実効電圧V<sub>pix1</sub>は、Pwにより書き込まれたソース信号電圧以下となり（絶対値が小さくなり）、副画素P-B(i, j)は暗副画素となる。

10

## 【0089】

一方、ゲートバスラインG<sub>j+1</sub>のゲート信号電圧がハイの時のソースバスラインS<sub>i</sub>の信号電圧も正極性なので、P-B(i, j+1)の電圧も正極性で書き込まれる。ゲートバスラインG<sub>j+1</sub>のゲート信号電圧がローになってからのCSバスラインCS-Bの振動電圧の最初の変化は上昇（例えばこの場合、負極性から正極性への変化）なので、P-B(i, j+1)の電圧は突き上げ作用を受けて上昇し、副画素P-B(i, j+1)に印加される実効電圧V<sub>pix2</sub>は、Pwにより書き込まれたソース信号電圧以上となり（絶対値が大きくなり）、副画素P-B(i, j+1)は明副画素となる。

20

## 【0090】

すなわち、CS電圧は、第1サブ垂直走査期間に選択されるゲートバスラインG<sub>j</sub>に接続された画素が有する2つの副画素の内で当該CS電圧が供給されるCSバスラインと関連付けられている副画素の実効電圧を上昇させるまたは降下させる作用と、第2サブ垂直走査期間に選択されるゲートバスラインG<sub>j+1</sub>に接続された画素が有する2つの副画素の内で当該CS電圧が供給されるCSバスラインと関連付けられている副画素の実効電圧を上昇させるまたは降下させる作用とが互いに逆になる波形を有している。

30

## 【0091】

ここで例示したように、ソース信号電圧の極性が互いに異なる連続する2つの垂直走査期間を含み、同じ垂直走査期間に属する第1サブ垂直走査期間および第2サブ垂直走査期間におけるソース信号電圧の極性は同じである場合には、CS電圧は、第1サブ垂直走査期間においてゲートバスラインG<sub>j</sub>に供給されるゲート信号電圧がハイからローに変化した時点から、第2サブ垂直走査期間においてゲートバスラインG<sub>j+1</sub>に供給されるゲート信号電圧がハイからローに変化する時点までの間に、極性が奇数回変化すればよい。なお、CS電圧の振動波形の鈍りを考慮して、極性反転する間隔（振動の周期の2分の1）が5H以上であることがより好ましい。またCS電圧が極性反転してから、なるべく遅いタイミングでゲートオンパルスPwを発生することが好ましく、ゲート信号電圧がオフになった後、なるべく早くCS電圧を極性反転する方が望ましい。実際には、CSバスラインの抵抗値および容量値に基づいて信号遅延をシミュレーションすることによって、対応するゲート信号電圧がオフになった時点でのCS電圧の到達度が97%以上となるように、より好ましくは99%以上となるように、極性反転する間隔を決めるのが良い。

40

## 【0092】

ここではCS電圧として、1:1のデューティ比で振動する波形を有する振動電圧を用いるがこれに限られず、極性が奇数回変化すれば良く、従って、少なくとも1回極性が変化すればよい。ただし、上述のようにCSバスラインを配置すると、WO2006/070829A1に記載されているように、電気的に互いに独立な複数のCS幹線を設け、各CS幹線に複数のCSバスラインを接続することによって、CSバスラインを介して補助

50

容量対向電極に印加する振動電圧の振動の周期を長くすることできるという利点が得られる。WO2006/070829A1の開示内容の全て参考のために本明細書に援用する。

### 【0093】

上述したように、本実施形態の液晶表示装置および駆動方法によると、ソース反転駆動方法の上述の利点を得つつ、明画素と暗画素の市松模様の分布を崩すことなく、ざらつき感といった表示品位の低下を防止することができる。

### 【0094】

次に、図6～図8Bを参照して、液晶表示装置100にソースライン反転駆動方法を適用する他の実施形態を説明する。図6は図3に、図7は図4に、図8Aは図5Aに、図8Bは図5Bにそれぞれ対応する。

10

### 【0095】

以下に説明する方法は、ソース信号電圧の極性が互いに異なる連続する2つのサブ垂直走査期間を含み、同じ垂直走査期間に属する第1サブ垂直走査期間と第2サブ垂直走査期間におけるソース信号電圧の極性が互いに異なる点において先の方法と異なる。また、CS電圧は、第1サブ垂直走査期間において第jゲートバスラインに供給されるゲート信号電圧がハイからローに変化した時点から、第2サブ垂直走査期間において第j+1ゲートバスラインに供給されるゲート信号電圧がハイからローに変化する時間までの間に、極性が偶数回変化する点において先の実施形態と異なる。

20

### 【0096】

図6は、液晶表示装置100の画素とCSバスラインとの接続関係を模式的に示すとともに、ソース信号電圧の書き込み極性(図中の+ -)ならび明暗2つの副画素(図中のハッチングが暗副画素)の配置を模式的に示す図であり、本実施形態によりソース反転駆動を行った状態を示している。図6に示すように、本実施形態の液晶表示装置においては、ソース反転駆動方法を適用しているにも拘わらず、画素の書き込み極性の分布は図43に示した従来のドット反転駆動と同じであり、且つ、明副画素と暗副画素とが市松模様に配置されている。すなわち、図46を参照して説明した明副画素の偏りが発生していない。従って、上記の表示がざらついて見えるという問題が発生しない。

20

### 【0097】

図7は、液晶表示装置100における各信号電圧の波形を示しており、上から順に、CSバスラインCS-Bから供給されるCS電圧V<sub>CS-B</sub>、i番目のソースバスラインS<sub>i</sub>に供給されるソース信号電圧V<sub>Si</sub>、j番目のゲートバスラインG<sub>j</sub>に供給されるゲート信号電圧V<sub>Gj</sub>、i番目のソースバスラインS<sub>i</sub>とj番目のゲートバスラインG<sub>j</sub>とに接続された画素が有する2つの副画素の内のCSバスラインCS-Bに接続された補助容量を有する副画素P-B(i, j)に印加される電圧V<sub>P-B(i, j)</sub>、j番目のゲートバスラインG<sub>j</sub>に供給されるゲート信号電圧V<sub>Gj</sub>、i番目のソースバスラインとj+1番目のゲートバスラインG<sub>j+1</sub>とに接続された画素が有する2つの副画素の内のCSバスラインCS-Bに接続された補助容量を有する副画素P-B(i, j+1)に印加される電圧V<sub>P-B(i, j+1)</sub>を示している。また、図中のV<sub>com</sub>は対向電圧を示しており、V<sub>Pi×1</sub>およびV<sub>Pi×2</sub>は各副画素の実効電圧を示している。

30

40

### 【0098】

図8Aは、連続する2つのフレーム(NフレームおよびN+1フレーム)における各画素のソース信号電圧の書き込み極性を示している。本実施形態の液晶表示装置100においては、ソースライン反転駆動とともに、ゲートバスライン飛び越し走査駆動(インターレース駆動)を行うので、図8Aにおいては、各フレームを2つの期間(前半1/2フレームと後半1/2フレーム)に分割している。また、同じフレームに含まれる2つの期間におけるソース信号電圧の極性を逆にしている。

### 【0099】

図8Bは、連続する2つのフレームにおいて画素がどのように走査されるかを示すための図であり、i列目のソースバスラインS<sub>i</sub>に供給されるソース信号電圧と、1行目から

50

$n$  行目までのゲートバスライン  $G_1 \sim G_n$  に供給されるゲート信号電圧の波形を模式的に示している。この図においても、各フレームが 2 つの期間（前半 1 / 2 フレームと後半 1 / 2 フレーム）に分割されている。本明細書においては、フレーム内に含まれる 2 つの期間をサブフレームと呼ぶことにする。一般には、1 フレーム期間が 1 垂直走査期間に対応するので、サブフレームの期間に対応する期間をサブ垂直走査期間と呼ぶことにする。なお、第 1 サブフレームと第 2 サブフレームとの長さは完全に一致するとは限らない。

#### 【0100】

図 8 A および図 8 B を参照して、画素の走査方法を説明する。

#### 【0101】

$N$  フレーム目の前半 1 / 2 フレーム（第 1 サブ垂直走査期間）において、例えば、奇数行のゲートバスライン  $G_j$  にゲート信号電圧  $V_{gj}$  が  $V_{gL}$ （ロー・レベル）から一定期間  $V_{gH}$ （ハイ・レベル）となる画素データ書込パルス  $P_w$  が、順次印加される。すなわち、1 行目から  $n - 1$  行目までの全ての奇数行の画素にソース信号電圧が書き込まれる。

10

#### 【0102】

後半の 1 / 2 フレーム（第 2 サブ垂直走査期間）においては、前半 1 / 2 フレームにおいて飛び越された複数の偶数行の画素を順次走査する。例えば、偶数行のゲートバスライン  $G_{j+1}$  に、 $V_{gj}$  が  $V_{gL}$  から一定期間  $V_{gH}$  となる画素データ書込パルス  $P_w$  が順次印加される。すなわち、2 行目から  $n$  行目までの全ての偶数行の画素にソース信号電圧が書き込まれる。この走査は先の実施形態と同じである。

20

#### 【0103】

ソースバスライン  $S_i$  に供給されるソース信号電圧の極性は前半 1 / 2 フレームでソース信号電圧の中央値  $V_{sc}$ （一般に、 $V_{com}$  とほぼ等しい）に対して正極性のソース信号電圧 ( $V_{sp}$ ) を与え、次の後半の 1 / 2 フレームでは負極性のソース信号電圧 ( $V_{sn}$ ) を与える。そして、( $N + 1$ ) フレーム目の前半 1 / 2 フレームでは  $V_{sc}$  に対して正極性のソース信号電圧 ( $V_{sp}$ ) を与え、次の後半の 1 / 2 フレームでは負極性のソース信号電圧 ( $V_{sn}$ ) を与える。ソースバスライン  $S_i$  に隣接するソースバスライン  $S_{i+1}$  に供給されるソース信号電圧はソースバスライン  $S_i$  に供給されるソース信号電圧と逆の極性となる。同様にソースバスライン  $S_{i+2}$  に供給されるソース信号電圧はソースバスライン  $S_{i+1}$  に供給されるソース信号電圧と逆の極性となる。

30

#### 【0104】

$CS$  バスライン  $CS - B$  に供給される  $CS$  電圧  $V_{cs-B}$  は、一定の周期で対向電極の電圧  $V_{com}$  に対して極性が反転する振動波形（例えば図示したような、デューティ比が 1 : 1 の矩形波）を有している。

#### 【0105】

ゲートバスライン  $G_j$  のゲート信号電圧がハイの時のソースバスライン  $S_i$  に供給されるソース信号電圧は正極性なので、 $P - B (i, j)$  の電圧は正極性で書き込まれる。 $CS$  バスライン  $CS - B$  に供給される  $CS$  電圧  $V_{cs-B}$  は、一定の周期で対向電極の電圧  $V_{com}$  に対して極性が反転する振動波形（例えば図示したような、デューティ比が 1 : 1 の矩形波）を有しており、ゲートバスライン  $G_j$  のゲート信号電圧がローになってからの  $CS$  バスライン  $CS - B$  の振動電圧  $V_{cs-B}$  の最初の変化は降下（例えばこの場合、正極性から負極性への変化）なので、 $P - B (i, j)$  の電圧は突き下げ作用を受けて降下し、副画素  $P - B (i, j)$  に印加される実効電圧  $V_{pix1}$  は、 $P_w$  により書き込まれたソース信号電圧以下となり（絶対値が小さくなり）、副画素  $P - B (i, j)$  は暗副画素となる。

40

#### 【0106】

一方、ゲートバスライン  $G_{j+1}$  のゲート信号電圧がハイの時のソースバスライン  $S_i$  の信号電圧は負極性なので、 $P - B (i, j+1)$  の電圧は負極性で書き込まれる。ゲートバスライン  $G_{j+1}$  のゲート信号電圧がローになってからの  $CS$  バスライン  $CS - B$  の振動電圧の最初の変化は降下（例えばこの場合、正極性から負極性への変化）なので、 $P - B (i, j+1)$  の電圧は突き下げ作用を受けて降下し、副画素  $P - B (i, j+1)$

50

に印加される実効電圧  $V_{p_i \times 2}$  は、  $P_w$  により書き込まれたソース信号電圧以上となり（絶対値が大きくなり）、副画素  $P - B(i, j + 1)$  は明副画素となる。

#### 【0107】

すなわち、CS電圧は、第1サブ垂直走査期間に選択されるゲートバスライン  $G_j$  に接続された画素が有する2つの副画素の内で当該CS電圧が供給されるCSバスラインと関連付けられている副画素の実効電圧を上昇させるまたは降下させる作用と、第2サブ垂直走査期間に選択されるゲートバスライン  $G_{j+1}$  に接続された画素が有する2つの副画素の内で当該CS電圧が供給されるCSバスラインと関連付けられている副画素の実効電圧を上昇させるまたは降下させる作用とが互いに逆になる波形を有している。

#### 【0108】

ここで例示したように、ソース信号電圧の極性が互いに異なる連続する2つのサブ垂直走査期間を含み、同じ垂直走査期間に属する第1サブ垂直走査期間と第2サブ垂直走査期間におけるソース信号電圧の極性が互いに異なる場合には、CS電圧は、第1サブ垂直走査期間において第  $j$  ゲートバスラインに供給されるゲート信号電圧がハイからローに変化した時点から、第2サブ垂直走査期間において第  $j+1$  ゲートバスラインに供給されるゲート信号電圧がハイからローに変化する時間までの間に、極性が偶数回変化すればよい。なお、CS電圧の振動波形の鈍りを考慮して、極性反転する間隔（振動の周期の2分の1）が5H以上であることがより好ましい。実際には、CSバスラインの抵抗値および容量値に基づいて信号遅延をシミュレーションすることによって、対応するゲート信号電圧がオフになった時点でのCS電圧の到達度が97%以上となるように、より好ましくは99%以上となるように、極性反転する間隔を決めるのが良い。

10

20

#### 【0109】

ここではCS電圧として、1:1のデューティ比で振動する波形を有する振動電圧を用いるがこれに限られず、極性が偶数回変化すれば良く、従って、少なくとも2回極性が変化すればよい。ただし、上述のようにCSバスラインを配置すると、WO2006/070829A1に記載されているように、電気的に互いに独立な複数のCS幹線を設け、各CS幹線に複数のCSバスラインを接続することによって、CSバスラインを介して補助容量対向電極に印加する振動電圧の振動の周期を長くすることできるという利点が得られる。

#### 【0110】

30

上述したように、本実施形態の液晶表示装置および駆動方法によっても、ソース反転駆動方法の上述の利点を得つつ、明画素と暗画素の市松模様の分布を崩すことなく、ざらつき感といった表示品位の低下を防止することができる。

#### 【0111】

##### [ロック反転駆動]

上述の実施形態によると、マルチ画素駆動とソースライン反転駆動とを組み合わせても、表示がざらついて見えるという問題が発生しない。しかしながら、動画表示を考慮すると、コーミング（combing）という現象が起こることがある。以下では、動画表示におけるコーミングの問題の発生を抑制する実施形態を説明する。

#### 【0112】

40

上記の実施形態による画像の書き込み状態をフレーム単位で模式的に表すと、図9に示すように、常に各フレーム内の1/2フレームの間に1フレーム前の画像が表示されることになる。例えば、前半の第1サブフレームで奇数行を書き込み、後半の第2サブフレームで偶数行を書き込むと、第1サブフレームにおいては奇数行の画素では現フレームの画像が表示され、偶数行の画素では1フレーム前の画像が表示されるという異常な状態が存在することになる。

#### 【0113】

このため、例えば、図10(a)に示すような縦バーを横方向に移動するといった動画表示を行った場合、図10(b)に示すように、縦バーのエッジが櫛状に見えるといった不具合（コーミング）が発生することがある。なお図9、図10(a)、(b)では2行

50

毎に同じタイミングで走査しているが、実際に駆動する場合は2行毎に1水平走査期間(1H)ずつずれて走査することになる。これらの図ではコーミングの説明をわかりやすくするためにこのズレを省略している。

#### 【0114】

上記不具合が視認される程度は、全体の表示時間に対する上記の異常な状態が存在する時間(「Tc」とする。)の割合で決まる。Tcは隣接する行(例えば、j行とj+1行)の画素が走査される(ソース信号電圧が書き込まれる)時間である。従って、移動速度に対してフレーム周波数が十分に高いと問題にならないが、1フレーム期間に図10(b)に示したように移動する場合は問題となる。例えば、図11に模式的に示すように、フレーム周波数が120Hz(フレーム期間が8.33ms)の表示信号を2つのサブフレームに分けてインターレース走査を行うと、奇数行に書き込むサブフレームと偶数行に書き込むサブフレームとの間隔Tcは約4167μsであり、フレーム期間の半分(すなわち、サブフレーム期間の長さ)と等しい。すなわち、 $Tc / 1\text{フレーム期間} \times 100 = 50$ ということになる。ここで、1フレーム期間は一般に1垂直走査期間(V-totai)を意味するので、 $Tc / V-totai \times 100 = 50$ となる。

10

#### 【0115】

図10に例示した表示を行う場合にコーミングが視認されないための条件を種々検討した。評価結果の一例を表1および表2に示す。表1はフレーム周波数が60Hzの場合、表2はフレーム周波数が120Hzの場合をそれぞれ示している。これらの表において、コーミングの主観評価の結果は、非常に悪いレベル×、少し気になるレベル、気にならないレベルで示している。

20

#### 【0116】

【表1】

| 水平期間数差:N <sub>sv</sub>                         | 540  | 270   | 160  | 135  | 120  | 100  | 80   | 60    | 55    | 50    | 48    | 40    | 10    |
|------------------------------------------------|------|-------|------|------|------|------|------|-------|-------|-------|-------|-------|-------|
| (N <sub>sv</sub> /N <sub>v-total</sub> ) × 100 | 48.0 | 24.0  | 14.2 | 12.0 | 10.7 | 8.9  | 7.1  | 5.3   | 4.9   | 4.4   | 4.3   | 3.6   | 0.9   |
| 時間:Tc(μ s)                                     | 8000 | 40000 | 2370 | 2000 | 1778 | 1481 | 1185 | 888.9 | 814.8 | 740.7 | 711.1 | 592.6 | 148.1 |
| 評価結果                                           | ×    | ×     | ×    | ×    | ×    | ×    | △    | △     | ○     | ○     | ○     | ○     | ○     |

【0 1 1 7】

【表2】

|                                                | 540  | 270  | 160  | 135  | 120   | 100   | 80    | 60    | 55    | 50    | 48    | 40    | 40   | 10 |
|------------------------------------------------|------|------|------|------|-------|-------|-------|-------|-------|-------|-------|-------|------|----|
| (N <sub>sv</sub> /N <sub>v-total</sub> ) × 100 | 48.0 | 24.0 | 14.2 | 12.0 | 10.7  | 8.9   | 7.1   | 5.3   | 4.9   | 4.4   | 4.3   | 3.6   | 0.9  |    |
| 時間:Tc(μs)                                      | 4000 | 2000 | 1185 | 1000 | 888.9 | 740.7 | 592.6 | 444.4 | 407.4 | 370.4 | 355.6 | 296.3 | 74.1 |    |
| 評価結果                                           | ×    | ×    | △    | △    | ○     | ○     | ○     | ○     | ○     | ○     | ○     | ○     | ○    |    |

【0118】

表1から分かるように、フレーム周波数が60Hzの場合、(N<sub>sv</sub>/N<sub>v-total</sub>) × 100の値が7以下であることが好ましく、5以下であることが更に好ましい。一方、120Hz駆動の場合は、表2から分かるように、(N<sub>sv</sub>/N<sub>v-total</sub>) × 100の値が14以下であることが好ましく、10以下であることが更に好ましい。ここで、表1および表2中のTcの値に注目すると、フレーム周波数によらず、1.2m秒以

下であることが好ましく、0.8m秒以下であることが更に好ましいと言える。

【0119】

このように、コーミングの観点からは $T_c$ の値が小さい、すなわち、 $N_{sv} (= / 2)$ は小さい方が好ましいのに対し、消費電力の観点からは $N_{sv}$ は大きい方が好ましい。 $N_{sv}$ が小さくなると、ソース信号電圧の極性反転の回数が多くなり、消費電力が増大するからである。

【0120】

本実施形態では、図12に模式的に示すように、1フレームを細分化して現フレームと前フレームの混在する時間( $T_c$ )を短くすることで、コーミングが視認されないようにする。

10

【0121】

図12を参照して、本実施形態の液晶表示装置の駆動方法を説明する。

【0122】

図12に示すように、例えば、奇数行 偶数行 偶数行 奇数行 奇数行 偶数行 · · · の順で、連続する 本のゲートバスラインの飛び越し走査毎(2行移動毎)に 行 戻って書き込みを行う。始めの走査は / 2 本分走査( 行移動)で 行 戻っている。また、戻る行数は飛び越し走査であるため正確には、奇数行 偶数行の場合 - 3 本分、偶数行 奇数行の場合には - 1 本分戻ることになる。

20

【0123】

上記の走査は、最初の奇数行(本数を $N_{sv} = / 2$ とする)の画素を順次走査する第1サブフレーム、第1サブフレームで飛び越された偶数行( $N_{sv}$ 本)の画素を順次走査する第2サブフレーム、第2サブフレームにおいて走査された最後の偶数行に連続する偶数行から始まる連続する偶数行( $N_{sv}$ 本)の画素を順次走査する第3サブフレーム、第3サブフレームにおいて飛び越された奇数行( $N_{sv}$ 本)の画素を順次走査する第4サブフレームを含んでいる。第4サブフレーム以降も同様の走査が繰り返され1フレームの画像が表示される。

20

【0124】

このとき、サブフレームは $N_{sv} (= / 2)$ 本の連続した奇数行または偶数行の画素を走査する期間であり、逆に、 $N_{sv}$ は1サブフレーム期間(1サブ垂直走査期間)に含まれる水平走査期間の数である。ここで、連続した 本の領域を1つのブロックと考えると、上述の実施形態においては1フレームを2分割していたのに対し、本実施形態では、(1サブフレーム期間 / 1フレーム期間)の数、すなわちブロック数 × 2 の数に分割していくことになる。以下、この駆動方法をブロック反転駆動ということにする。

30

【0125】

ここで、 $T_c$ の値は下式で与えられる。

$$T_c = (N_{sv} / N_v - t_{total}) \times (1 \text{ フレーム期間})$$

【0126】

また、1フレーム期間( =  $V - t_{total}$  ) /  $N_v - t_{total} = 1 \text{ H}$  なので、

$$T_c = N_{sv} \times H$$

40

と表すこともできる。

【0127】

ただし、データ信号を液晶パネルの両側( 例えば上下のデータ信号入力端子)から入力し、表示領域の上下の領域を同時に走査する場合などには、 $N_v - t_{total}$ を( $N_v - t_{total} / 2$ )と置き換えて計算すればよい。

【0128】

例えば、52型フルHD(表示パネルの走査線数1080本、 $N_v - t_{total}$ が1125本)で、垂直走査周波数が120Hzで駆動する場合、 $N_{sv} = 24 (= 48)$ に設定すれば、 $T_c$ は

$$T_c = (48 / 2) / 1125 \times 1 / 120 \\ = 177.8 \mu \text{s}$$

50

となり、異常な表示状態となる時間の割合は、約  $2.1\% = (177.8 / 8333) \times 100$  となるため、コーミングは視認されない程度に抑制され、高品位で動画表示を表示することができる。

【0129】

また、37型フルHD（表示パネルの走査線の数（=画素行の数）が1080本、Nv-totalが1125本）で120Hz駆動の場合、Nsv=10（=20）に設定すれば、同様に計算すると、Tc=148.1μsとなり、異常な表示状態となる時間の割合は約0.9%となり、コーミングは視認されない程度に抑制され、高品位で動画表示を表示することができる。

【0130】

なお、有効表示期間V-Disp中の水平期間の長さと垂直帰線期間V\_Blink中の水平期間の長さ異なる場合などは、上述した計算はNv-totalをNv-Dispに置き換え、1フレーム期間（V-Total）を有効表示期間で表現した方が、より厳密となる。このとき、Tcは

$$Tc = (Nsv / Nv - Disp) \times (\text{有効表示期間})$$

また、有効表示期間（=V-Disp）/Nv-Disp=1Hなので、

$$Tc = Nsv \times H$$

と表すこともできる。ここでHは有効表示期間中の水平期間である。また、Nv-Disp、Nv-total、いずれの表現であっても、Tcの値はNsv×Hとなる点に注目すべきである。有効表示期間V-Disp中の水平期間の長さと垂直帰線期間V\_Blink中の水平期間の長さが等しい場合は、V-Dispで表した式もV-Totalで表した式も同じTcの値となる。評価結果の一例を表3および表4に示す。本例では、表1および表2と同じサンプルを用い、有効表示期間V-Disp中の水平期間の長さと垂直帰線期間V\_Blink中の水平期間の長さが等しい場合であるので、Tcの値は等しくなる。

【0131】

【表3】

|                                 | 540  | 270   | 160  | 135  | 120  | 100  | 80   | 60  | 55  | 50  | 48  | 40  | 10  |
|---------------------------------|------|-------|------|------|------|------|------|-----|-----|-----|-----|-----|-----|
| (N <sub>sv</sub> /V-Disp) × 100 | 50.0 | 25.0  | 14.8 | 12.5 | 11.1 | 9.3  | 7.4  | 5.6 | 5.1 | 4.6 | 4.4 | 3.7 | 0.9 |
| 時間:Tc(μs)                       | 8000 | 40000 | 2370 | 2000 | 1778 | 1481 | 1185 | 889 | 815 | 741 | 711 | 593 | 148 |
| 評価結果                            | ×    | ×     | ×    | ×    | ×    | △    | △    | △   | ○   | ○   | ○   | ○   | ○   |

【0 1 3 2】

【表4】

|                  | 540  | 270  | 160  | 135  | 120  | 100 | 80  | 60  | 55  | 50  | 48  | 40  | 37  | 10 |
|------------------|------|------|------|------|------|-----|-----|-----|-----|-----|-----|-----|-----|----|
| (Nsv/V-Disp)×100 | 50.0 | 25.0 | 14.8 | 12.5 | 11.1 | 9.3 | 7.4 | 5.6 | 5.1 | 4.6 | 4.4 | 3.7 | 0.9 |    |
| 時間:Tc(μs)        | 4000 | 2000 | 1185 | 1000 | 889  | 741 | 593 | 444 | 407 | 370 | 356 | 296 | 74  |    |
| 評価結果             | ×    | ×    | △    | △    | ○    | ○   | ○   | ○   | ○   | ○   | ○   | ○   | ○   |    |

【0133】

なお、図12において、ソース信号電圧の書き込み極性のシークエンスは、ソース信号電圧の極性が、第1サブフレーム（例えば正）と第2サブフレーム（例えば負）との間は異なり、第2サブフレーム（例えば負）と第3サブフレーム（例えば負）との間は同じであり、第3サブフレーム（例えば負）と第4サブフレーム（例えば正）との間は異なるシークエンスを含んでいる。表示品位の観点からは、このように、奇数行と偶数行の書き込み極性を逆にすることが好ましい。このようにすることによって、例えば、縦シャドー、

上下に隣接する画素のカップリング容量による横筋の発生、フリッカーパターンの発生を抑制することができる。

【0134】

上記のブロック反転駆動を図2に示したマルチ画素構造に適用する場合、CS電圧が一水平走査期間の正の整数倍の周期で振動する波形部分を含み、その周期が一水平走査期間をHとしたときに  $M \times H$  (ここでMは正の整数) で表されるとき、 $\_$  がMの正の整数倍 ( $N_{sv}$  は  $(M/2)$  の正の整数倍) であることが好ましい。また、CSバスラインが互いに異なる画素に属し列方向に隣接する2つの副画素に共通に関連付けられたCSバスラインを含む構成のときには、 $\_$  がMの偶数倍 ( $N_{sv}$  はMの正の整数倍) であることが好ましい。なお、CS電圧の周期  $M \times H$  は、CS電圧がハイレベルの期間とローレベルの期間が同じ期間であること、すなわちデューティ比が1:1であることが望ましい。なお、CS電圧の振動波形の鈍りを考慮して、極性反転する間隔 (CS振動の周期Mの2分の1) が5H以上であることがより好ましい。実際には、CSバスラインの抵抗値および容量値に基づいて信号遅延をシミュレーションすることによって、対応するゲート信号電圧がオフになった時点でのCS電圧の到達度が97%以上となるように、より好ましくは99%以上となるように、極性反転する間隔を決めるのが良い。

10

【0135】

具体例を説明する。例えば、37型フルHD (60Hz駆動) の場合において、CS電圧の振動波形の周期が10Hであり、振動の1周期に含まれる水平走査期間の数Mは10のとき、 $\_$  は10の正の整数倍が望ましい。ただし1画素の上下で画素分割駆動する場合、上下に隣接する画素で副画素の明暗の順序が逆転し、画像のエッジがのこぎり歯状 (ジヤギー: jaggy) に見える場合があるので、 $\_$  は20の正の整数倍であることがさらに好ましい。

20

【0136】

図13Aは、 $N_{sv} = 10$  ( $\_ = 20$ ) の場合の書き込み順 (走査する画素行の順序) と、ソース信号電圧、ゲート信号電圧およびCS電圧のタイミングチャートを示している。ソース信号電圧の極性は奇数行を書き込むときは正で、偶数行を書き込むときは負であり、振幅は一定の場合を示している。ゲート信号電圧は、ゲートオンパルスPWに対応する部分だけを図示している。

30

【0137】

CS電圧の振動の周期が  $M \times H$  (Mは正の整数) のとき、サブ垂直走査期間に含まれる水平走査期間の数である  $N_{sv}$  は、 $N_{sv} (= / 2) = M \times k$  で表される。図13Aに示した場合、CS電圧の振動の1周期に含まれる水平走査期間の数  $M = 10$ 、 $k = 1$  であるから、 $N_{sv} (= / 2) = 10 \times 1 = 10$  となる。逆に、サブ垂直走査期間に含まれる水平走査期間の数  $N_{sv} (= / 2)$  からCS電圧の振動の1周期に含まれる水平走査期間の数の周期Mは、 $M = N_{sv} / k$  で表される。図13Aの例の場合、 $N_{sv} = 10$  ( $= 20$ )、 $k = 1$  であり、 $M = 10 / 1 = 10$  となる。

【0138】

次に、ソース電圧の極性変化のシーケンスとCS電圧の極性反転の回数との関係を説明する。図13Aに示したソース電圧の極性変化のシーケンスは、奇数行を書き込むときは正で、偶数行を書き込むときは負であり、連続する2つのサブ垂直走査期間における極性が互いに異なっている。具体的には、例えば、書き込み順の1~10 (画素行1、3、5・・・19を走査する期間) までを第1サブ垂直走査期間とし、書き込み順の11~20 (画素行2、4、6・・・20を走査する期間) を第2サブ垂直走査期間とすると、第1サブ垂直走査期間におけるソース信号電圧の極性は正で、それに続く第2サブ垂直走査期間におけるソース信号電圧の極性は負であり、互いに異なっている。第1サブ垂直走査期間において第jゲートバスライン (例えば第1行、書き込み順は1) に供給されるゲート信号電圧がハイからローに変化した時点から、第2サブ垂直走査期間において第j+1ゲートバスライン (例えば第2行、書き込み順は11) に供給されるゲート信号電圧がハイからローに変化する時間までの間に、CS電圧の極性が偶数回変化している。ここで

40

50

は、CS電圧の極性反転回数は、 $2 \times k = 2 \times 1 = 2$ 回である。

【0139】

なお、図13Aに示した例では、第2サブ垂直走査期間に連続する第3サブ垂直走査期間（書き込み順の21～30（画素行22、24、26・・・40を走査する期間）におけるソース信号電圧の極性は負であり、第3サブ垂直走査期間に連続する第4サブ垂直走査期間（書き込み順の31～40（画素行21、23、25・・・39を走査する期間）におけるソース信号電圧の極性は正である。すなわち、ソース信号電圧の極性は、第1サブ垂直走査期間と第2サブ垂直走査期間との間は異なり、第2サブ垂直走査期間と第3サブ垂直走査期間との間は同じであり、第3サブ垂直走査期間と第4サブ垂直走査期間との間は異なっている。）

10

【0140】

ここで例示したCSバスラインは10本の電気的に独立なCS幹線（不図示）に接続されており、CS電圧の種類は10種類（A、B、C、D、E、F、G、H、JおよびKで示している。）である。このとき、上下に隣接する画素の明暗副画素の配置は、明・暗が交互になる。さらに、隣接するソースラインのデータ信号を逆極性とすると、図6に示したように、明暗副画素が市松模様に配置されるのでジャギーが低減する。従って、任意の垂直走査期間において、互いに隣接する列の画素に関連付けられたソースバスラインに供給されるソース信号電圧の極性を互いに逆とすることが好ましい。なお、ここではCSバスラインがCS幹配線に接続されている構成を例に挙げたが、CSバスラインにそれぞれ独立にCS電圧を供給するように構成してもよく、この場合、ゲートドライバから各CS電圧を出力するようにしてもよい。

20

【0141】

図13Bに他の例を示す。図13Bに、CS電圧の振動の周期が10H（M=10）であり、 $N_{sv} = 20$ （=40）の場合の書き込み順（走査する画素行の順序）と、ソース信号電圧、ゲート信号電圧およびCS電圧のタイミングチャートを示している。ソース信号電圧の極性は奇数行を書き込むときは正で、偶数行を書き込むときは負であり、振幅は一定の場合を示している。ゲート信号電圧は、サブ垂直走査期間の最初と最後を含む一部のゲートオンパルスPwに対応する部分だけを図示している。ソース信号電圧の極性変化のシーケンスは図13Aと同じである。なお、図において、特に注目すべきデータ信号電圧の極性反転タイミングとデータ信号の極性反転後に対応するゲートバスラインに印加するゲートオンパルスを円で囲っている。

30

【0142】

これは上記式において $k=2$ の場合に相当し、第1サブ垂直走査期間において第jゲートバスライン（例えば第1行、書き込み順は1）に供給されるゲート信号電圧がハイからローに変化した時点から、第2サブ垂直走査期間において第j+1ゲートバスライン（例えば第2行、書き込み順は21）に供給されるゲート信号電圧がハイからローに変化する時間までの間に、CS電圧の極性が偶数回変化している。ここでは、CS電圧の極性反転回数は、 $2 \times k = 2 \times 2 = 4$ 回である。このように、図13Bのように構成すると、CS電圧の種類は10のまま増やすことなく、ソース信号電圧（データ信号）の極性反転回数を少なくすることができる。

40

【0143】

図13Cにさらに他の例を示す。CS電圧の振動の周期は14H（M=14）であり、 $N_{sv} = 14$ （=28）である場合の書き込み順（走査する画素行の順序）と、ソース信号電圧、ゲート信号電圧およびCS電圧のタイミングチャートを示している。

【0144】

$N_{sv} - t_{tot}a_1$ は1125本であるのに対し、CS電圧の振動の周期14Hでは割り切れない。このような場合には、図13Aおよび図13Bに例示した場合と異なり、CS電圧を一水平走査期間の正の整数倍の周期で振動する波形部分のみで構成することができない。そこで、図13Cに示すように、一垂直走査期間のCS電圧を、14Hの周期で振動する波形部分（「第1波形部分」ということがある。）と14Hとは異なる周期で振動

50

する波形部分（「第2波形部分」ということがある。）とで構成する。ここでは、第2波形部分を10Hで振動する波形と12Hで振動する波形とで構成している。このとき、一垂直走査期間においてCS電圧がハイレベルにある期間とローレベルにある期間をできるだけ同じにすることが好ましい。ハイレベルにある期間とローレベルにある期間との差が大きすぎると画素行によって明暗の輝度バランスが崩れ、表示むらとなることがある。なお、第2波形部分は必ずしも振動波形である必要はない。

#### 【0145】

このように、Nv-tot alがNs v × 2の整数倍でない場合には上記の複雑な処理が必要となる。有効表示期間V-Dispに含まれる水平走査期間の数Nv-Disp（ここでは1080）がNs v × 2の整数倍でない場合には、垂直帰線期間V-BlankにおけるCS電圧の波形を調整するだけでは対処できず、更に複雑な処理が必要になる。従って、Nv-tot alがNs v × 2の整数倍となるようにNs vを設定することが好ましく、さらに、Nv-DispがNs v × 2の整数倍となるようにNs vを設定することが好ましい。

10

#### 【0146】

図14Aは、Ns v = 5（= 10）とした場合のタイミングチャートである。ここでは、ソース信号電圧の極性を10H毎に反転させている。具体的には1~10行までの偶奇行両方の画素を正極性とし、11~20行までの画素を負極性とし、21~30行を正極性、31~40行を負極性としている。このとき明副画素と暗副画素とが、図14Bに示すように、市松模様に配置されるので、ジャギー感を改善しつつ、Ns v（= / 2）を小さくできるのでコーミングも改善することができる。

20

#### 【0147】

なお、10行目と11行目などにおいて、上下の異なる画素に属し且つ上下に隣接する副画素電極間にカップリング容量があると、上下の画素に印加されている電圧の極性が異なるため、TFTがオフになったとき電圧が変化し、スジが見える場合がある。この対策として、上下の画素の電圧差、カップリング容量、画素容量（画素を構成する副画素の液晶容量および補助容量の和）をパラメータとして、ソース信号電圧（データ信号電圧）を補正するのが望ましい。

#### 【0148】

また、垂直走査期間の途中でソース信号電圧の極性を反転させているのは、同一極性のデータ信号が続くと、列毎のフリッカーやソースバスラインと画素の寄生容量に起因する縦シャドーという現象が発生するので、これを低減するためである。なお、図13Aおよび図13Bに示したように、奇数行の書き込みと偶数行の書き込み極性とを反転すれば、さらにフリッカーレベルを低減できる。

30

#### 【0149】

##### 〔ゲートドライバ〕

図1に示した液表示装置100が有するゲートドライバ130は、例えば以下のように構成され、上述の走査を実行することができる。図15~図22を参照して、ゲートドライバ130の構成と動作の例を説明する。

#### 【0150】

まず、図15~図19を参照して、上述のソース反転駆動（図5Bまたは図8B参照）を行う場合について説明する。

40

#### 【0151】

ゲートドライバ130は、ゲートスタートパルス信号GSP、ゲートクロック信号GC Kおよびゲートドライバ出力制御信号GOEr（r = 1, 2, ..., q）に基づき、各ソース信号電圧（データ信号電圧）Visi（i = 1, 2, ..., m）を各画素（各画素に含まる副画素の液晶容量および補助容量）に書き込むために、デジタル画像信号DAの各フレーム期間（「入力映像信号の垂直走査期間」）においてゲートバスラインGj（j = 1, 2, ..., n）をほぼ1水平走査期間ずつ1ラインごとに飛び越し選択する。ゲートドライバ130は、図5Bおよび図8Bに示したような画素データ書込パルス（ゲートオンパルス

50

)  $P_w$  を含む走査信号  $V_{gj}$  ( $j = 1, 2, \dots, n$ ) をゲートバスライン  $G$  に供給する。パルス  $P_w$  が印加されているゲートバスライン  $G_j$  は選択状態となり、選択状態のゲートバスライン  $G_j$  に接続された TFT がオン状態となる。もちろん、非選択状態のゲートバスライン  $G_j$  に接続された TFT はオフ状態となる。図 5B および図 8B に示したようなパルス  $P_w$  を印加することによって、前半  $1/2$  フレーム期間において、ゲートバスライン  $G_j$  ( $j = 1, 2, \dots, n$ ) の内の例えは奇数ライン  $G_j$  ( $j = 1, 3, 5, \dots, n-1$ ) を選択し（すなわち、偶数ラインを飛び越して）、後半  $1/2$  フレーム期間において、偶数ライン  $G_j$  ( $j = 2, 4, 6, \dots, n$ ) を選択する（すなわち、奇数ラインを飛び越す）。ここで、画素データ書込パルス  $P_w$  は水平走査期間 ( $H$ ) のうちデータ書込み期間に相当する有効走査期間（例えば水平走査期間の約 2 分の 1、すなわち約  $H/2$ ）で  $H$  レベルとなる。10

#### 【0152】

図 15(A) および図 15(B) は、図 5B および図 8B に示したゲート信号電圧を出力することができるゲートドライバの一構成例を示すブロック図である。

#### 【0153】

図 15(A) に示すゲートドライバは、シフトレジスタを含む複数個 ( $q$  個) の部分回路としてのゲートドライバ用 IC (Integrated Circuit) チップ 411, 412, ..., 41q を備えている。20

#### 【0154】

各ゲートドライバ用 IC チップ 411 ~ 41q は、図 15(B) に示すように、シフトレジスタ 40 と、シフトレジスタ 40 の各段に対応して設けられた第 1 および第 2 の AND ゲート 41, 43 と、第 2 の AND ゲート 43 の出力信号  $g_1 \sim g_p$  に基づき走査信号電圧  $G_1 \sim G_p$  を出力する出力部 45 とを備える。シフトレジスタ 40 は、外部からスタートパルス信号  $S_{Pi}$ 、クロック信号  $C_K$  および出力制御信号  $O_E$  を受け取る。スタートパルス信号  $S_{Pi}$  はシフトレジスタ 40 の入力端に与えられ、シフトレジスタ 40 の出力端からは、後続のゲートドライバ用 IC チップに入力されるべきスタートパルス信号  $S_{Po}$  を出力する。また、第 1 の AND ゲート 41 のそれぞれにはクロック信号  $C_K$  の論理反転信号が入力され、第 2 の AND ゲート 43 のそれぞれには出力制御信号  $O_E$  の論理反転信号が入力される。そして、シフトレジスタ 40 の各段の出力信号  $Q_k$  ( $k = 1 \sim p$ ) は、当該段に対応する第 1 の AND ゲート 41 に入力され、当該第 1 の AND ゲート 41 の出力信号は当該段に対応する第 2 の AND ゲート 43 に入力される。30

#### 【0155】

本構成例によるゲートドライバは、図 15(A) に示すように、複数 ( $q$  個) のゲートドライバ用 IC チップ 411 ~ 41q が継続接続されることによって実現される。すなわち、ゲートドライバ用 IC チップ 411 ~ 41q 内のシフトレジスタ 40 が 1 つのシフトレジスタを形成するように（以下、このように継続接続によって形成されるシフトレジスタを「結合シフトレジスタ」という）、各ゲートドライバ用 IC チップ内のシフトレジスタの出力端（スタートパルス信号  $S_{Po}$  の出力端子）が次のゲートドライバ用 IC チップ内のシフトレジスタの入力端（スタートパルス信号  $S_{Pi}$  の入力端子）に接続される。ただし、先頭のゲートドライバ用 IC チップ 411 内のシフトレジスタ 40 の入力端には、表示制御回路 150 からゲートスタートパルス信号  $G_{SP}$  が入力され（図 1 参照）、最後尾のゲートドライバ用 IC チップ 41q 内のシフトレジスタの出力端は外部と未接続となっている。また、表示制御回路 150 からのゲートクロック信号  $G_{CK}$  は、各ゲートドライバ用 IC チップ 411 ~ 41q にクロック信号  $C_K$  として共通に入力される。一方、表示制御回路 150 において生成されるゲートドライバ出力制御信号  $G_{OE}$  は、第 1 ~ 第  $q$  のゲートドライバ出力制御信号  $G_{OE1} \sim G_{OEq}$  を含んでおり、これらのゲートドライバ出力制御信号  $G_{OE1} \sim G_{OEq}$  は、ゲートドライバ用 IC チップ 411 ~ 41q に出力制御信号  $O_E$  としてそれぞれ個別に入力される。40

#### 【0156】

次に、図 16 を参照して上記の構成を備えるゲートドライバ 130 の動作を説明する。50

図16(a)～(g)はゲートドライバ130の動作を説明するための各種信号の波形を示す図である。

【0157】

表示制御回路150は、図16(a)に示すように、画素データ書込パルスPwに対応する期間TspwだけHレベル(アクティブ)となる信号をゲートスタートパルス信号GSPとして生成するとともに、図16(b)に示すように、2分の1水平走査期間(「1/2垂直走査期間」あるいは「H/2」と表記することがある。)毎に所定期間だけHレベルとなるゲートクロック信号GCKを生成する。このようなゲートスタートパルス信号GSPおよびゲートクロック信号GCKが図15に示したゲートドライバ130に入力されると、先頭のゲートドライバ用ICチップ411のシフトレジスタ40の初段の出力信号Q1として、図16(c)に示すような信号Q1が出力される。この出力信号Q1は、各1/2フレーム期間(F/2)において、画素データ書き込みパルスPwに対応する1個のパルスPqwを含んでいる。このようなパルスPqwがゲートクロック信号GCKに従ってゲートドライバ130内の結合シフトレジスタを順次転送されていく。それに応じて結合シフトレジスタの各段から、図16(c)に示すような波形の信号が1/2水平走査期間(H/2)ずつ順次ずれて出力される。

10

【0158】

また、表示制御回路150は、既述のように、ゲートドライバ130を構成するゲートドライバ用ICチップ411～41qに与えるべきゲートドライバ出力制御信号GOE1～GOEqを生成する。ここで、r番目のゲートドライバ用ICチップ41rに与えるべきゲートドライバ出力制御信号GOErは、当該ゲートドライバ用ICチップ41r内のシフトレジスタ40のいずれかの段から画素データ書き込みパルスPwに対応するパルスPqwが出力されている期間において、画素データ書き込みパルスを出力させたい場合(ここではG(1)、G(3)に対応)にLレベルとなる。

20

【0159】

例えば、先頭のゲートドライバ用ICチップ411には、図16(d)に示すようなゲートドライバ出力制御信号GOE1が与えられる。G(1)(または、Vg1と表記)に画素データ書き込みパルスPwを印加するためにGOE1がLレベルとなり、G(2)(または、Vg2と表記)にPwを印加しないためにGOE1がHレベルとなり、G(3)(または、Vg3と表記)にPwを印加するためにGOE1がLレベルとなる。なお、画素データ書き込みパルスPwの調整のためにゲートドライバ出力制御信号GOE1～GOEqに含まれるパルス(これは上記所定期間でHレベルとなることに相当し、以下「書込期間調整パルス」という)は、必要な画素データ書込パルスPwに応じて、ゲートクロック信号GCKの立ち上がりよりも早く立ち上がったり、ゲートクロック信号GCKの立ち下がりよりも遅く立ち下がったりする。また、このような書込期間調整パルスを使用せずに、ゲートクロック信号GCKのパルスだけで画素データ書込パルスPwを調整するようにしてもよい。

30

【0160】

各ゲートドライバ用ICチップ41r(r=1～q)では、上記のようなシフトレジスタ40各段の出力信号Qk(k=1～p)、ゲートクロック信号GCKおよびゲートドライバ出力制御信号GOErに基づき(図15(B)参照)、第1および第2のANDゲート41,43により、内部走査信号g1～gpが生成され、それらの内部走査信号g1～gpが出力部45でレベル変換されて、ゲートバスラインに印加すべき走査信号G1～Gpが出力される。これにより、図16(e)、(f)および(g)に示すように、1フレーム期間の前半F/2において、ゲートバスラインGj(j=1,2,..,n)には、1ラインごと、すなわち、奇数ラインGj(j=1,3,5,..,n-1)に画素書き込みパルスPwが印加される。

40

【0161】

後半F/2においては、ゲートドライバ出力制御信号GOE1～GOEqに含まれるパルスを偶数ラインGj(j=2,4,6,..,n)にPwが印加されるように上記と同様

50

の方法で制御する。なお、図16からわかるとおり、後半F/2の最初のH/2においても前半F/2の最初のH/2と同様に出力信号Q1に含まれるPqwを形成するが、G1には画像書き込みパルスを出力しない。このような方法をとることで、例えばソースバスラインに印加されるソース信号電圧の極性がF/2ごとに反転する場合には、極性反転直後のソース信号電圧が鈍っても、この最初のH/2はソースバスラインを所望の電圧まで到達させるためのプリチャージ期間として利用することができる。

#### 【0162】

以上のようにして、ゲートバスラインを1ラインずつ飛び越す走査を実現することができる。上述の駆動方法を採用すると、ゲートドライバの構成を比較的単純にできるという利点も得られる。例えば、単純に、図15(A)および(B)に示した構成を有するゲートドライバを2セット用意し、一方を奇数行のゲートバスラインに接続し、他方を偶数行のゲートバスラインに接続し、各サブ垂直走査期間に対応するゲートドライバにスタートパルスを入力することによって、ゲートバスラインを1ラインごとに飛び越し走査する構成に比べて、ゲートドライバの構成を単純にできる。

10

#### 【0163】

しかしながら、上記の例では、画素データ書込パルスPwの幅はH/2期間以下に制限される。そのため、水平走査期間が短いと、画像データ書き込みを十分に行えないことがある。そこで、画素データ書込パルスPwの幅をH/2期間超1H期間以下と長くできる例を以下に説明する。

20

#### 【0164】

図17(b)に示すように、GCKのはじめの2つのパルスPck1およびPck2のパルス幅は図16に示したものと同じであるが、それ以降(Pck3以降)は、個々のGCKのパルス幅を狭くし、例えば、図16の1パルスの幅内に2つのパルスを印加する。また、図16においてGCKパルスのPck1の立ち上がりとPck2の立ち上がりとの間隔はH/2となっていたのに対し、図17では、Pck1の立ち上がりとPck2の立ち上がりとの間隔を1H(第1の間隔とする)とし、続いてPck2の立ち上がりとPck3の立ち上がりの間隔も第1の間隔(1H)とし、Pck3の立ち上がりとPck4の立ち上がりの間隔(第2の間隔とする)をPCK1のパルス幅以内とし、Pck3とPck4を近接させる。例えば、Pck1およびPck2のパルス幅は2μsであるのに対し、Pck3の幅は0.5μsとし、Pck4のパルス幅は1.0μsとし、第2の間隔は1.0μsとする。その後、Pck3との立ち上がりとPck5の立ち上がりの間隔は第1の間隔(1H)とする。

30

#### 【0165】

1F内において、Pck3以降のGCKパルスには、Pck3やPck4のようなパルス幅の短いパルスを用いる。Pck3を基準に考えると、Pck3の立ち上がりに対して第2の間隔で立ち上がるPck4を印加した後、Pck3の立ち上がりに対して第1の間隔で立ち上がるPck5を印加する。その後、Pck5の立ち上がりに対して第2の間隔で立ち上がるGCKパルスを印加した後、Pck5の立ち上がりに対して第1の間隔で立ち上がるGCKパルスを印加する。このようにすることで、画像書き込みパルスを出力しないゲートラインに相当するシフトレジスタの出力段Qkのパルス幅を短くできるので、画像書き込みパルスを1Hの幅で出力したいゲートラインに相当するシフトレジスタの出力段Qkのパルス幅を1Hとすることができる。

40

#### 【0166】

また、液晶表示パネルに、ゲートバスラインG1の前に、表示に寄与する画素に接続されていないダミーゲートバスラインG0を設ける。なお、以下で用いられるゲートドライバは、図15(A)および(B)に示したゲートドライバの先頭のゲートドライバ用ICチップ411のシフトレジスタ40の初段にダミーゲートバスラインG0ラインに対応するQ0およびG0が付加される点以外は上記と同じ構成で良い。

#### 【0167】

表示制御回路150は、図17(a)に示すように、画素データ書込パルスPwに対応

50

する期間  $T_{SPW}$  だけ H レベル (アクティブ) となる信号をゲートスタートパルス信号  $G_{SP}$  として生成するとともに、上述した通り、図 17 (b) に示すように、ゲートクロック信号  $G_{CK}$  が生成される。このようなゲートスタートパルス信号  $G_{SP}$  およびゲートクロック信号  $G_{CK}$  がゲートドライバに入力されると、先頭のゲートドライバ用 IC チップ 411 のシフトレジスタ 40 の初段の出力信号 (ダミーゲートバスライン  $G_0$  に対応) として図 17 (c) に示す信号  $Q_0$  が出力される。この出力信号  $Q_0$  は、各 1/2 フレーム期間 ( $F/2$ ) において、画素データ書き込みパルス  $P_{qW}$  に対応する 1 個のパルス  $P_{qW}$  を含んでいる。このようなパルス  $P_{qW}$  がゲートクロック信号  $G_{CK}$  に従ってゲートドライバ内の結合シフトレジスタを順次転送される。それに応じて、結合シフトレジスタの各段から、図 17 (c) に示すような波形の信号がゲートクロック  $G_{CK}$  の立ち上がりに連動して順次ずれて出力される。

10

#### 【0168】

また、表示制御回路 150 は、既述のように、ゲートドライバ 130 を構成するゲートドライバ用 IC チップ 411 ~ 41q に与えるべきゲートドライバ出力制御信号  $G_{OE1} \sim G_{OEq}$  を生成する。ここで、前述の通り、r 番目のゲートドライバ用 IC チップ 41r に与えるべきゲートドライバ出力制御信号  $G_{OEr}$  は、当該ゲートドライバ用 IC チップ 41r 内のシフトレジスタ 40 のいずれかの段から画素データ書き込みパルス  $P_{qW}$  に対応するパルス  $P_{qW}$  が出力されている期間において、画素データ書き込みパルスを出力させたい場合 (ここでは前半  $F/2$  における  $G(0)$ 、 $G(1)$ 、 $G(3)$ 、 $\dots$  および後半  $F/2$  における  $G(0)$ 、 $G(2)$ 、 $\dots$  に対応) に L レベルとなる。また、画素データ書き込みパルスを出力させない場合 (ここでは前半  $F/2$  における  $G(2)$ 、 $\dots$  および後半  $F/2$  における  $G(1)$ 、 $G(3)$ 、 $\dots$  に対応) に H レベルとなる。例えば、 $G_{OE1}$  は  $G_{CK}$  のパルス  $P_{CK1}$  の立下りに同期して H レベルから L レベルとなり、 $P_{CK2}$  の立ち上がりに同期して H レベルとなり  $P_{CK2}$  の立下りに同期して L レベルとなり、 $P_{CK3}$  の立ち上がりと立ち下りの中間で L レベルから H レベルとなり  $P_{CK4}$  の立ち上がりと立ち下りの中間で L レベルとなる (図 17 (d) 参照)。 $P_{CK3}$  と  $P_{CK4}$  との中間で  $G_{OE1}$  の H レベルと L レベルとの切り替えを行うのは、 $P_{CK3}$  と  $P_{CK4}$  との間で生成されるパルスを確実にマスクするためである。なお、ダミーゲートバスライン  $G_0$  は信号  $Q_0$  によりパルス  $P_{qW}$  を形成するために設けられているが、ダミーゲートバスライン  $G_0$  は非表示領域 (額縁領域) に設けられており、 $G_0$  に画素データ書き込みパルスが出力されても、表示には寄与しない。

20

30

#### 【0169】

例えば、先頭のゲートドライバ用 IC チップには、図 17 (d) に示すようなゲートドライバ出力制御信号  $G_{OE1}$  が与えられる。 $G(0)$  (または  $V_{g0}$  と表記) には、 $G_{OE1}$  を H レベルとするため、画像データ書き込みパルス  $P_{qW}$  が印加される。 $G(1)$  (または、 $V_{g1}$  と表記) に画素データ書き込みパルス  $P_{qW}$  を印加するために  $G_{OE1}$  が L レベルとなり、 $G(2)$  (または、 $V_{g2}$  と表記) に  $P_{qW}$  を印加しないために  $G_{OE1}$  が H レベルとなり、 $G(3)$  (または、 $V_{g3}$  と表記) に  $P_{qW}$  を印加するために  $G_{OE1}$  が L レベルとなる。

40

#### 【0170】

ゲートドライバ用 IC チップ 41r ( $r = 1 \sim q$ ) では、上記のようなシフトレジスタ各段の出力信号  $Q_k$  (初段のみ  $k = 0 \sim p$ 、それ以降  $k = 1 \sim p$ )、ゲートクロック信号  $G_{CK}$  およびゲートドライバ出力制御信号  $G_{OEr}$  に基づき、第 1 および第 2 の AND ゲートにより、内部走査信号  $g_k$  (初段のみ  $k = 0 \sim p$ 、それ以降  $k = 1 \sim p$ ) が生成され、それらの内部走査信号  $g_k$  が出力部でレベル変換されて、ゲートバスラインに印加すべき走査信号  $G_0 \sim G_p$ 、または  $G_1 \sim G_p$  が出力される。これにより、図 17 (e)、(f)、(g) および (h) に示すように、1 フレーム期間の前半  $F/2$  において、ゲートバスライン  $G_j$  ( $j = 1, 2, \dots, n$ ) の内の奇数ライン  $G_j$  ( $j = 1, 3, 5, \dots, n-1$ ) および  $G_0$  にのみ画素書き込みパルス  $P_{qW}$  が印加される。すなわち、偶数ライン  $G_j$  ( $j = 2, 4, 6, \dots, n$ ) は飛び越される。

50

## 【0171】

後半  $F/2$ においては、ゲートドライバ出力制御信号  $G_{OE1} \sim G_{OEq}$  に含まれるパルスを偶数ライン  $G_j$  ( $j = 2, 4, 6, \dots, n$ ) および  $G_0$  に  $Pw$  が印加されるように制御する。上記の前半  $F/2$  と異なるのは、ゲートスタートパルス信号  $GSP$  とゲートクロック信号  $GCK$  のタイミングと、生成されるゲートクロック  $GCK$  信号である。すなわち、後半  $F/2$  で生成される  $GCK$  は全て  $Pck3$  と  $Pck4$  などの  $Pck1$  や  $Pck2$  よりパルス幅が狭い  $GCK$  であり、後半  $F/2$  の最初の  $Pck3$  と  $Pck4$  の間に  $GCK$  が  $L$  レベルとなっているときに、ゲートスタートパルス  $GSP$  が立ち上がるよう印加する。

## 【0172】

以上のようにして、各サブ垂直走査期間（ここでは前半  $1/2$  フレームと後半  $1/2$  フレーム）において、1ラインごとの飛び越し走査駆動が実現できる。

10

## 【0173】

図17に示したゲートドライバの動作の変形例を図18および図19に示す。図18および図19はそれぞれ（b）に示す  $GCK$  の波形以外は図17と同じである。

## 【0174】

図18（b）に示す  $GCK$  のように、各サブフレームの最初の  $GCK$  パルスをシングルパルス（すなわち  $Pck1$ ）にしてもよい。あるいは、図19（b）に示す  $GCK$  のように、各サブフレームの最初の  $GCK$  パルスをダブルパルス（すなわち  $Pck3$  および  $Pck4$ ）にしてもよい。

20

## 【0175】

図17～図19を参照して説明したゲートドライバおよび動作方法を用いると、画素データ書込パルス  $Pw$  の幅を  $H/2$  期間超  $1H$  期間以下と長くできるので、例えば、2倍速駆動（120Hz駆動）を行った場合にも、各画素に画像データ（ソース信号電圧）を十分に書き込むことができるという利点が得られる。もちろん、ゲートドライバの構成を比較的単純にできるという利点も得られる。

## 【0176】

次に、図20～図22を参照して、ブロック反転駆動（図12参照）を行うことができるゲートドライバの構成と動作を説明する。以下に説明するゲートドライバも図1に示した液表示装置100が有するゲートドライバ130として用いられる。図20および図21は、ゲートドライバの構成例を示すブロック図であり、図22は、各種信号の波形およびタイミングを示す図である。説明の簡単のために図15（A）および（B）と共通の符号を用いる。

30

## 【0177】

図20に示すゲートドライバは、シフトレジスタを含む複数個（ $q$  個）の部分回路としてのゲートドライバ用IC（Integrated Circuit）チップ411, 412, ..., 41qを備えている。

## 【0178】

各ゲートドライバ用ICチップ411～41qは、図21に示すように、2つのシフトレジスタaおよびシフトレジスタbを有している。シフトレジスタaは、各段の出力信号  $Q_k$  の  $k$  が奇数である奇数段用シフトレジスタであり、シフトレジスタbは各段の出力信号  $Q_k$  の  $k$  が偶数である偶数段用シフトレジスタである。各ゲートドライバ用ICチップ411～41qは、さらに、シフトレジスタaおよびbの各段に対応して設けられた第1のANDゲート41および第2のANDゲート42と、第1のANDゲート41および第2のANDゲート42の出力信号  $g_1 \sim g_p$  に基づき走査信号  $G_1 \sim G_p$  を出力する出力部とを備えている。シフトレジスタaおよびbは、スタートパルス信号  $SP_{ia}$  および  $SP_{ib}$ 、クロック信号  $CK_a$  および  $CK_b$ 、ならびに出力制御信号  $OE$  を受け取る。スタートパルス信号  $SP_{ia}$  および  $SP_{ib}$ 、クロック信号  $CK_a$  および  $CK_b$  はそれぞれ対応するシフトレジスタaおよびbの入力端に独立に与えられる。シフトレジスタaおよびbのそれぞれの出力端からは、後続のゲートドライバ用ICチップに入力されるべきスタ

40

50

ートパルス信号 S P o a および S P o b がそれぞれ出力される。

【 0 1 7 9 】

奇数段用シフトレジスタ a では、第 1 の A N D ゲート 4 1 に、シフトレジスタ a の奇数段出力信号 Q k ( k は奇数 ) と、出力制御信号 O E の論理反転信号とが入力される。一方、偶数用シフトレジスタ b では、第 2 の A N D ゲート 4 2 に、シフトレジスタ b の偶数段出力信号 Q k ( k は偶数 ) と、インバータ 4 3 の出力信号すなわち出力制御信号 O E の論理反転された信号の論理反転信号とが入力される。

【 0 1 8 0 】

本構成例によるゲートドライバは、図 2 0 に示すように、上記構成の複数 ( q 個 ) のゲートドライバ用 I C チップ 4 1 1 ~ 4 1 q が、縦続接続されることによって実現される結合シフトレジスタである。すなわち、ゲートドライバ用 I C チップ 4 1 1 ~ 4 1 q 内のシフトレジスタが 1 つのシフトレジスタを形成するように、各ゲートドライバ用 I C チップ内のシフトレジスタの出力端 ( スタートパルス信号 S P o a 、 S P o b の出力端子 ) が次のゲートドライバ用 I C チップ内のシフトレジスタの入力端 ( スタートパルス信号 S P i a 、 S P i b の入力端子 ) に接続されている。ただし、先頭のゲートドライバ用 I C チップ 4 1 1 内のシフトレジスタ a および b のそれぞれの入力端には、表示制御回路 1 5 0 ( 図 1 参照 ) から対応するゲートスタートパルス信号 G S P a および G S P b が入力され、最後尾のゲートドライバ用 I C チップ 4 1 q 内のシフトレジスタの出力端は外部と未接続となっている。また、表示制御回路 1 5 0 からのゲートクロック信号 G C K a および G C K b と出力制御信号 G O E は、各ゲートドライバ用 I C チップ 4 1 1 ~ 4 1 q にクロック信号 C K a 、 C K b 、および出力制御信号 O E として共通に入力される。

10

20

30

40

【 0 1 8 1 】

次に、図 2 2 を参照して、上記ゲートドライバの動作を説明する。

【 0 1 8 2 】

表示制御回路 1 5 0 ( 図 1 参照 ) は、図 2 2 に示すように、画素データ書込パルス P w に対応する期間 T s p w だけ H レベル ( アクティブ ) となる信号をゲートスタートパルス信号 G S P a と G S P b として生成するとともに、1 水平走査期間 ( 1 H ) 毎に所定期間だけ H レベルとなるゲートクロック信号 G C K a と G C K b を生成する。ここで、ゲートスタートパルス G S P a は奇数段用ゲートスタートパルスであり、G S P b は奇数段用ゲートスタートパルスであり、何れも図 2 2 中 ( d ) として示している。ゲートクロック信号 G C K a は奇数段用ゲートクロックであり、ゲートクロック信号 G C K b は偶数段用ゲートクロックであり、何れも図 2 2 中 ( e ) として示している。

【 0 1 8 3 】

このようなゲートスタートパルス信号 G S P a 、 G S P b およびゲートクロック信号 G C K a 、 G C K b がゲートドライバに入力されると、先頭のゲートドライバ用 I C チップ 4 1 1 のシフトレジスタ a およびシフトレジスタ b のそれぞれの初段の出力信号 Q 1 および Q 2 が出力される。図 2 2 中に ( f ) として示すこの出力信号 Q 1 、 Q 2 は、各フレーム期間において、画素データ書込パルス P w に対応するパルス P q w を含む。このようなパルス P q w がゲートクロック信号 G C K a 、 G C K b に従ってゲートドライバ内の結合シフトレジスタを順次転送されていく。それに応じて結合シフトレジスタの各段から、信号波形がゲートクロック信号 G C K a 、 G C K b の立ち上がりに合わせて H レベルとなり次のゲートクロック信号 G C K a 、 G C K b の立ち上がりに合わせて L レベルとなり、順次ずれて出力される。

40

【 0 1 8 4 】

また、表示制御回路 1 5 0 は、上述のように、ゲートドライバを構成するゲートドライバ用 I C チップ 4 1 1 ~ 4 1 q に与えるべきゲートドライバ出力制御信号 G O E ( 図 2 2 中 ( g ) ) を生成する。ここで、 r 番目のゲートドライバ用 I C チップ 4 1 r に与えるべきゲートドライバ出力制御信号 G O E は、ゲートドライバ用 I C チップ 4 1 r 内のシフトレジスタのいずれかの段から画素データ書込パルス P w に対応するパルス P q w が出力されている期間で、画素データ書込パルス P w の調整のために L レベルまたは H レベルとな

50

る。これは上記所定期間で H レベルとなることに相当し、以下「書込期間調整パルス」という。なお、画素データ書込パルス  $P_w$  の調整のためにゲートドライバ出力制御信号  $G_O E$  に含まれるパルス（「書込期間調整パルス」）は、必要な画素データ書込パルス  $P_w$  に応じて、適宜調整することができる。

#### 【0185】

さらに、ゲートクロック信号  $G_C K_a$  および  $G_C K_b$  はいずれも、データ信号の極性  $P_O L$  が反転するのと同期して H レベルを維持し（H レベルで休止し）、次にデータ信号の極性が再度反転するのと同期して、クロック信号が L レベルとなり、1 H 毎に所定期間だけ H レベルとなる動作を再開する。

#### 【0186】

このゲートクロック信号  $G_C K_a$  および  $G_C K_b$  の動作に伴い、出力信号  $Q_k$  の波形  $P_q w$  の長さが変動することを利用して、各  $P_q w$  のうち画素データ書き込みパルス  $P_w$  の出力させたい期間をそれぞれ出力制御信号  $G_O E$ （「書込期間調整パルス」）で制御する。

10

#### 【0187】

各ゲートドライバ用 IC チップ 41 r ( $r = 1 \sim q$ ) では、上記のようなシフトレジスタ各段の出力信号  $Q_k$  ( $k = 1 \sim p$ )（図 22 中 (f) で示す。)、ゲートクロック信号  $G_C K_a$ 、 $G_C K_b$  およびゲートドライバ出力制御信号  $G_O E$  に基づき、第 1 の AND ゲート 41 および第 2 の AND ゲート 42 により、内部走査信号  $g_1 \sim g_p$  が生成され、それらの内部走査信号  $g_1 \sim g_p$  が出力部でレベル変換されて、ゲートバスラインに供給すべき走査信号電圧  $G(1)$ （または、 $g_1$  と表記）～ $G(p)$ （または、 $V_{gq}$  と表記）が出力される。これにより、図 22 (i) として示すように、ゲートバスライン  $G_L 1 \sim G_L m$  に順次、画素データ書込パルス  $P_w$  が印加される。

20

#### 【0188】

##### [データの並べ替え]

次に、図 23、図 24 A および図 24 B を参照して、データの並べ替え方法について説明する。ここでは、垂直走査期間  $V - t_{total}$  が 1125 H、有効表示期間  $V - Disp$  が 1080 H、垂直帰線期間が 45 H の例を示す。

#### 【0189】

図 23 は並べ替え回路を示す概略ブロック図である。図 24 A はデータの並べ替えの方法を説明するための模式図であり、図 24 B は図 24 A の点線で囲った部分 y の拡大図である。

30

#### 【0190】

図 23 に示すように、並べ替え回路 550 は、並べ替え制御回路 552、奇数ライン用並べ替え用メモリ 554 A および偶数ライン用並べ替え用メモリ 554 B を備えている。並べ替え回路 550 は、例えば図 1 に示した表示制御回路 150 内に設けられる。

#### 【0191】

並べ替え制御回路 552 には、表示すべき画像データと、画像データと同期する垂直同期信号および水平同期信号と、表示動作を制御するための制御信号とが入力される。入力された画像データをライン毎に奇数ラインと偶数ラインに分離し、それぞれの画像データを奇数ライン用の並べ替え用メモリ 554 A と偶数ライン用の並べ替え用メモリ 554 B とに書き込む。

40

#### 【0192】

一定期間、画像データを並べ替え用メモリ 554 A および 554 B へ書き込んだ後、並べ替え制御回路 552 は奇数ライン用の並べ替え用メモリ 554 A からデータを連続して読み出し、その後続けて、偶数ライン用の並べ替え用メモリ 554 B からデータを読み出す。

#### 【0193】

このときの、例えば、1 フレームを第 1 サブフレームと第 2 サブフレームに分けるソースライン反転駆動では、少なくとも有効表示期間  $V - Disp$ （例えば 1080 H）の半分

50

以上（例えば540H以上）の画像データを奇数・偶数ライン用の各並べ替え用メモリ554Aおよび554Bに書き込んだのちにデータの読み出しを開始するように、並べ替え制御回路552内でデータ数をカウントして制御する。ブロック反転駆動においても、第1、第2、第3、第4の各サブフレームのライン数に応じて並べ替え制御回路552内でデータ数をカウントして、奇数・偶数の各並べ替え用メモリ554Aおよび554Bからデータを読み出すように設定しておく。

#### 【0194】

例として、図24Bの(a)入力信号に示すように、並べ替え制御回路552に画像データが入力されると、(b)に示すように、奇数ライン用の並べ替え用メモリと偶数ライン用の並べ替え用メモリとに順次データを振り分けて書き込む。ここで示す例の場合、 $N_{sv} = 10$ であるため、少なくとも10ライン以上のデータを並べ替え用メモリに取り込んだ後に、順次入力されるデータを並べ替え用メモリに取り込む作業を継続したまま、奇数ライン用の並べ替え用メモリからのデータの読み出しを開始する。10

#### 【0195】

このとき、まず奇数ライン用の並べ替え用メモリから10ライン分(1、3、5、…、19)のデータを連続して読み出し、次に偶数ライン用の並べ替え用メモリから10ライン分(2、4、6、…、20)のデータを連続して読み出す。その後もう一度、偶数ライン用の並べ替え用メモリから10ライン分(22、24、26、…、40)のデータを連続して読み出し、再び、奇数ライン用の並べ替え用メモリから10ライン分(21、23、25、…、39)のデータを連続して読み出す。この一連の動作を繰り返し行うように並べ替え制御回路552によって制御することで、最終行まで順次、並べ替え用メモリからの読み出しを行う。20

#### 【0196】

なお、図24Aの例では、有効表示期間 $V - Disp (1080H)$ が(20H)で割り切れるため、最終行付近の行のデータについても同じ手順で並べ替え可能である。 $V - Disp$ がで割り切れない場合は、 $V - Disp$ をで割った余りの行数分を偶数および奇数の行に分けて、各並べ替え用メモリにデータを書き込み、最終行付近の偶数・奇数ラインだけ読み出す周期を変更しておけばよい。

#### 【0197】

〔テレビジョン受像機について〕

30

本発明に係る液晶表示装置をテレビジョン受像機に使用した例について説明する。

#### 【0198】

図25(a)は、テレビジョン受像機の表示装置800の構成を示すブロック図である。この表示装置800は、Y/C分離回路80と、ビデオクロマ回路81と、A/Dコンバータ82と、液晶コントローラ83と、液晶パネル84と、バックライト駆動回路85と、バックライト86と、マイコン(マイクロコンピュータ)87と、階調回路88とを備えている。なお、上記液晶パネル84は、アクティブマトリクス型の画素アレイからなる表示部と、その表示部を駆動するためのソースドライバおよびゲートドライバを含んでいる。

#### 【0199】

上記構成の表示装置800では、まず、テレビジョン信号としての複合カラー映像信号S<sub>CV</sub>が外部からY/C分離回路80に入力され、そこで輝度信号と色信号に分離される。これらの輝度信号と色信号は、ビデオクロマ回路81にて光の3原色に対応するアナログRGB信号に変換され、さらに、このアナログRGB信号はA/Dコンバータ82により、デジタルRGB信号に変換される。このデジタルRGB信号は液晶コントローラ83に入力される。また、Y/C分離回路80では、外部から入力された複合カラー映像信号S<sub>CV</sub>から水平および垂直同期信号も取り出され、これらの同期信号もマイコン87を介して液晶コントローラ83に入力される。40

#### 【0200】

液晶コントローラ83は、A/Dコンバータ82からのデジタルRGB信号(上記実施

50

形態におけるデジタルビデオ信号 D v に相当) に基づきドライバ用データ信号を出力する。また、液晶コントローラ 8 3 は、液晶パネル 8 4 内のソースドライバおよびゲートドライバを上記実施形態と同様に動作させるためのタイミング制御信号を、上記同期信号に基づいて生成し、それらのタイミング制御信号をソースドライバおよびゲートドライバに与える。また、階調回路 8 8 では、カラー表示の 3 原色 R, G, B それぞれの階調電圧が生成され、それらの階調電圧も液晶パネル 8 4 に供給される。

#### 【0201】

液晶パネル 8 4 では、これらのドライバ用データ信号、タイミング制御信号および階調電圧に基づき内部のソースドライバやゲートドライバ等により駆動用信号(データ信号、走査信号等)が生成され、それらの駆動用信号に基づき内部の表示部にカラー画像が表示される。なお、この液晶パネル 8 4 によって画像を表示するには、液晶パネル 8 4 の後方から光を照射する必要がある。この表示装置 8 0 0 では、マイコン 8 7 の制御の下にバックライト駆動回路 8 5 がバックライト 8 6 を駆動することにより、液晶パネル 8 4 の裏面に光が照射される。

10

#### 【0202】

上記の処理を含め、システム全体の制御はマイコン 8 7 が行う。なお、外部から入力される映像信号(複合カラー映像信号)としては、テレビジョン放送に基づく映像信号のみならず、カメラにより撮像された映像信号や、インターネット回線を介して供給される映像信号等も使用可能であり、この表示装置 8 0 0 では、様々な映像信号に基づいた画像表示が可能である。

20

#### 【0203】

上記構成の表示装置 8 0 0 でテレビジョン放送に基づく画像を表示する場合には、図 2 5 (b) に示すように、当該表示装置 8 0 0 にチューナ部 9 0 が接続される。このチューナ部 9 0 は、アンテナ(不図示)で受信した受信波(高周波信号)の中から受信すべきチャンネルの信号を抜き出して中間周波信号に変換し、この中間周波数信号を検波することによってテレビジョン信号としての複合カラー映像信号 S c v を取り出す。この複合カラー映像信号 S c v は、既述のように表示装置 8 0 0 に入力され、この複合カラー映像信号 S c v に基づく画像が当該表示装置 8 0 0 によって表示される。

#### 【0204】

なお、上記の実施形態においては、互いに異なる画素に属し、且つ列方向に隣接副画素が C S バスラインを共有するタイプのマルチ画素構造を例示したが、本発明が適用できるマルチ画素構造はこれに限られず、副画素ごとに電気的に独立な C S バスラインを有する構成にも適用でき、 C S バスラインと副画素との対応関係に制限を受けない。ただし、ここで例示した C S バスラインを隣接する副画素間で共有するタイプ以外のマルチ画素構造を採用した場合には、 C S 電圧の選択の自由度が高いので、個々の C S 電圧の波形を個別に設定することができる。

30

#### 【0205】

次に、図 2 6 および図 2 7 を参照して、副画素ごとに電気的に独立な C S バスラインを有する液晶表示装置に本発明を適用した場合の実施形態の 1 例を説明する。

40

#### 【0206】

図 2 6 は、ダミーゲートバスラインを有さず、 N s v = 1 0 ( = 2 0 ) の場合について、画素行の番号(1 ~ 4 0)、書き込み順(走査する画素行の順序を示す番号(1 ~ 1 0, 1 1 ~ 3 0, 3 1 ~ 4 0))と、各画素行における明暗副画素の配置、ソース信号電圧、ゲート信号電圧および C S 電圧のタイミングチャートを示している。ゲート信号電圧は、ゲートオンパルス P w に対応する部分だけを図示している。

#### 【0207】

この方法では、奇数行を + 極性で走査したあと、偶数行を - 極性で書き込む。簡単のためにソース信号電圧の振幅は一定としている。 C S 電圧の振幅は、隣接する行の 2 つの画素の一方の副画素において、共有している C S バスライン、たとえば 1 行目の画素と 2 行目の画素で共有している C S \_ 2 ラインにおいて、前記 2 つの画素の書き込みが両方とも

50

終わった後に、CS電圧をHレベル (V<sub>C</sub>S<sub>H</sub>) からLレベル (V<sub>C</sub>S<sub>L</sub>) に1回だけ変化させる。この例では、奇数行と偶数行の書き込みの間で、CS電圧のレベルを変化させない。例えば、2行目の画素を書き込むタイミングを示すPw (図中の丸で囲んでいる) の位置におけるCS電圧のレベルは、1行目の画素を書き込むタイミングを示すPwの位置におけるCS電圧のレベルと同じである。すなわち、CS電圧は、偶数行に書き込む期間 (第1サブ垂直走査期間) において第jゲートバスラインに供給されるゲート信号電圧がハイからローに変化した時点から、奇数行に書き込む期間 (第2サブ垂直走査期間) において第j+1ゲートバスラインに供給されるゲート信号電圧がハイからローに変化する時間までの間に、極性が変化しない。

## 【0208】

10

図13Aや図13Bに示した例では、第1サブ垂直走査期間において第jゲートバスライン (例えば第1行、書き込み順は1) に供給されるゲート信号電圧がハイからローに変化した時点から、第2サブ垂直走査期間において第j+1ゲートバスライン (例えば第2行、書き込み順は11) に供給されるゲート信号電圧がハイからローに変化する時間までの間に、CS電圧の極性が2回変化しているのに対し、図26に示した例では0回である。この場合においても、図26に示すように、明暗副画素の並びを明暗 明暗 明暗 明暗・・・の順にすることができる、ジャギーを防止できる。

## 【0209】

20

図13Aおよび13Bを参照するなどして、ソース信号電圧の極性が互いに異なる連続する2つのサブ垂直走査期間を含み、同じ垂直走査期間に属する第1サブ垂直走査期間と第2サブ垂直走査期間におけるソース信号電圧の極性が互いに異なる場合、CS電圧は、第1サブ垂直走査期間において第jゲートバスラインに供給されるゲート信号電圧がハイからローに変化した時点から、第2サブ垂直走査期間において第j+1ゲートバスラインに供給されるゲート信号電圧がハイからローに変化する時間までの間に、極性が偶数回 (2回以上) 変化すればよいことを説明したが、ここに示したように、副画素ごとに電気的に独立なCSバスラインを有する場合には、極性の変化は0回であってもよい。すなわち、偶数が0を含むと考えればよい。

## 【0210】

30

このような構成および駆動方法を採用すると、データ信号を同一極性で書き込む行数が少ないと有利となる。図13Aおよび図13Bの方式では、データ信号を同一極性で書き込む行数が少ないと、CS電圧の極性が反転する回数が多くなるので、CS電圧を生成するCSコントロール回路での消費電力が増大してしまう。これに対して、図26の方式では、CS電圧の極性が反転する回数が1回であり、CSコントロール回路での消費電力を抑えることができる。

## 【0211】

40

図27を参照して、図26に示した駆動方法の変形例を説明する。図27は、図26と同様に、ダミーゲートバスラインを有さず、N<sub>SV</sub> = 10 ( = 20 ) の場合について、画素行の番号 (1~40) 、書き込み順 (走査する画素行の順序を示す番号 (1~10、11~30、31~40)) と、各画素行における明暗副画素の配置、ソース信号電圧、ゲート信号電圧およびCS電圧のタイミングチャートを示している。ゲート信号電圧は、ゲートオンパルスPwに対応する部分だけを図示している。

## 【0212】

図26に示した駆動方法では、先に書き込む行 (例えば1行目) と後に書き込む行 (例えば2行目) とで、ゲート信号電圧がハイからローに変化した後、CS電圧のレベルが最初に変化するまでの時間 (突上げ / 突き下げを受けるタイミング) が異なる。このため、画素に印加される実効電圧が1行ごとに異なり、その結果、1行毎に輝度むらが現れるおそれがあった。

## 【0213】

50

上記問題を解決するためには、データ信号の極性反転周期を短くすることが考えられるが、そうするとデータ信号の極性反転回数が増えるので、データドライバでの消費電力が

増加する、あるいは画素の充電がし難い行が増えるというデメリットがある。例えば、1水平期間（1H）の時間が短いと、データ信号の極性反転時に実際の電圧波形が鈍ってしまい、極性反転後に画素を充電し難くなる。

#### 【0214】

図27に示す駆動方法においては、隣接する偶奇行の2つの画素の書き込みの間（すなわち、第1サブ垂直走査期間において第jゲートバスラインに供給されるゲート信号電圧がハイからローに変化した時点から、第2サブ垂直走査期間において第j+1ゲートバスラインに供給されるゲート信号電圧がハイからローに変化する時間までの間）に、2つの画素行が共有しているCSバスラインに供給するCS電圧のレベルを2回変化させている（ここでは2回のレベル変化は2回の極性変化である。）。なお、CS電圧の上記レベル変化（極性変化）の回数は2回以上であっても良い。後の画素の書き込み終了後（j+1行）は、CS電圧のレベルをセンター電位Vcscにする。ここで、CS電圧のセンター電位Vcscは、Vcsの時間平均である。CS電圧の極性が変化する部分の波形が2つのレベル間を振動するデューティ比が1:1の振動波形である場合、センター電位Vcscは、CS電圧の高電圧側のレベルと低電圧側のレベルのちょうど中間のレベルである。典型的には、Vcscは、対向電極の電位であるVcomとほぼ等しい。

10

#### 【0215】

図27と図26とを比較すれば分かるように、図27の駆動方法においては、先に書き込む行（例えば1行目）と後に書き込む行（例えば2行目）とで、ゲート信号電圧がハイからローに変化した後、CS電圧のレベルが最初に変化するまでの時間（突上げ/突き下げを受けるタイミング）がほぼ等しくなっている。その結果、図26に示した駆動方法で発生するおそれのあった1行毎のむらは、図27の駆動方法によると抑制することができる。

20

#### 【0216】

上述した本発明の実施形態によると、マルチ画素技術にソースライン反転駆動法およびまたはブロック反転駆動法を適用しても、表示品位の低下が抑制され得る液晶表示装置が提供される。

#### 【0217】

一方、視点を変えると、上記の実施形態の液晶表示装置は、従来のブロック反転駆動において、列方向（ソースバスラインに沿った方向）に隣接する画素行ごとに生じる輝度むらが発生するという問題を解決している。以下に、従来のブロック反転駆動における問題点と、上記の実施形態の液晶表示装置がこの問題を解決する理由を説明する。

30

#### 【0218】

まず、図28および図29を参照して、画素分割構造を有しない従来の液晶表示装置においてブロック反転駆動を行った場合に列方向（ソースバスラインに沿った方向）に隣接する画素行ごとに生じる輝度むらが発生する原因を説明する。

#### 【0219】

図28は、画素分割構造を有しない従来の液晶表示装置をブロック反転駆動した場合の画素へのソース信号電圧の書き込み極性（括弧内の極性は前フレームの画素の極性）と、列方向に隣接する画素間のカップリングによる電圧変化（図中の矢印）とを示している。また、書き込みのタイミングを示すゲートオンパルスPwを模式的に示している。

40

#### 【0220】

図28の3行目の画素に着目する。現フレームで3行目の画素にソース信号電圧が+極性で書き込まれ、画素が保持する電圧が-極性から+極性に変化する。その後、上側に隣接する2行目の画素にソース信号電圧が-極性で書き込まれると、2行目の画素が保持する電圧は+極性から-極性に変化する。このとき、列方向に隣接する画素間のカップリング（容量結合）のために、3行目の画素の電圧は突き下げられる（図28中の矢印AW1参照）。続いて、下側に隣接する4行目の画素にソース信号電圧が-極性で書き込まれると、4行目の画素が保持する電圧は+極性から-極性に変化する。このときにも3行目の画素の電圧は突き下げられる（図28中の矢印AW2参照）。このように、3行目の画素

50

は、現フレームでソース信号電圧が書き込まれた後、上下に隣接する偶数行にソース信号電圧が逆極性で書き込まれる際に2回突き下げを受ける。すなわち、3行目の画素は1フレーム内で2回電圧の突き下げを受ける。その結果、1行ごとの輝度むらが観察されるおそれがある。

#### 【0221】

次に図28の10行目の画素に着目する。現フレームで10行目の画素にソース信号電圧が-極性で書き込まれ、画素が保持する電圧が+極性から-極性に変化する。その後、上側に隣接する9行目の画素にソース信号電圧が+極性で書き込まれると、9行目の画素が保持する電圧は-極性から+極性に変化する。このとき、列方向に隣接する画素間のカップリング(容量結合)のために、10行目の画素の電圧は突き上げられる(図28中の矢印AW3参照)。続いて、下側に隣接する11行目の画素にソース信号電圧が+極性で書き込まれると、11行目の画素が保持する電圧は-極性から+極性に変化する。このときにも10行目の画素の電圧は突き上げられる(図28中の矢印AW4参照)。このように、10行目の画素は、現フレームでソース信号電圧が書き込まれた後、上下に隣接する行の画素にソース信号電圧が逆極性で書き込まれる際に2回突き上げを受ける。すなわち、10行目の画素は1フレーム内で2回電圧の突き上げを受ける。

10

#### 【0222】

このように10行目の画素は、3行目の画素とは逆に、1フレーム内で2回電圧の突き上げを受けるので、3行目の画素が属するブロックと10行目の画素が属するブロックとの間で輝度むらが生じるおそれがある。

20

#### 【0223】

次に、図28の8行目の画素に着目する。現フレームで8行目の画素にソース信号電圧が書き込まれたとき、上側に隣接する7行目の画素へ書き込みは既に終わっているので、8行目の画素に保持される電圧が7行目の画素の影響を受けることはない。一方、下側に隣接する9行目の画素に+極性でソース信号電圧が書き込まれると、9行目の画素が保持する電圧は-極性から+極性に変化するので、8行目の画素の電圧は突き上げられる。このようにブロックの境界にある8行目の画素は、1回だけ電圧の突き上げを受ける。このように、8行目の画素のようにブロックの境界にある画素は、当該ブロック内のそれ以外の画素(例えば10行目)とは、電圧の突き上げを受ける回数が異なるので、輝度むらとして観察されるおそれがある。

30

#### 【0224】

上述のような輝度むらが発生すると、例えば、図29に示すような、横筋むらとして観察されるおそれがある。図29は、従来の画素分割構造を有しない液晶表示装置をブロック反転駆動によって全面に中間調を表示したときのあるフレームの表示状態を模式的に示す図である。図29に示すように、従来の液晶表示装置にブロック反転駆動を行うと、1行ごとの横筋が見られ、また、3行目の画素が属するブロックと10行目の画素が属するブロックとの間の輝度むらも見られる。さらに、1行目や8行目の画素のようにブロックの境界にある画素と当該ブロック内のそれ以外の画素との間の輝度むらも観察される。

#### 【0225】

液晶表示装置をマルチ画素構造とすることによって上記の問題が軽減され、ブロック反転駆動を実用化できる。画素を電気的に互いに独立な複数の副画素に分割すると、列方向に隣接した画素に供給されるソース信号電圧の変化による、電圧の突き上げまたは突き下げは1つの副画素にしか影響しないからである。

40

#### 【0226】

以下、図31に示す画素分割構造を有する液晶表示装置をブロック反転駆動する場合について図30を参照して説明する。

#### 【0227】

図31に示す画素分割構造において、第1副画素SP1および第2副画素SP-2は、第1副画素SP-1および第2副画素SP-2が含まれる画素Pに関連付けられたゲートバスライン12を間に介して配列されており、図2に示した等価回路で表される。すなわ

50

ち、図31に示す画素分割構造は、上記の実施形態の液晶表示装置と同じであり得る。共通の構成要素は同じ参照符号で示しここでは説明を省略する。

【0228】

図30は図28に対応する図であり、画素分割構造を有する液晶表示装置にブロック反転駆動を行った場合の画素へのソース信号電圧の書き込み極性（括弧内の極性は前フレームの画素の極性）と、列方向に隣接する画素間のカップリングによる電圧変化（図中の矢印）とを示している。それぞれの画素Pは第1副画素SP-1と第2副画素SP-2とを有しており、書き込み極性および電圧変化を副画素ごとに示している。

【0229】

図30の3行目の画素に着目する。現フレームで3行目の画素にソース信号電圧が+極性で書き込まれ、画素（すなわち2つの副画素SP-1とSP-2）が保持する電圧が-極性から+極性に変化する。その後、上側に隣接する2行目の画素にソース信号電圧が-極性で書き込まれると、2行目の画素（すなわち2つの副画素SP-1とSP-2）が保持する電圧は+極性から-極性に変化する。このとき、列方向に隣接する画素間のカップリング（容量結合）のために、3行目の画素の電圧は突き下げられる（図30中の矢印AW5参照）。ここで、3行目の画素と2行目の画素との間でカップリングしているのは、3行目の画素の第1副画素SP-1と2行目の画素の第2副画素SP-2とだけである。従って、2行目の画素の電圧の影響を受けて、電圧が突き下げられるのは第3行目の画素の第1副画素SP-1だけである。続いて、下側に隣接する4行目の画素にソース信号電圧が-極性で書き込まれると、4行目の画素が保持する電圧は+極性から-極性に変化する。このときにも3行目の画素の電圧は突き下げられる（図30中の矢印AW6参照）。ここで電圧の突き下げを受けるのは、3行目の画素の第2副画素SP-2だけである。

10

20

30

【0230】

このように、3行目の画素は、画素全体としては、1フレーム内で2回電圧の突き下げを受けるが、1回目の突き下げは第1副画素SP-1だけであり、2回目の突き下げは第2副画素SP-2のみである。従って、電圧の変化（輝度の変化となって現れる）を面積平均で考えると、1つの画素が1回の突き下げを受けるのと同等である。したがって、画素分割構造を採用することによって、列方向（ソースバスラインに沿った方向）に隣接する2つの画素間のカップリングの影響による電圧の変動を低減させることができるので、結果として、画素全体の輝度変化を抑制し、上記の輝度むらの発生を抑制することができる。

40

【0231】

なお、図31に示した画素分割構造において、CSバスライン13aおよび13bを電気的に互いに独立とすれば、上記の実施形態の液晶表示装置について説明したように、特性の視野角依存性を改善することができる。しかしながら、ブロック反転駆動における輝度むらを抑制するという観点からは、CSバスライン13aおよび13bを電気的に互いに独立とする必要はなく、副画素電極11aと11bとをそれぞれ独立なTFT16aと16bとを介してソースバスライン14に接続しておきさえすればよい。従って、副画素SP-1と副画素SP-2とが同じ輝度を表示するように構成してもよい。また、CSバスライン13a、13bをソースバスラインに沿って隣接する2つの画素の間に設けることによって、画素のカップリングを低減することができる。

40

【0232】

ソースバスラインに沿って隣接する2つの画素の間のカップリングを低減するためには、CSバスライン13a、13bに代えて、所定の電位に制御される補助配線を設けても良い。補助配線に供給する電圧は、対向電極に供給される電圧（Vcom）と同じであることが好ましい。なお、CSバスライン（または補助配線）13aおよび13bを省略することもできる。

【0233】

また、図32に示す画素分割構造を採用しても良い。図32に示す画素は、第1副画素SP-1と第2副画素SP-2とを有しており、第2副画素電極11bは列方向において

50

第1副画素電極11aに挟まれている。第1副画素電極11aは、第2副画素電極11bの上下に位置する部分を連結する部分を有しており、全体としてはコの字形状を有している。なお、第1副画素電極11aに接続されているTFT16aと第1副画素電極11bに接続されているTFT16bは、それぞれ独立のゲートバスライン12a、12bによってON/OFF制御される。

#### 【0234】

図32に示す画素分割構造を採用すると、第1副画素SP-1だけが列方向に隣接する画素とカップリングするので、隣接画素による電圧の突き上げ、突き下げの影響は、第1副画素SP-1だけが受け、第2副画素SP-2は影響を受けない。従って、画素全体の輝度変化をさらに抑制できるので、輝度むらをさらに効果的に抑制することができる。もちろん、このような画素分割構造を採用した場合においても、第1副画素SP-1と第2副画素SP-2とに異なる輝度を表示させることによって、先の実施形態で説明した効果を得ることができる。

10

#### 【0235】

次に、先の実施形態で説明した、副画素が互いに異なる輝度を呈することが出来るように構成した画素分割構造を液晶表示装置にロック反転駆動を適用する場合の好ましい実施形態を説明する。以下では、TFTをオフするタイミングとCS電圧の位相との関係、具体的には、CS幹線と各CSバスラインとの接続関係について説明する。ここでは、CS電圧の振動周期を長くすることができるという利点を有している、特許文献3に記載されているCS幹線の接続形態を採用する。以下の説明において、特許文献3にならって、CS電圧が有する振動波形（典型的にはデューティ比が1:1）を発生するためCS幹線と各CSバスラインとの接続周期を $2 \times K \times L \times H$ （Kは正の整数、Lは電気的に独立なCS幹線の数、Hは一水平走査期間）で表することにする。CS電圧が有する振動波形の周期は最大で $2 \times K \times L \times H$ とすることができます。

20

#### 【0236】

図33に示すCS幹線の接続形態は、L=12、K=1でCS幹線と各CSバスラインとの接続が24本の場合である。

#### 【0237】

図33を見ると、各CSバスラインはCS1～CS12の12本のCS幹線のいずれかに接続されている。また、各CSバスラインは、互いに異なる画素に属し且つ列方向に隣接する2つの副画素に共通に関連付けられている。すなわち、各CSバスラインは、互いに異なる画素に属し且つ列方向に隣接する2つの副画素のそれぞれの補助容量対向電極に接続されている。

30

#### 【0238】

具体的にみると、第1行の画素の上側の副画素SP-1の補助容量対向電極が接続されているCSバスラインはCS幹線CS1に接続されており、第1行の画素の下側の副画素SP-2の補助容量対向電極が接続されているCSバスラインはCS幹線CS2に接続されている。第2行の画素の上側の副画素SP-1の補助容量対向電極が接続されているCSバスラインは、第1行の画素の下側の副画素SP-2の補助容量対向電極が接続されているCSバスラインと同じ（共通）である。第2行の画素の下側の副画素SP-2の補助容量対向電極が接続されているCSバスラインはCS幹線CS3に接続されており、これは、第3行の画素の上側の副画素SP-1の補助容量対向電極が接続されているCSバスラインと共通である。CS幹線CS4以降もこの関係を維持したまま、CS幹線CS12が第12行の画素の上側の副画素SP-1に関連付けられている。第12行の画素の下側の副画素SP-2に関連付けられたCSバスラインは、CS幹線CS2に接続されており、第13行の画素の上側の副画素SP-1にも関連付けられている。第13行の画素の下側の副画素SP-2に関連付けられるCSバスラインはCS幹線CS1に接続されている。第25行～第48行以降の画素は、第1行～第24行の画素と同じ接続形態を周期的に繰り返す。すなわち、CSバスラインの接続形態は24本のCSバスラインを1周期とする周期性を有している。

40

50

## 【0239】

この接続形態を表5にまとめる。表5において、CS幹線CS1に接続されるCSバスラインとして、CSBL<sub>—</sub>(n-1)B, (n)AとCSBL<sub>—</sub>(n+12)B, (n+13)Aと記載している。ここで、CSBL<sub>—</sub>(n-1)B, (n)Aは、n-1行の画素のB副画素(下側副画素)およびn行の画素のA副画素(上側副画素)に関連付けられたCSバスラインを表しており、CSBL<sub>—</sub>(n+12)B, (n+13)Aは、n+12行の画素のB副画素(下側副画素)およびn+13行の画素のA副画素(上側副画素)に関連付けられたCSバスラインを表している。nは、1、25、49…であり、n=1の場合が図33に示されている。

## 【0240】

10

## 【表5】

L=12, K=1

| CS幹線 | CS幹線に接続されるCSバスライン                                                        |
|------|--------------------------------------------------------------------------|
| CS1  | CSBL <sub>—</sub> (n-1)B, (n)A<br>CSBL <sub>—</sub> (n+12)B, (n+13)A     |
| CS2  | CSBL <sub>—</sub> (n)B, (n+1)A<br>CSBL <sub>—</sub> (n+11)B, (n+12)A     |
| CS3  | CSBL <sub>—</sub> (n+1)B, (n+2)A<br>CSBL <sub>—</sub> (n+14)B, (n+15)A   |
| CS4  | CSBL <sub>—</sub> (n+2)B, (n+3)A<br>CSBL <sub>—</sub> (n+13)B, (n+14)A   |
| CS5  | CSBL <sub>—</sub> (n+3)B, (n+4)A<br>CSBL <sub>—</sub> (n+16)B, (n+17)A   |
| CS6  | CSBL <sub>—</sub> (n+4)B, (n+5)A<br>CSBL <sub>—</sub> (n+15)B, (n+16)A   |
| CS7  | CSBL <sub>—</sub> (n+5)B, (n+6)A<br>CSBL <sub>—</sub> (n+18)B, (n+19)A   |
| CS8  | CSBL <sub>—</sub> (n+6)B, (n+7)A<br>CSBL <sub>—</sub> (n+17)B, (n+18)A   |
| CS9  | CSBL <sub>—</sub> (n+7)B, (n+6)A<br>CSBL <sub>—</sub> (n+20)B, (n+21)A   |
| CS10 | CSBL <sub>—</sub> (n+8)B, (n+7)A<br>CSBL <sub>—</sub> (n+19)B, (n+20)A   |
| CS11 | CSBL <sub>—</sub> (n+9)B, (n+10)A<br>CSBL <sub>—</sub> (n+22)B, (n+23)A  |
| CS12 | CSBL <sub>—</sub> (n+10)B, (n+11)A<br>CSBL <sub>—</sub> (n+21)B, (n+22)A |

但し n=1, 25, 49, ...

## 【0241】

表5から、図33に示すCSバスラインの接続は、

CSBL<sub>—</sub>(p)B, (p+1)A

と

CSBL<sub>—</sub>(p+13)B, (p+14)A

或いは

C S B L \_ ( p + 1 ) B , ( p + 2 ) A

と

C S B L \_ ( p + 1 2 ) B , ( p + 1 3 ) A

但し、 $p = 1, 3, 5, \dots$  もしくは  $p = 0, 2, 4, \dots$

の組が電気的に等しい C S バスラインとなっている事がわかる。

#### 【0242】

これを、前述のパラメータ L, K を用いて示せば、任意の p について、

C S B L \_ ( p + 2 × ( K - 1 ) ) B , ( p + 2 × ( K - 1 ) + 1 ) A

と

C S B L \_ ( p + 2 × ( K - 1 ) + K × L + 1 ) B , ( p + 2 × ( K - 1 ) + K × L + 2 ) A 10

或いは、

C S B L \_ ( p + 2 × ( K - 1 ) + 1 ) B , ( p + 2 × ( K - 1 ) + 2 ) A

と

C S B L \_ ( p + 2 × ( K - 1 ) + K × L ) B , ( p + 2 × ( K - 1 ) + K × L + 1 ) A

の何れかで表される C S バスラインの組を電気的に等価にすれば良いことがわかる。但し、p は  $p = 1, 3, 5, \dots$  もしくは  $p = 0, 2, 4, \dots$  である。

#### 【0243】

まず、図 3 3 に示す C S 幹線の接続形態を有する液晶表示装置をドット反転駆動する場合、C S 電圧（電気的に独立な C S 幹線の数は 12）の位相と TFT がオフされる（ゲートがオフされるともいう。）タイミングとの関係は図 3 4 に示すようになる。TFT がオフされるタイミングは、ゲートオンパルス Pw の立ち下りで示している。ここで例示する C S 電圧は、ハイレベルとローレベルの 2 つのレベルからなる矩形波（デューティ比 1 : 1）を含んでいる。ドット反転駆動の場合、C S 電圧が有する振動波形（デューティ比が 1 : 1）の周期は  $2 \times K \times L \times H$  で表され、図 3 4 に示す場合 L = 12, K = 1 で 24H となる。なお、対向電極の電位 Vcom を基準にすると、典型的には C S 電圧のハイレベルは正極性、ローレベルは負極性であるので、ここで例示する C S 電圧のレベルの変化は、C S 電圧の極性変化を伴う。

#### 【0244】

図 3 4 に示すように、ドット反転駆動する場合、ゲートが順次 ON していく。すなわち、ゲートオンパルス Pw が 1H ずつ遅れて順次に印加されていく。例えば、ゲートバスライン G1 から供給される Pw1 によって書き込みのタイミングが制御される 1 行目の画素の第 1 副画素 SP-1 の補助容量には C S 電圧 CS1（図 3 3 の C S 幹線 CS1 から供給される C S 電圧を意味する。以下同様）が供給され、副画素 SP-2 の補助容量には C S 電圧 CS2 が供給される。また、ゲートバスライン G2 から供給される Pw2 によって書き込みのタイミングが制御される 2 行目の画素の第 1 副画素 SP-1 の補助容量には C S 電圧 CS2 が供給され、副画素 SP-2 の補助容量には C S 電圧 CS3 が供給される。このとき、Pw1 が立ち下がってから CS1 の振動波形が立ち上がるまでの時間を t1、Pw2 が立ち下がってから CS2 の振動波形が立ち下がるまでの時間を t2、Pw3 が立ち下がってから CS3 の振動波形が立ち上がるまでの時間を t3 とする。

#### 【0245】

一方、図 3 3 に示した C S 幹線の接続形態を有する液晶表示装置をブロック反転駆動する場合、C S 電圧（電気的に独立な C S 幹線の数は 12）の位相と TFT がオフされるタイミングとの関係は図 3 5 に示すようになる。ブロック反転駆動では C S 電圧が有する振動波形（デューティ比が 1 : 1）の周期は  $K \times L \times H$ （K は正の整数、L は電気的に独立な C S 幹線の数、H は一水平走査期間）で表され、図 3 5 に示す場合 L = 12, K = 1 で 12H となる。すなわち、ブロック反転駆動を行うと、奇数ラインと偶数ラインで飛び越し走査を行うので、TFT がオフされるタイミング（Pw が立ち下がるタイミング）と C S 電圧のレベルが切り替わるタイミングとの差が小さくなる。

20

30

40

50

## 【0246】

例えば、図35において、Pw2が立ち下がってからCS2の振動波形が立ち下がるまでの時間をt4、Pw2が立ち下がってからCS3の振動波形が立ち上がるまでの時間をt5とする。図34と図35とを比較すると、TFTがオフされた後にCS電圧の電圧レベルが最初に変化するまでの時間は、ドット反転駆動(図34)では、最大2H(t3-t2)異なるのに対し、ブロック反転駆動(図35)では、最大1H(t5-t4)であり、ブロック反転駆動の方が上記の時間の差が1H少ない。このように、ブロック反転駆動を行うと、ゲート信号電圧がハイからローに変化した時点からCS電圧のレベルが最初に変化するまでの時間の画素行による差がドット反転駆動の場合よりも小さくなる。ブロック反転駆動することで上記の差が小さくなるので、CS電圧のレベル変化による突き上げ突き下げ電圧を受けた画素電圧の1フレーム期間(1F)にわたっての実効値の各行の差を小さくでき、輝度むらを防止できる。

10

## 【0247】

また、ブロック反転駆動を行う場合、CS電圧の振動波形の周期はドット反転駆動の場合の半分となる。従って、CS幹線の数(すなわちCS電圧の種類)を増やすずに、CS電圧の振動の周期を長くするために、図36に示すようなCS幹線の接続形態を採用することができる。

20

## 【0248】

図36に示すCS幹線の接続形態は、L=12、K=2でCS幹線と各CSバスラインとの接続周期が48本の場合である。

## 【0249】

図36を見ると、各CSバスラインはCS1～CS12の12本のCS幹線のいずれかに接続されている。また、各CSバスラインは、互いに異なる画素に属し且つ列方向に隣接する2つの副画素に共通に関連付けられている。すなわち、各CSバスラインは、互いに異なる画素に属し且つ列方向に隣接する2つの副画素のそれぞれの補助容量対向電極に接続されている。

30

## 【0250】

具体的にみると、第1行の画素の上側の副画素SP-1の補助容量対向電極が接続されているCSバスラインはCS幹線CS1に接続されており、第1行の画素の下側の副画素SP-2の補助容量対向電極が接続されているCSバスラインはCS幹線CS2に接続されている。第2行の画素の上側の副画素SP-1の補助容量対向電極が接続されているCSバスラインは、第1行の画素の下側の副画素SP-2の補助容量対向電極が接続されているCSバスラインと同じ(共通)である。第2行の画素の下側の副画素SP-2の補助容量対向電極が接続されているCSバスラインはCS幹線CS1に接続されており、これは、第3行の画素の上側の副画素SP-1の補助容量対向電極が接続されているCSバスラインと共にである。第4行の画素の上側の副画素SP-1の補助容量対向電極が接続されているCSバスラインは、第3行の画素の下側の副画素SP-2の補助容量対向電極が接続されているCSバスラインと同じ(共通)である。第4行の画素の下側の副画素SP-2の補助容量対向電極が接続されているCSバスラインはCS幹線CS3に接続されており、これは、第5行の画素の上側の副画素SP-1の補助容量対向電極が接続されているCSバスラインと共にである。CSバスラインが接続されるCS幹線は、CSバスラインの1行目から順に、CS1、CS2、CS1、CS2、CS3、CS4、CS3、CS4、CS5…となっている。

40

## 【0251】

この後、第25行の画素の上側の副画素SP-1の補助容量対向電極が接続されているCSバスラインはCS幹線CS2に接続されており、第25行の画素の下側の副画素SP-2の補助容量対向電極が接続されているCSバスラインはCS幹線CS1に接続されている(ここから不図示)。第26行の画素の上側の副画素SP-1の補助容量対向電極が接続されているCSバスラインは、第25行の画素の下側の副画素SP-2の補助容量対向電極が接続されているCSバスラインと同じ(共通)である。第26行の画素の下側の

50

副画素 S P - 2 の補助容量対向電極が接続されている C S バスラインは C S 幹線 C S 2 に接続されており、これは、第 2 7 行の画素の上側の副画素 S P - 1 の補助容量対向電極が接続されている C S バスラインと共通である。第 2 8 行の画素の上側の副画素 S P - 1 の補助容量対向電極が接続されている C S バスラインは、第 2 7 行の画素の下側の副画素 S P - 2 の補助容量対向電極が接続されている C S バスラインと同じ（共通）である。第 2 8 行の画素の下側の副画素 S P - 2 の補助容量対向電極が接続されている C S バスラインは C S 幹線 C S 4 に接続されており、これは、第 2 9 行の画素の上側の副画素 S P - 1 の補助容量対向電極が接続されている C S バスラインと共通である。C S バスラインが接続される C S 幹線は、C S バスラインの 2 5 行目から順に、C S 2、C S 1、C S 2、C S 1、C S 4、C S 3、C S 4、C S 3、C S 6 … となっている。

10

#### 【 0 2 5 2 】

上述した C S バスラインの接続形態は 4 8 本の C S バスラインを 1 周期とする周期性を有している。この接続形態を表 6 にまとめる。表 6 において、C S 幹線 C S 1 に接続される C S バスラインとして、C S B L ( n - 1 ) B, ( n ) A と C S B L ( n + 1 2 ) B, ( n + 1 3 ) A と記載している。ここで、C S B L ( n - 1 ) B, ( n ) A は、n - 1 行の画素の B 副画素（下側副画素）および n 行の画素の A 副画素（上側副画素）に関連付けられた C S バスラインを表しており、C S B L ( n + 1 2 ) B, ( n + 1 3 ) A は、n + 1 2 行の画素の B 副画素（下側副画素）および n + 1 3 行の画素の A 副画素（上側副画素）に関連付けられた C S バスラインを表している。n は、1、4 9、9 7 … であり、n = 1 の場合の最初の 2 5 本の C S バスラインが図 3 6 に示されている。

20

#### 【 0 2 5 3 】

【表6】

L=12, K=2

| CS幹線 | CS幹線に接続されるCSバスライン                |
|------|----------------------------------|
| CS1  | CSBL_ ( n - 1 ) B, ( n ) A       |
|      | CSBL_ ( n + 1 ) B, ( n + 2 ) A   |
|      | CSBL_ ( n + 24 ) B, ( n + 25 ) A |
|      | CSBL_ ( n + 26 ) B, ( n + 27 ) A |
| CS2  | CSBL_ ( n ) B, ( n + 1 ) A       |
|      | CSBL_ ( n + 2 ) B, ( n + 3 ) A   |
|      | CSBL_ ( n + 23 ) B, ( n + 24 ) A |
|      | CSBL_ ( n + 25 ) B, ( n + 26 ) A |
| CS3  | CSBL_ ( n + 3 ) B, ( n + 4 ) A   |
|      | CSBL_ ( n + 5 ) B, ( n + 6 ) A   |
|      | CSBL_ ( n + 28 ) B, ( n + 29 ) A |
|      | CSBL_ ( n + 30 ) B, ( n + 31 ) A |
| CS4  | CSBL_ ( n + 4 ) B, ( n + 5 ) A   |
|      | CSBL_ ( n + 6 ) B, ( n + 7 ) A   |
|      | CSBL_ ( n + 27 ) B, ( n + 28 ) A |
|      | CSBL_ ( n + 29 ) B, ( n + 30 ) A |
| CS5  | CSBL_ ( n + 7 ) B, ( n + 8 ) A   |
|      | CSBL_ ( n + 9 ) B, ( n + 10 ) A  |
|      | CSBL_ ( n + 32 ) B, ( n + 33 ) A |
|      | CSBL_ ( n + 34 ) B, ( n + 35 ) A |
| CS6  | CSBL_ ( n + 8 ) B, ( n + 9 ) A   |
|      | CSBL_ ( n + 10 ) B, ( n + 11 ) A |
|      | CSBL_ ( n + 31 ) B, ( n + 32 ) A |
|      | CSBL_ ( n + 33 ) B, ( n + 34 ) A |
| CS7  | CSBL_ ( n + 11 ) B, ( n + 12 ) A |
|      | CSBL_ ( n + 13 ) B, ( n + 14 ) A |
|      | CSBL_ ( n + 36 ) B, ( n + 37 ) A |
|      | CSBL_ ( n + 38 ) B, ( n + 39 ) A |
| CS8  | CSBL_ ( n + 12 ) B, ( n + 13 ) A |
|      | CSBL_ ( n + 14 ) B, ( n + 15 ) A |
|      | CSBL_ ( n + 35 ) B, ( n + 36 ) A |
|      | CSBL_ ( n + 37 ) B, ( n + 38 ) A |
| CS9  | CSBL_ ( n + 15 ) B, ( n + 16 ) A |
|      | CSBL_ ( n + 17 ) B, ( n + 18 ) A |
|      | CSBL_ ( n + 40 ) B, ( n + 41 ) A |
|      | CSBL_ ( n + 42 ) B, ( n + 43 ) A |
| CS10 | CSBL_ ( n + 16 ) B, ( n + 17 ) A |
|      | CSBL_ ( n + 18 ) B, ( n + 19 ) A |
|      | CSBL_ ( n + 39 ) B, ( n + 40 ) A |
|      | CSBL_ ( n + 41 ) B, ( n + 42 ) A |
| CS11 | CSBL_ ( n + 19 ) B, ( n + 20 ) A |
|      | CSBL_ ( n + 21 ) B, ( n + 22 ) A |
|      | CSBL_ ( n + 44 ) B, ( n + 45 ) A |
|      | CSBL_ ( n + 46 ) B, ( n + 46 ) A |
| CS12 | CSBL_ ( n + 20 ) B, ( n + 21 ) A |
|      | CSBL_ ( n + 22 ) B, ( n + 23 ) A |
|      | CSBL_ ( n + 43 ) B, ( n + 44 ) A |
|      | CSBL_ ( n + 45 ) B, ( n + 46 ) A |

但し n=1, 49, 97...

【0254】

表6から、図36に示すCSバスラインの接続は、

CSBL\_ ( p ) B, ( p + 1 ) A  
 CSBL\_ ( p + 2 ) B, ( p + 3 ) A、

と

$C S B L \_ ( p + 25 ) B, ( p + 26 ) A,$   
 $C S B L \_ ( p + 27 ) B, ( p + 28 ) A$

或いは、

$C S B L \_ ( p + 1 ) B, ( p + 2 ) A,$   
 $C S B L \_ ( p + 3 ) B, ( p + 4 ) A$

と

$C S B L \_ ( p + 24 ) B, ( p + 25 ) A,$   
 $C S B L \_ ( p + 26 ) B, ( p + 27 ) A$

但し、 $p = 1, 3, 5, \dots$  もしくは  $p = 0, 2, 4, \dots$

10

の組が電気的に等しい  $C S$  バスラインとなっている事がわかる。

### 【0255】

これを、前述のパラメータ  $L, K$  を用いて示せば、任意の  $p$  について

$C S B L \_ ( p + 2 \times (1 - 1) ) B, ( p + 2 \times (1 - 1) + 1 ) A$   
 $C S B L \_ ( p + 2 \times (K - 1) ) B, ( p + 2 \times (K - 1) + 1 ) A,$

と

$C S B L \_ ( p + 2 \times (1 - 1) + K \times L + 1 ) B, ( p + 2 \times (1 - 1) + K \times L + 2 ) A,$

$C S B L \_ ( p + 2 \times (K - 1) + K \times L + 1 ) B, ( p + 2 \times (K - 1) + K \times L + 2 ) A$

20

或いは、

$C S B L \_ ( p + 2 \times (1 - 1) + 1 ) B, ( p + 2 \times (1 - 1) + 2 ) A$

、

$C S B L \_ ( p + 2 \times (K - 1) + 1 ) B, ( p + 2 \times (K - 1) + 2 ) A$

と

$C S B L \_ ( p + 2 \times (1 - 1) + K \times L ) B, ( p + 2 \times (1 - 1) + K \times L + 1 ) A,$

$C S B L \_ ( p + 2 \times (K - 1) + K \times L ) B, ( p + 2 \times (K - 1) + K \times L + 1 ) A$

の何れかで表される  $C S$  バスラインの組を電気的に等価にすれば良いことがわかる。但し  $p$  は  $p = 1, 3, 5, \dots$  もしくは  $p = 0, 2, 4, \dots$  である。

30

### 【0256】

上記では、パラメータ  $K$  及び  $L$  について、 $K = 1, L = 12$  および  $K = 2, L = 12$  の場合について述べたが、本発明を好適に適用できる  $C S$  バスラインの接続形態はこれに限定されない。 $K$  の値は正の整数、即ち  $K = 1, 2, 3, 4, 5, 6, 7, 8, 9, \dots$  であればよく、 $L$  の値は偶数、即ち  $L = 2, 4, 6, 8, 10, 12, 14, 16, 18, \dots$  であればよく、且つ  $K$  及び  $L$  は前記それぞれの範囲から独立に設定することができる。

### 【0257】

この場合の  $C S$  幹線と  $C S$  バスラインの接続については前述の規則に従えばよい。

40

### 【0258】

即ち、前記パラメータ  $K, L$  の値がそれぞれ  $K, L$  のとき ( $K = K, L = L$ )、同一の幹線に接続される  $C S$  バスライン、即ち、電気的に等価の  $C S$  バスラインを

$C S B L \_ ( p + 2 \times (1 - 1) ) B, ( p + 2 \times (1 - 1) + 1 ) A,$   
 $C S B L \_ ( p + 2 \times (2 - 1) ) B, ( p + 2 \times (2 - 1) + 1 ) A,$   
 $C S B L \_ ( p + 2 \times (3 - 1) ) B, ( p + 2 \times (3 - 1) + 1 ) A,$

・

・

・

$C S B L \_ ( p + 2 \times (K - 1) ) B, ( p + 2 \times (K - 1) + 1 ) A$

50

と、

$C S B L \_ ( p + 2 \times ( 1 - 1 ) + K \times L + 1 ) B, ( p + 2 \times ( 1 - 1 ) + K \times L + 2 ) A,$

$C S B L \_ ( p + 2 \times ( 2 - 1 ) + K \times L + 1 ) B, ( p + 2 \times ( 2 - 1 ) + K \times L + 2 ) A,$

$C S B L \_ ( p + 2 \times ( 3 - 1 ) + K \times L + 1 ) B, ( p + 2 \times ( 3 - 1 ) + K \times L + 2 ) A,$

•

•

•

$C S B L \_ ( p + 2 \times ( K - 1 ) + K \times L + 1 ) B, ( p + 2 \times ( K - 1 ) + K \times L + 2 ) A$

或いは

$C S B L \_ ( p + 2 \times ( 1 - 1 ) + 1 ) B, ( p + 2 \times ( 1 - 1 ) + 2 ) A$

、

$C S B L \_ ( p + 2 \times ( 2 - 1 ) + 1 ) B, ( p + 2 \times ( 2 - 1 ) + 2 ) A$

、

$C S B L \_ ( p + 2 \times ( 3 - 1 ) + 1 ) B, ( p + 2 \times ( 3 - 1 ) + 2 ) A$

、

•

•

•

$C S B L \_ ( p + 2 \times ( K - 1 ) + 1 ) B, ( p + 2 \times ( K - 1 ) + 2 ) A$

と

$C S B L \_ ( p + 2 \times ( 1 - 1 ) + K \times L ) B, ( p + 2 \times ( 1 - 1 ) + K \times L + 1 ) A,$

$C S B L \_ ( p + 2 \times ( 2 - 1 ) + K \times L ) B, ( p + 2 \times ( 2 - 1 ) + K \times L + 1 ) A,$

$C S B L \_ ( p + 2 \times ( 3 - 1 ) + K \times L ) B, ( p + 2 \times ( 3 - 1 ) + K \times L + 1 ) A,$

•

•

•

$C S B L \_ ( p + 2 \times ( K - 1 ) + K \times L ) B, ( p + 2 \times ( K - 1 ) + K \times L + 1 ) A$

とすれば良い。但し  $p$  は  $p = 1, 3, 5, \dots$  もしくは  $p = 0, 2, 4, \dots$  である。

。

### 【0259】

更に、前記パラメータ  $K, L$  の値がそれぞれ  $K, L$  のとき ( $K = K, L = L$ )、 $C S$  バスラインに印加する振動電圧の振動の周期は水平走査時間の  $2 \times K \times L$  倍とすれば良い。

### 【0260】

図 3 6 に示すように各  $C S$  バスラインと  $C S$  幹線とを接続すると、ドット反転駆動を行う場合の、 $TFT$  がオフされるタイミングと  $C S$  電圧の位相との関係は例えば図 3 7 に示すようになる。図 3 7 を図 3 4 と比較すれば明らかのように、ドット反転駆動の場合においても、図 3 6 の接続形態を採用することによって、 $C S$  電圧の振動波形の周期を長くすることができる。しかしながら、この場合、 $TFT$  がオフされた後に  $C S$  電圧の電圧レベルが最初に変化するまでの時間は、最大  $4H$  ( $t'5 - t'4$ ) となる。

### 【0261】

このような時間のずれ (2H 超のずれ) は、副画素に印加される電圧の実効値の違いとなり、結果的には、輝度の違いとして現れる。図 3 9 は、図 3 6 に示す  $C S$  幹線の接続形

10

20

30

40

50

態を有する液晶表示装置をドット反転駆動することによって全面に中間調を表示したときのあるフレームの表示状態を模式的に示す図であり、図39に示すような4ライン幅でグラデーションのかかった横スジとなる。すなわち、各副画素行においてTFTがオフされてからCS電圧の電圧レベルが最初に変化するまでの時間が異なると、CS電圧の振動波形が、1フレーム期間において、Hレベルをとる期間とLレベルをとる期間との割合が1:1からずれるので、副画素に印加される電圧に対する突き上げまたは突き下げの影響が実効値として異なるためである。図40(a)~(d)を参照して簡単に理由を説明する。

#### 【0262】

図40は、TFTがオフされてからCS電圧の電圧レベルが最初に変化するまでの時間が異なる場合のゲートオンパルスとCS電圧の振動波形との関係を模式的に示している。  
(a)は、TFTがオフされた直後にCS電圧の電圧レベルが変化する場合、(b)はTFTがオフされてからCS電圧の電圧レベルが最初に変化するまでの時間が1Hの場合、(c)はTFTがオフされてからCS電圧の電圧レベルが最初に変化するまでの時間が2Hの場合、(d)はTFTがオフされてからCS電圧の電圧レベルが最初に変化するまでの時間が3Hの場合をそれぞれ示している。

#### 【0263】

ここで、(a)と(b)を比較すると、(b)のa2部の左斜線ハッチングに示すようにCS信号のLレベル期間が1H増加し、b2部の右斜線ハッチングに示すようにCS信号のHレベルが1H減少している。同様に、(a)と(c)とを比較すると、(c)のa3部においてCS信号のLレベルが2H増加し、b3部においてHレベルが2H減少している。(a)と(d)とを比較すると、a4部ではCS信号のLレベルが3H増加し、b4部ではHレベルが3H減少している。

#### 【0264】

したがって、1フレーム期間(1F)におけるCS電圧の実効値の増加比率は、(Lレベル増加時間+Hレベル減少時間)/(1F期間)で表され、具体的には1フレームが125H(=Nv-tota1)の場合、図40中の(b)のとき(1H+1H)/1125H=0.0018、(c)のとき、(2H+2H)/1125H=0.0036、(d)のとき、(3H+3H)/1125H=0.0053となる。

#### 【0265】

このようにCS電圧の1フレーム期間の実効値が異なるため、画素に印加される電圧の1フレーム期間の実効値にも差が生じる結果、図39に示すようなグラデーションのかかった横筋が現れる。

#### 【0266】

一方、ブロック反転駆動を行うと、図38に示すように、CS電圧の振動波形の周期が図37に比べ短くなるが、図35に比べると長くなる。ブロック反転駆動ではCS電圧が有する振動波形(デューティ比が1:1)の周期はK×L×H(Kは正の整数、Lは電気的に独立なCS幹線の数、Hは一水平走査期間)で表され、図38に示す場合L=12、K=2で24Hとなる。また、TFTがオフされてからCS電圧の電圧レベルが最初に変化するまでの時間は最大で2H(t'8-t'7)であり、これまでの評価結果から、輝度むらとして視認されない。

#### 【0267】

このように、図36に示したCS幹線の接続形態とブロック反転駆動とを組み合わせると、CS幹線の数を増やすことなくCS電圧の振動波形の周期を長くできるとともに、ゲートがオフされてからCS信号の電圧レベルが最初に変化するまでの時間のばらつきが小さくなるので、CS電圧の到達度の差やCS信号の実効値の差に起因する輝度むらの発生が抑制されるという利点が得られる。上記理由から高周波駆動や高解像度の液晶表示装置に適している。なお、1フレーム期間に含まれる水平走査期間の数(Nv-tota1)が少ないと、上記時間の差が2Hであっても、輝度むらとして視認される可能性があるが、この場合は、図33に示したCS幹線の接続形態を採用し図35を参照して説明したよ

10

20

30

40

50

うなブロック反転駆動を行えばよい。

【0268】

上記の実施形態においては、ドメイン規制手段として画素電極のスリットと対向電極のスリットとの組み合わせを用いた例を示したが、本発明はこれに限られず、画素電極のスリットと対向電極のスリットとの組み合わせを用いた液晶表示装置（特に、PVA: Patterned Vertical Alignment方式と呼ばれることがある。）にも適用できるし、さらには、CPA (Continuous Pinwheel Alignment) モードなど他のVAモードの液晶表示装置にも適用できる。

【0269】

また、ここでは、ソースバスラインの延設方向が列方向（表示画面の垂直方向）であり、ゲートバスラインの延設方向が行方向（表示画面の水平方向）である例を説明したが、本発明による実施形態はこれに限られず、例えば、表示画面を90°回転した液晶表示装置も本発明による実施形態に含まれることは言うまでもない。

【産業上の利用可能性】

【0270】

本発明の液晶表示装置およびその駆動方法は、液晶テレビ等の高品位の表示が求められる用途に好適に用いられる。

【図1】



【図3】



【図2】



【図4】



【図 5 A】



【図 5 B】



【図 6】



【図 7】



【図 8 A】



【図 8 B】



【図 9】



【図 10】



【図 1 1】



【図 1 3 A】



【図 1 2】



【図 1 3 B】



【図 1 3 C】



【図 1 4 A】



【 図 1 4 B 】

|      |     |   |   |   |   |      |
|------|-----|---|---|---|---|------|
| CS_A | G1  | + | + | + | + | SP-1 |
| CS_B | G2  | - | - | - | - | SP-2 |
| CS_C | G3  | + | + | + | - |      |
| CS_D | G4  | + | + | + | - |      |
| CS_E | G5  | + | + | + | - |      |
| CS_F | G6  | + | + | + | - |      |
| CS_G | G7  | - | - | - | - |      |
| CS_H | G8  | + | - | + | - |      |
| CS_J | G9  | + | - | + | - |      |
| CS_K | G10 | + | + | + | - |      |
| CS_B | G11 | - | + | - | - |      |
| CS_A | G12 | - | - | + | + |      |
| CS_D | G13 | - | - | + | + |      |
| CS_C | G14 | - | - | + | + |      |
| CS_F | G15 | - | - | + | + |      |
| CS_E | G16 | - | - | + | + |      |
| CS_H | G17 | - | - | + | + |      |
| CS_G | G18 | - | - | + | + |      |
| CS_K | G19 | - | - | + | + |      |
| CS_J | G20 | - | - | + | + |      |
| CS_A |     | - | - | - | - |      |

【図15】



【 図 1 6 】



【図17】



【図18】



【図19】



【 図 2 0 】



【図 2 1】



【図 2 2】



【図 2 3】



【図 2 4 A】



【図 24 B】



【図 25】



【図 27】



【図 28】



【図 29】



【図 30】



【図 31】



【図32】



【図33】



【図34】



【図35】



【図36】



【図37】



【図38】



【図40】



【図39】



【図41】



【図42】



【図43】



【図44】



【図45B】



【図45A】



【図46】



【図47】



【図48B】



【図48A】

|    | (Nフレーム) | (N+1フレーム) |
|----|---------|-----------|
| 1  | + - + - | - + - +   |
| 2  | + - + - | - + - +   |
| 3  | + - + - | - + - +   |
| 4  | + - + - | - + - +   |
| 5  | + - + - | - + - +   |
| 6  | + - + - | - + - +   |
| 7  | + - + - | - + - +   |
| 8  | + - + - | - + - +   |
| 9  | + - + - | - + - +   |
| 10 | + - + - | - + - +   |
| 11 | + - + - | - + - +   |
| 12 | + - + - | - + - +   |

## 【国際調査報告】

| INTERNATIONAL SEARCH REPORT                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                                                                                                                                                                       | International application No.<br>PCT/JP2008/001048                             |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------|
| <b>A. CLASSIFICATION OF SUBJECT MATTER</b><br><i>G09G3/36(2006.01)i, G02F1/1337(2006.01)i, G02F1/1343(2006.01)i, G09G3/20(2006.01)i</i>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |                                                                                                                                                                       |                                                                                |
| According to International Patent Classification (IPC) or to both national classification and IPC                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |                                                                                                                                                                       |                                                                                |
| <b>B. FIELDS SEARCHED</b><br>Minimum documentation searched (classification system followed by classification symbols)<br><i>G09G3/36, G02F1/1337, G02F1/1343, G09G3/20</i>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                                                                                                                                                                       |                                                                                |
| Documentation searched other than minimum documentation to the extent that such documents are included in the fields searched<br><i>Jitsuyo Shinan Koho 1922-1996 Jitsuyo Shinan Toroku Koho 1996-2008<br/> Kokai Jitsuyo Shinan Koho 1971-2008 Toroku Jitsuyo Shinan Koho 1994-2008</i>                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                       |                                                                                |
| Electronic data base consulted during the international search (name of data base and, where practicable, search terms used)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |                                                                                                                                                                       |                                                                                |
| <b>C. DOCUMENTS CONSIDERED TO BE RELEVANT</b>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |                                                                                                                                                                       |                                                                                |
| Category*                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | Citation of document, with indication, where appropriate, of the relevant passages                                                                                    | Relevant to claim No.                                                          |
| A                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | JP 2004-54295 A (Samsung Electronics Co., Ltd.),<br>19 February, 2004 (19.02.04),<br>Par. Nos. [0019] to [0113]; Figs. 1 to 6<br>& US 2004/0012554 A1 & EP 1383105 A2 | 1-23                                                                           |
| A                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | JP 2004-62146 A (Sharp Corp.),<br>26 February, 2004 (26.02.04),<br>Par. Nos. [0039] to [0120]; Figs. 1 to 6<br>& US 2003/0227429 A1 & US 2005/0213015 A1              | 1-23                                                                           |
| A                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | JP 2006-221182 A (Samsung Electronics Co., Ltd.),<br>24 August, 2006 (24.08.06),<br>Full text; all drawings<br>& US 2006/0180813 A1                                   | 1-23                                                                           |
| <input checked="" type="checkbox"/> Further documents are listed in the continuation of Box C. <input type="checkbox"/> See patent family annex.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |                                                                                                                                                                       |                                                                                |
| * Special categories of cited documents:<br>"A" document defining the general state of the art which is not considered to be of particular relevance<br>"E" earlier application or patent but published on or after the international filing date<br>"L" document which may throw doubts on priority claim(s) or which is cited to establish the publication date of another citation or other special reason (as specified)<br>"O" document referring to an oral disclosure, use, exhibition or other means<br>"P" document published prior to the international filing date but later than the priority date claimed                                                                   |                                                                                                                                                                       |                                                                                |
| "T" later document published after the international filing date or priority date and not in conflict with the application but cited to understand the principle or theory underlying the invention<br>"X" document of particular relevance; the claimed invention cannot be considered novel or cannot be considered to involve an inventive step when the document is taken alone<br>"Y" document of particular relevance; the claimed invention cannot be considered to involve an inventive step when the document is combined with one or more other such documents, such combination being obvious to a person skilled in the art<br>"&" document member of the same patent family |                                                                                                                                                                       |                                                                                |
| Date of the actual completion of the international search<br>18 July, 2008 (18.07.08)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |                                                                                                                                                                       | Date of mailing of the international search report<br>29 July, 2008 (29.07.08) |
| Name and mailing address of the ISA/<br>Japanese Patent Office                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |                                                                                                                                                                       | Authorized officer                                                             |
| Facsimile No.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |                                                                                                                                                                       | Telephone No.                                                                  |

| INTERNATIONAL SEARCH REPORT                           |                                                                                                           | International application No.<br>PCT/JP2008/001048 |
|-------------------------------------------------------|-----------------------------------------------------------------------------------------------------------|----------------------------------------------------|
| C (Continuation). DOCUMENTS CONSIDERED TO BE RELEVANT |                                                                                                           |                                                    |
| Category*                                             | Citation of document, with indication, where appropriate, of the relevant passages                        | Relevant to claim No.                              |
| A                                                     | JP 2006-171342 A (Sharp Corp.),<br>29 June, 2006 (29.06.06),<br>Full text; all drawings<br>(Family: none) | 1-23                                               |

| 国際調査報告                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                                                                                                                   | 国際出願番号 PCT/JP2008/001048 |  |                 |                                   |                  |            |                                                                                                        |            |             |                                                                                                             |      |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------|--------------------------|--|-----------------|-----------------------------------|------------------|------------|--------------------------------------------------------------------------------------------------------|------------|-------------|-------------------------------------------------------------------------------------------------------------|------|
| <p><b>A. 発明の属する分野の分類 (国際特許分類 (IPC))</b><br/>           Int.Cl. G09G3/36(2006.01)i, G02F1/1337(2006.01)i, G02F1/1343(2006.01)i, G09G3/20(2006.01)i</p>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                                                                   |                          |  |                 |                                   |                  |            |                                                                                                        |            |             |                                                                                                             |      |
| <p><b>B. 調査を行った分野</b><br/>           調査を行った最小限資料 (国際特許分類 (IPC))<br/>           Int.Cl. G09G3/36, G02F1/1337, G02F1/1343, G09G3/20</p>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                                                                                                                   |                          |  |                 |                                   |                  |            |                                                                                                        |            |             |                                                                                                             |      |
| <p><b>最小限資料以外の資料で調査を行った分野に含まれるもの</b></p> <table> <tr> <td>日本国実用新案公報</td> <td>1922-1996年</td> </tr> <tr> <td>日本国公開実用新案公報</td> <td>1971-2008年</td> </tr> <tr> <td>日本国実用新案登録公報</td> <td>1996-2008年</td> </tr> <tr> <td>日本国登録実用新案公報</td> <td>1994-2008年</td> </tr> </table>                                                                                                                                                                                                                                                                                                                                                                              |                                                                                                                   |                          |  | 日本国実用新案公報       | 1922-1996年                        | 日本国公開実用新案公報      | 1971-2008年 | 日本国実用新案登録公報                                                                                            | 1996-2008年 | 日本国登録実用新案公報 | 1994-2008年                                                                                                  |      |
| 日本国実用新案公報                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | 1922-1996年                                                                                                        |                          |  |                 |                                   |                  |            |                                                                                                        |            |             |                                                                                                             |      |
| 日本国公開実用新案公報                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | 1971-2008年                                                                                                        |                          |  |                 |                                   |                  |            |                                                                                                        |            |             |                                                                                                             |      |
| 日本国実用新案登録公報                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | 1996-2008年                                                                                                        |                          |  |                 |                                   |                  |            |                                                                                                        |            |             |                                                                                                             |      |
| 日本国登録実用新案公報                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | 1994-2008年                                                                                                        |                          |  |                 |                                   |                  |            |                                                                                                        |            |             |                                                                                                             |      |
| <p>国際調査で使用した電子データベース (データベースの名称、調査に使用した用語)</p>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |                                                                                                                   |                          |  |                 |                                   |                  |            |                                                                                                        |            |             |                                                                                                             |      |
| <p><b>C. 関連すると認められる文献</b></p> <table border="1"> <thead> <tr> <th>引用文献の<br/>カテゴリー*</th> <th>引用文献名 及び一部の箇所が関連するときは、その関連する箇所の表示</th> <th>関連する<br/>請求の範囲の番号</th> </tr> </thead> <tbody> <tr> <td>A</td> <td>JP 2004-54295 A (三星電子株式会社)<br/>2004.02.19, 段落0019-0113, 図1-6<br/>&amp; US 2004/0012554 A1<br/>&amp; EP 1383105 A2</td> <td>1-23</td> </tr> <tr> <td>A</td> <td>JP 2004-62146 A (シャープ株式会社)<br/>2004.02.26, 段落0039-0120, 図1-6<br/>&amp; US 2003/0227429 A1<br/>&amp; US 2005/0213015 A1</td> <td>1-23</td> </tr> </tbody> </table> <p><input checked="" type="checkbox"/> C欄の続きにも文献が列挙されている。 <input type="checkbox"/> パテントファミリーに関する別紙を参照。</p> |                                                                                                                   |                          |  | 引用文献の<br>カテゴリー* | 引用文献名 及び一部の箇所が関連するときは、その関連する箇所の表示 | 関連する<br>請求の範囲の番号 | A          | JP 2004-54295 A (三星電子株式会社)<br>2004.02.19, 段落0019-0113, 図1-6<br>& US 2004/0012554 A1<br>& EP 1383105 A2 | 1-23       | A           | JP 2004-62146 A (シャープ株式会社)<br>2004.02.26, 段落0039-0120, 図1-6<br>& US 2003/0227429 A1<br>& US 2005/0213015 A1 | 1-23 |
| 引用文献の<br>カテゴリー*                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | 引用文献名 及び一部の箇所が関連するときは、その関連する箇所の表示                                                                                 | 関連する<br>請求の範囲の番号         |  |                 |                                   |                  |            |                                                                                                        |            |             |                                                                                                             |      |
| A                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | JP 2004-54295 A (三星電子株式会社)<br>2004.02.19, 段落0019-0113, 図1-6<br>& US 2004/0012554 A1<br>& EP 1383105 A2            | 1-23                     |  |                 |                                   |                  |            |                                                                                                        |            |             |                                                                                                             |      |
| A                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | JP 2004-62146 A (シャープ株式会社)<br>2004.02.26, 段落0039-0120, 図1-6<br>& US 2003/0227429 A1<br>& US 2005/0213015 A1       | 1-23                     |  |                 |                                   |                  |            |                                                                                                        |            |             |                                                                                                             |      |
| <p>* 引用文献のカテゴリー</p> <p>「A」特に関連のある文献ではなく、一般的技術水準を示すもの<br/>           「E」国際出願目前の出願または特許であるが、国際出願日以後に公表されたもの<br/>           「T」国際出願日又は優先日後に公表された文献であって出願と矛盾するものではなく、発明の原理又は理論の理解のために引用するもの<br/>           「X」特に関連のある文献であって、当該文献のみで発明の新規性又は進歩性がないと考えられるもの<br/>           「Y」特に関連のある文献であって、当該文献と他の1以上の文献との、当業者にとって自明である組合せによって進歩性がないと考えられるもの<br/>           「O」口頭による開示、使用、展示等に言及する文献<br/>           「P」国際出願目前で、かつ優先権の主張の基礎となる出願<br/>           「&amp;」同一パテントファミリー文献</p>                                                                                                                                                                                   |                                                                                                                   |                          |  |                 |                                   |                  |            |                                                                                                        |            |             |                                                                                                             |      |
| 国際調査を完了した日<br>18. 07. 2008                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | 国際調査報告の発送日<br>29. 07. 2008                                                                                        |                          |  |                 |                                   |                  |            |                                                                                                        |            |             |                                                                                                             |      |
| 国際調査機関の名称及びあて先<br>日本国特許庁 (ISA/JP)<br>郵便番号 100-8915<br>東京都千代田区霞が関三丁目4番3号                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 特許庁審査官 (権限のある職員) <table border="1"><tr><td>2G</td><td>9511</td></tr></table><br>一宮 誠<br>電話番号 03-3581-1101 内線 3226 |                          |  | 2G              | 9511                              |                  |            |                                                                                                        |            |             |                                                                                                             |      |
| 2G                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 9511                                                                                                              |                          |  |                 |                                   |                  |            |                                                                                                        |            |             |                                                                                                             |      |

| 国際調査報告                |                                                                             | 国際出願番号 PCT/JP2008/001048 |
|-----------------------|-----------------------------------------------------------------------------|--------------------------|
| C (続き) . 関連すると認められる文献 |                                                                             |                          |
| 引用文献の<br>カテゴリー*       | 引用文献名 及び一部の箇所が関連するときは、その関連する箇所の表示                                           | 関連する<br>請求の範囲の番号         |
| A                     | JP 2006-221182 A (三星電子株式会社)<br>2006. 08. 24, 全文, 全図<br>& US 2006/0180813 A1 | 1-23                     |
| A                     | JP 2006-171342 A (シャープ株式会社)<br>2006. 06. 29, 全文, 全図 (ファミリーなし)               | 1-23                     |

## フロントページの続き

| (51)Int.Cl. | F I     | テーマコード(参考)   |
|-------------|---------|--------------|
|             | G 0 9 G | 3/20 6 2 2 M |
|             | G 0 9 G | 3/20 6 5 0 E |
|             | G 0 9 G | 3/20 6 2 3 U |
|             | G 0 9 G | 3/20 6 2 4 D |
|             | G 0 9 G | 3/20 6 2 2 D |
|             | G 0 9 G | 3/20 6 8 0 G |
|             | G 0 9 G | 3/20 6 1 1 A |
|             | G 0 9 G | 3/20 6 4 2 A |
|             | G 0 9 G | 3/20 6 1 1 E |
|             | G 0 9 G | 3/20 6 1 1 D |
|             | G 0 9 G | 3/20 6 2 2 Q |
|             | G 0 9 G | 3/20 6 4 1 R |
|             | G 0 2 F | 1/133 5 5 0  |
|             | G 0 2 F | 1/133 5 2 5  |
|             | G 0 2 F | 1/133 5 7 5  |
|             | H 0 4 N | 5/66 1 0 2 B |

(81)指定国 AP(BW,GH,GM,KE,LS,MW,MZ,NA,SD,SL,SZ,TZ,UG,ZM,ZW),EA(AM,AZ,BY,KG,KZ,MD,RU,TJ,TM),EP(AT,BE,BG,CH,CY,CZ,DE,DK,EE,ES,FI,FR,GB,GR,HR,HU,IE,IS,IT,LT,LU,LV,MC,MT,NL,NO,PL,PT,RO,SE,SI,SK,T,R),OA(BF,BJ,CF,CG,CI,CM,GA,GN,GQ,GW,ML,MR,NE,SN,TD,TG),AE,AG,AL,AM,AO,AT,AU,AZ,BA,BB,BG,BH,BR,BW,BY,BZ,CA,CH,CN,CO,CR,CU,CZ,DE,DK,DM,DO,DZ,EC,EE,EG,ES,FI,GB,GD,GE,GH,GM,GT,HN,HR,HU,ID,IL,IN,IS,JP,KE,KG,KM,KN,KP,KR,KZ,LA,LC,LK,LR,LS,LT,LU,LY,MA,MD,ME,MG,MK,MN,MW,MX,MY,MZ,NA,NG,NI,NO,NZ,OM,PG,PH,PL,PT,RO,RS,RU,SC,SD,SE,SG,SK,SL,SM,SV,SY,TJ,TM,TN,TR,TT,TZ,UA,UG,US,UZ,VC,VN,ZA,ZM,ZW

(72)発明者 北山 雅江  
大阪府大阪市阿倍野区長池町22番22号 シャープ株式会社内  
(72)発明者 下敷領 文一  
大阪府大阪市阿倍野区長池町22番22号 シャープ株式会社内  
(72)発明者 入江 健太郎  
大阪府大阪市阿倍野区長池町22番22号 シャープ株式会社内  
(72)発明者 津幡 俊英  
大阪府大阪市阿倍野区長池町22番22号 シャープ株式会社内  
(72)発明者 山田 直  
大阪府大阪市阿倍野区長池町22番22号 シャープ株式会社内  
(72)発明者 中川 英俊  
大阪府大阪市阿倍野区長池町22番22号 シャープ株式会社内

F ターム(参考) 2H193 ZA04 ZA07 ZB02 ZB03 ZB06 ZB14 ZC07 ZC13 ZC15 ZC20  
ZC26 ZD32 ZE04 ZF14 ZF18 ZF23 ZG02 ZP03 ZQ11 ZQ44  
ZQ47  
5C006 AA01 AA12 AA16 AA22 AC11 AC22 AC24 AC27 AC28 AC29  
AF03 AF04 AF06 AF22 AF42 AF43 AF44 AF46 AF51 AF59  
AF72 AF73 AF81 AF83 BA19 BB16 BB21 BB27 BC03 BC12  
BC22 BC23 BF02 BF03 BF22 BF25 BF26 BF27 BF43 FA12  
FA16 FA22 FA23 FA25 FA29 FA55 GA03  
5C058 AA06 AB01 BA01 BA06 BA31 BA35  
5C080 AA10 BB05 BB06 CC03 DD02 DD03 DD05 DD06 DD08 DD10  
DD26 EE19 EE29 FF11 FF13 GG08 GG10 GG11 GG13 GG15

GG17 JJ02 JJ03 JJ04 JJ06 KK43

(注)この公表は、国際事務局（W I P O）により国際公開された公報を基に作成したものである。なおこの公表に  
係る日本語特許出願（日本語実用新案登録出願）の国際公開の効果は、特許法第184条の10第1項(実用新案法  
第48条の13第2項)により生ずるものであり、本掲載とは関係ありません。

|                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |         |            |
|----------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------|------------|
| 专利名称(译)        | 液晶表示装置                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |         |            |
| 公开(公告)号        | <a href="#">JPWO2008139693A1</a>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | 公开(公告)日 | 2010-07-29 |
| 申请号            | JP2009513992                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 申请日     | 2008-04-22 |
| [标]申请(专利权)人(译) | 夏普株式会社                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |         |            |
| 申请(专利权)人(译)    | 夏普公司                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |         |            |
| [标]发明人         | 北山雅江<br>下敷領文一<br>入江健太郎<br>津幡俊英<br>山田直<br>中川英俊                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |         |            |
| 发明人            | 北山 雅江<br>下敷領 文一<br>入江 健太郎<br>津幡 俊英<br>山田 直<br>中川 英俊                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |         |            |
| IPC分类号         | G09G3/36 G09G3/20 G02F1/133 H04N5/66                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |         |            |
| CPC分类号         | G09G3/3677 G02F1/133707 G02F1/134336 G02F1/1362 G02F1/1368 G02F2001/134345 G02F2201/122 G02F2201/123 G09G3/2077 G09G3/3614 G09G3/3655 G09G3/3666 G09G3/3688 G09G2300/0413 G09G2300/0426 G09G2300/0443 G09G2300/0447 G09G2300/0876 G09G2310/0224 G09G2310/0286 G09G2310/06 G09G2310/08 G09G2320/0233 G11C19/00                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |         |            |
| FI分类号          | G09G3/36 G09G3/20.641.G G09G3/20.624.E G09G3/20.621.B G09G3/20.622.N G09G3/20.622.M G09G3/20.650.E G09G3/20.623.U G09G3/20.624.D G09G3/20.622.D G09G3/20.680.G G09G3/20.611.A G09G3/20.642.A G09G3/20.611.E G09G3/20.611.D G09G3/20.622.Q G09G3/20.641.R G02F1/133.550 G02F1/133.525 G02F1/133.575 H04N5/66.102.B                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |         |            |
| F-TERM分类号      | 2H193/ZA04 2H193/ZA07 2H193/ZB02 2H193/ZB03 2H193/ZB06 2H193/ZB14 2H193/ZC07 2H193/ZC13 2H193/ZC15 2H193/ZC20 2H193/ZC26 2H193/ZD32 2H193/ZE04 2H193/ZF14 2H193/ZF18 2H193/ZF23 2H193/ZG02 2H193/ZP03 2H193/ZQ11 2H193/ZQ44 2H193/ZQ47 5C006/AA01 5C006/AA12 5C006/AA16 5C006/AA22 5C006/AC11 5C006/AC22 5C006/AC24 5C006/AC27 5C006/AC28 5C006/AC29 5C006/AF03 5C006/AF04 5C006/AF06 5C006/AF22 5C006/AF42 5C006/AF43 5C006/AF44 5C006/AF46 5C006/AF51 5C006/AF59 5C006/AF72 5C006/AF73 5C006/AF81 5C006/AF83 5C006/BA19 5C006/BB16 5C006/BB21 5C006/BB27 5C006/BC03 5C006/BC12 5C006/BC22 5C006/BC23 5C006/BF02 5C006/BF03 5C006/BF22 5C006/BF25 5C006/BF26 5C006/BF27 5C006/BF43 5C006/FA12 5C006/FA16 5C006/FA22 5C006/FA23 5C006/FA25 5C006/FA29 5C006/FA55 5C006/GA03 5C058/AA06 5C058/AB01 5C058/BA01 5C058/BA06 5C058/BA31 5C058/BA35 5C080/AA10 5C080/BB05 5C080/BB06 5C080/CC03 5C080/DD02 5C080/DD03 5C080/DD05 5C080/DD06 5C080/DD08 5C080/DD10 5C080/DD26 5C080/EE19 5C080/EE29 5C080/FF11 5C080/FF13 5C080/GG08 5C080/GG10 5C080/GG11 5C080/GG13 5C080/GG15 5C080/GG17 5C080/JJ02 5C080/JJ03 5C080/JJ04 5C080/JJ06 5C080/KK43 |         |            |
| 代理人(译)         | 奥田诚治<br>三宅明子                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |         |            |
| 优先权            | 2007117606 2007-04-26 JP<br>2007262695 2007-10-05 JP                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |         |            |

## 摘要(译)

像素具有第一和第二子像素。连接到第一和第二子像素的辅助电容的CS总线彼此电独立。CS电压具有波形，其极性在一帧内至少改变一次。该帧包括顺序扫描连续奇数行的第一子帧(SF)和逐渐扫描在第一SF中跳过的偶数行的第二SF。源信号电压改变以包括极性彼此不同的两个连续帧或子帧。CS电压由对连接到第一子帧中选择的第j条扫描线的像素的子像素的有效电压的作用和对连接到第二子帧中选择的j+1栅极总线的像素的操作确定并且对图1的子像素的有效电压的影响如下：结果，当源线反转驱动方法或块反转驱动方法应用于多像素技术时，抑制了显示质量的劣化。