

(19)日本国特許庁( J P )

(12) 公開特許公報 ( A ) (11)特許出願公開番号

特開2002 - 108303

(P2002 - 108303A)

(43)公開日 平成14年4月10日(2002.4.10)

| (51) Int.CI <sup>7</sup> | 識別記号 | F I           | テマコード*(参考) |
|--------------------------|------|---------------|------------|
| G 0 9 G 3/36             |      | G 0 9 G 3/36  | 2 H 0 9 3  |
| G 0 2 F 1/133            | 550  | G 0 2 F 1/133 | 5 C 0 0 6  |
| G 0 9 G 3/20             | 611  | G 0 9 G 3/20  | 5 C 0 8 0  |
|                          |      | 611 H         |            |
|                          |      | 611 A         |            |
|                          | 623  | 623 B         |            |

審査請求 未請求 請求項の数 90 L (全 35数) 最終頁に続く

(21)出願番号 特願2000 - 300970(P2000 - 300970)

(71)出願人 000005049

シャープ株式会社

(22)出願日 平成12年9月29日(2000.9.29)

大阪府大阪市阿倍野区長池町22番22号

(72)発明者 勝谷 昌史

大阪府大阪市阿倍野区長池町22番22号 シ  
ヤープ株式会社内

(74)代理人 100080034

弁理士 原 謙三

最終頁に続く

(54)【発明の名称】 液晶表示装置の駆動装置および駆動方法

(57)【要約】

【課題】 フレーム間でのオフセット電圧の相殺により、人の目に表示むらとして識別されることはなく良質な表示を行うことができる液晶表示装置の駆動装置及び駆動方法を提供する。

【解決手段】 本発明の液晶表示装置の駆動装置は、第1及び第2增幅回路によって画素に印加されるオフセット電圧が、オペアンプのスイッチ切替信号SWP及び交流化スイッチ切替信号入力REVに基づいて、所定フレーム数毎に極性が切り替えられると共に、上記所定フレーム数の2倍のフレームでキャンセルされるように、第1および第2增幅回路の入力および出力の各切替の制御を行う切替制御回路4409を有している。



**【特許請求の範囲】**

【請求項 1】同相または逆相の入力信号を増幅する第1及び第2增幅回路と、

上記2つの入力信号を選択的に切り替えて上記の第1及び第2增幅回路へ入力する第1切替回路と、

交流化信号に基づいて上記第1及び第2增幅回路の出力信号を選択的に切り替えてマトリックス状に配された画素に出力する第2切替回路と、

上記第1及び第2增幅回路によって上記画素に印加されるオフセット電圧が、所定フレーム数毎に極性が切り替えられると共に、上記所定フレーム数の2倍のフレームでキャンセルされるように、上記第1及び第2切替回路をそれぞれ切り替える切替制御回路とを備えている液晶表示装置の駆動装置。

【請求項 2】上記切替制御回路は、

水平同期信号または1水平同期期間毎に出力される信号をカウントし、このカウント値の整数倍が水平ライン数に等しくならないように分周した第1切替信号に基づいて上記第1切替回路の切り替えを制御すると共に、

上記水平ライン数が偶数か奇数かを識別し、この識別結果と垂直同期信号とに基づいて、上記水平同期信号または1水平同期期間毎に出力される信号に同期して変化する第2切替信号を生成し、この第2切替信号に基づいて上記第2切替回路の切り替えを制御することを特徴とする請求項1に記載の液晶表示装置の駆動装置。

【請求項 3】上記切替制御回路は、

上記第1切替信号を出力する第1分周回路と、

上記の水平同期信号または1水平同期期間毎に出力される信号に同期して変化する信号を出力する第2分周回路と、

垂直同期信号に同期して変化する信号を出力する第3分周回路と、

上記水平ライン数が偶数か奇数かの上記識別結果と、上記第3分周回路の出力信号とに対して論理積演算を行う論理積回路と、

上記論理積回路の出力信号と、上記第2分周回路の出力信号とに対して排他的論理和演算を行う排他的論理和回路とを備え、該排他的論理和回路から上記第2切替信号が生成されることを特徴とする請求項2に記載の液晶表示装置の駆動装置。

【請求項 4】同相または逆相の入力信号を増幅する第1及び第2增幅回路と、

上記2つの入力信号を選択的に切り替えて上記の第1及び第2增幅回路へ入力する第1切替回路と、

交流化信号に基づいて上記第1及び第2增幅回路の出力信号を選択的に切り替えてマトリックス状に配された画素に出力する第2切替回路と、

上記画素に印加されるオフセット電圧が、mを自然数とすると、2m個のフレーム毎に極性が切り替えられると共に、4m個のフレームでキャンセルされるように、上

記第1及び第2切替回路をそれぞれ切り替える切替制御回路とを備えている液晶表示装置の駆動装置。

【請求項 5】上記切替制御回路は、

垂直同期信号を2m分周した第3切替信号に基づいて上記第1切替回路の切り替えを制御すると共に、上記水平ライン数が偶数か奇数かを識別し、この識別結果と垂直同期信号とに基づいて、上記水平同期信号または1水平同期期間毎に出力される信号に同期して変化する第2切替信号を生成し、この第2切替信号に基づいて上記第2切替回路の切り替えを制御することを特徴とする請求項4に記載の液晶表示装置の駆動装置。

【請求項 6】上記切替制御回路は、

上記第3切替信号を出力する第4分周回路と、

上記の水平同期信号または1水平同期期間毎に出力される信号に同期して変化する信号を出力する第5分周回路と、

上記水平ライン数が偶数か奇数かの上記識別結果と、上記垂直同期信号に同期して変化する信号とに対して論理積演算を行う論理積回路と、

上記論理積回路の出力信号と、上記第5分周回路の出力信号とに対して排他的論理和演算を行う排他的論理和回路とを備え、該排他的論理和回路から上記第2切替信号が生成されることを特徴とする請求項5に記載の液晶表示装置の駆動装置。

【請求項 7】第1及び第2增幅回路を有し、切替信号に基づいて同相入力信号と逆相入力信号を切り替えると共に、交流化信号に基づいて上記增幅回路の出力をそれぞれ切り替えてマトリックス状に配された画素に出力する液晶表示装置の駆動方法であって、

30 上記画素に印加されるオフセット電圧が、所定フレーム数毎に極性が切り替えられると共に、上記所定フレーム数の2倍のフレームでキャンセルされるように、上記切替信号および上記交流化信号を制御することを特徴とする液晶表示装置の駆動方法。

【請求項 8】上記切替信号および上記交流化信号の制御は、

水平同期信号または1水平同期期間毎に出力される信号をカウントし、このカウント値の整数倍が水平ライン数に等しくならないように分周した第1切替信号に基づいて上記第1切替回路の切り替えを制御すると共に、

40 上記水平ライン数が偶数か奇数かを識別し、この識別結果と垂直同期信号とに基づいて、上記水平同期信号または1水平同期期間毎に出力される信号に同期して変化する第2切替信号を生成し、この第2切替信号に基づいて上記第2切替回路の切り替えを制御することを特徴とする請求項7に記載の液晶表示装置の駆動方法。

【請求項 9】第1及び第2增幅回路を有し、切替信号に基づいて同相入力信号と逆相入力信号を切り替えると共に、交流化信号に基づいて上記增幅回路の出力をそれぞれ切り替えてマトリックス状に配された画素に出力する

液晶表示装置の駆動方法であって、上記画素に印加されるオフセット電圧が、 $m$ を自然数とすると、 $2m$ 個のフレーム毎に極性が切り替えられると共に、 $4m$ 個のフレームでキャンセルされるように、上記切替信号および上記交流化信号を制御することを特徴とする液晶表示装置の駆動方法。

#### 【発明の詳細な説明】

##### 【0001】

【発明の属する技術分野】本発明は、回路規模を小さく抑え、回路の消費電力を低減すると共に、製造上のバラツキなどによる偶発的に発生したオフセット電圧の影響を受けない差動增幅回路を備えた液晶表示装置の駆動装置および駆動方法に関するものである。

##### 【0002】

【従来の技術】図11に、アクティブマトリックス方式の代表例であるTFTを用いた液晶表示装置のブロック構成を示す。3801はTFT液晶パネルを示し、3802は複数のソースドライバを備えたソースドライバICを示し、3803は複数のゲートドライバを備えたゲートドライバICを示し、3804はコントロール回路を示し、3805は液晶駆動電源（電源回路）を示す。

【0003】上記コントロール回路3804は、ゲートドライバIC3803へ垂直同期信号を送ると共に、ソースドライバIC3802及びゲートドライバIC3803へ水平同期信号を送る。外部から入力された表示データ（ここでは、R、G、Bに分離された各表示データ）は、コントロール回路3804を介してデジタル信号でソースドライバIC3802へ入力される。ソースドライバIC3802は、入力された表示データを時分割で内部にラッчиし、その後、コントロール回路3804からの水平同期信号に同期してデジタル／アナログ変換を行い、液晶駆動出力端子から階調表示用のアナログ電圧を出力するようになっている。

【0004】図12に、TFT液晶パネルの構成図を示す。3901は画素電極を示し、3902は画素容量を示し、3903はTFT（スイッチ素子）を示し、3904はソース信号ラインを示し、3905はゲート信号ラインを示し、3906は対向電極を示す。

【0005】上記ソース信号ライン3904には、上記ソースドライバIC3802から、表示画素の明るさに応じて変化する階調表示電圧が与えられる。上記ゲート信号ライン3905には、上記ゲートドライバIC3803から、縦方向に配設されたTFT3903が順次オンするように走査信号が与えられる。オン状態のTFT3903を介して該TFTのドレインに接続された画素電極3901にソース信号ライン3904の電圧が印加され、上記対向電極3906との間の画素容量3902に蓄積され、これにより、液晶の光透過率が変化し、該変化に応じた表示が行われる。

##### 【0006】図13及び図14に液晶駆動波形の一例を

示す。4001及び4101はソースドライバから出力される駆動波形を示し、4002及び4102はゲートドライバから出力される駆動波形を示し、4003及び4103は対向電極の電位を示し、4004及び4104は画素電極の電圧波形を示す。

【0007】液晶材料に印加される電圧は、画素電極3901と対向電極3906の電位差であり、図中には斜線で示している。液晶パネルは長期信頼性を確保するために、交流で駆動する必要がある。図13は、上記ソースドライバの出力電圧が対向電極の電圧より高い時に上記ゲートドライバの出力によりTFT3903がオンし、画素電極3901へ対向電極3906に対して正極性の電圧が印加され、その後、TFT3903がオフしてその電位が維持される場合を示している。

【0008】一方、図14は、逆に、上記ソースドライバの出力電圧が対向電極3906の電圧より低い時に上記ゲートドライバの出力によりTFT3903がオンして、画素電極3901へ対向電極3906に対して負極性の電圧が印加され、その後、TFT3903がオフしてその電位が維持される場合を示している。このように、図13の波形電圧と図14の波形電圧とを交互に印加することで、液晶材料に加わる電圧を交流化して駆動することが可能となる。

【0009】図15に、駆動電圧を交流化する際の、液晶パネル3801上の交流化の極性配列の一例を示す。これは、ドット反転駆動と呼ばれる方式によるものであり、1つの表示画面（フレーム）内では正極性と負極性とが上下左右とも交互に配列され、かつ、フレーム毎に極性が反転される。この方法では、ソースドライバIC3802においては、例えば奇数番目の出力端子が正極性の電圧を出力している時、偶数番目の出力端子は負極性の電圧を出力しており、逆に、奇数番目の出力端子が負極性の電圧を出力している時、偶数番目の出力端子は正極性の電圧を出力している。

【0010】図16に、ドット反転駆動におけるソースドライバの駆動波形例を示す。図16中、4301は奇数番目の上記出力端子の出力電圧波形を示し、4302は偶数番目の上記出力端子の出力電圧波形を示し、4303は対向電極3906の電圧を示す。図16に示すように、奇数番目の出力端子と偶数番目の出力端子とにおいては、常に対向電極3906に対して逆の極性の電圧が出力される。

【0011】図17は、上記ソースドライバIC3802の構成を示すブロック図の一例を示す。ここでは、関連するソースドライバのみ説明する。ゲートドライバは公知のものを使用するので、ここでは、説明を省略する。入力されたデジタル信号の表示データ（R、G、B）は、シフトレジスタ4403の動作に基づいて時分割でサンプリングメモリ4404に記憶され、その後、水平同期信号でホールドメモリ4405に一括転送され

る。上記シフトレジスタ4403は、スタートパルス及びクロック(CK)に基づいて動作するようになっている。上記ホールドメモリ4405のデータは、レベルシフタ回路4406を介してD/A変換回路4407でアナログ電圧に変換され、出力回路4408により、液晶駆動出力端子を介して階調表示駆動電圧(液晶駆動電圧)として出力される。なおホールドメモリ4405により1水平同期期間、表示データは、ラッチされ維持されている。そして、次の水平同期新により新たな表示データが取り込まれ、ラッチされる。

【0012】図18(a)および図18(b)に、従来の技術(第1従来技術)に係るドット反転駆動を行うソースドライバICの出力回路のブロック構成図とその動作の一例とを示す。図18(a)および図18(b)には、図17の内、4405、4407、4408で示される各ブロックのみを、2出力端子分の回路として示している。

【0013】図18(a)および図18(b)において、4501は奇数番目の出力端子を駆動する出力回路でオペアンプを使用したボルテージフォロワを示し、4502は偶数番目の出力端子を駆動する出力回路で4501と同じオペアンプを使用したボルテージフォロワを示し、4503、4504、4505、及び4506は液晶駆動出力の出力電圧極性を切り替える出力交流化スイッチをそれぞれ示し、4507は正極性電圧のデジタル/アナログ変換を行うD/A変換回路を示し、4508は負極性電圧のデジタル/アナログ変換を行うD/A変換回路を示し、4509及び4510は表示データを保持するホールドメモリをそれぞれ示し、4511は奇数番目の出力端子を示し、4512は偶数番目の出力端子を示す。また、オペアンプ4501の内部の4513及び4502内部の4514はNチャンネルMOS入力のオペアンプを示し、オペアンプ4501の内部の4515及び4502内部の4516はPチャンネルMOS入力のオペアンプを示す。

【0014】上記構成を有する回路による液晶駆動波形の交流化について説明すると、以下の通りである。

【0015】上記出力交流化スイッチ4503から4506が図18(a)の状態にあるとき、上記ホールドメモリ4509に記憶されている奇数番目の出力端子4511の表示データは、正極性のD/A変換回路4507へ入力され、D/A変換後のアナログ電圧は、ボルテージフォロワ4501を介して奇数番目の出力端子4511から液晶パネル3801へ出力される。この時の出力電圧は、正極性の液晶駆動電圧となる。

【0016】これに対して、出力交流化スイッチ4503乃至4506が図18(b)の状態にあるとき、ホールドメモリ4509に記憶されている奇数番目の出力端子4511の表示データは、負極性のD/A変換回路4508に入力され、D/A変換後のアナログ電圧は、ボルテージ

フォロワ4501を介して奇数番目の出力端子4511から液晶パネルへ出力される。この時の出力電圧は、負極性の駆動電圧となる。

【0017】偶数番目の出力端子4512の駆動電圧の極性は、奇数番目の出力端子4511と逆になる。すなわち、出力交流化スイッチ4503から4506が図18(a)の状態にあるとき、ホールドメモリ4510に記憶されている偶数番目の出力端子4512の表示データは、負極性のD/A変換回路4508に入力され、D/A変換後のアナログ電圧は、ボルテージフォロワ4502を介して偶数番目の出力端子4512から液晶パネルへ出力される。この時の出力電圧は、負極性の液晶駆動電圧となる。

【0018】一方、出力交流化スイッチ4503から4506が図18(b)の状態にあるとき、ホールドメモリ4510に記憶されている偶数番目の出力端子の表示データは、正極性のD/A変換回路4507に入力され、D/A変換後のアナログ電圧は、ボルテージフォロワ4502を介して偶数番目の出力端子4512より液晶パネルに出力される。この時の出力電圧は、正極性の液晶駆動電圧となる。図18(a)および図18(b)には、以上の動作のうち、奇数番目の出力端子の信号の流れのみを示す。このように、図18(a)の状態と、図18(b)の状態とを出力交流化スイッチ4503から4506を用いてフレーム反転で交互に切り替えることにより、液晶パネル3801を駆動するために必要な駆動波形の交流化を行っている。

【0019】図18(a)および図18(b)の回路構成において、1つの出力端子は、正極性電圧の出力の場合も負極性電圧の出力の場合も、常に同じオペアンプ回路で駆動される。一般に、液晶駆動回路の出力端子の重要な機能として、動作電源電圧フルレンジの出力ダイナミックレンジが要求される。通常のLSIで使用されるエンハンスマント型のMOSトランジスタを使用することを想定すると、その閾値電圧による動作不可領域をなくすために、図18(a)および図18(b)に示すように、NチャンネルMOSトランジスタ入力のオペアンプ4513とPチャンネルMOSトランジスタ入力のオペアンプ4515の両方を1つの出力回路4501内に持たなければならない。このため回路規模が大きくなり、LSI化した場合のチップサイズの増大を招く。更に、オペアンプが1出力当たり2回路有るために、回路の消費電力が大きくなる。

【0020】図19(a)および図19(b)に、他の従来の技術(第2従来技術)に係るドット反転駆動を行うソースドライバICの出力回路のブロック構成図とその動作の例を示す。図19(a)および図19(b)には、図17の内、4405、4407、4408で示される各ブロックのみを、2出力端子分の回路として示している。

【0021】図19(a)および図19(b)において、4601はNチャンネルMOSトランジスタ入力のオペアンプを使用したボルテージフォロワを示し、4602はPチャンネルMOSトランジスタ入力のオペアンプを使用したボルテージフォロワを示し、4603、4604、4605、及び4606は液晶駆動出力の出力電圧極性を切り替える出力交流化スイッチを示し、4607は正極性のデジタル／アナログ変換を行うD/A変換回路を示し、4608は負極性のデジタル／アナログ変換を行うD/A変換回路を示し、4609及び4610は表示データを保持するホールドメモリを示し、4611は奇数番目の出力端子を示し、4612は偶数番目の出力端子を示す。

【0022】図19(a)および図19(b)の出力電圧の交流化は、図18(a)および図18(b)の場合と同じく出力交流化スイッチ4603から4606によって行われる。図18(a)および図18(b)の場合と異なるのは、正極性用のD/A変換回路4607の出力は直接NチャンネルMOSトランジスタ入力のオペアンプ4601へ送られ、負極性用のD/A変換回路4608の出力は直接PチャンネルMOSトランジスタ入力のオペアンプ4602へ送られ、各々のオペアンプの出力が、スイッチ4603及び4604を介して所望の出力端子へ送られる点である。

【0023】ここでは、正極性用のD/A変換回路4607は、動作電源電圧の約2分の1以上の電圧のみを出力するため、オペアンプとしてNチャンネル入力の回路のみで十分であり、同様に、負極性用のD/A変換回路4608は、動作電源電圧の約2分の1以下の電圧のみを出力するため、オペアンプとしてPチャンネル入力の回路のみで十分である。図19(a)および図19(b)の構成では、図18(a)および図18(b)の構成に対して、オペアンプ回路が出力端子当たり半分ですむため、チップサイズの低減と低消費電力化が図れる。

【0024】しかしながら、図19(a)および図19(b)の構成は、1つの出力を駆動するオペアンプ回路が正極性の場合と負極性の場合とで異なっている。すなわち、図19(a)および図19(b)の液晶駆動出力端子は、正極性電圧を出力する時はオペアンプ4601で駆動される(図19(a)参照)一方、負極性電圧を出力する時はオペアンプ4602で駆動される(図19(b)参照)。ここで、オペアンプ4601とオペアンプ4602とが、製造上のバラツキなどによる偶発的に発生するオフセット電圧を持っている場合を以下に説明する。

【0025】オペアンプ4601が偶発的に発生するオフセット電圧Aを持ち、オペアンプ4602が偶発的に発生するオフセット電圧Bを持つ場合の液晶駆動電圧波形を図20に示す。図20において、正極性電圧を出力する時と負極性電圧を出力する時とでは、期待値電圧か

らの偏差がそれぞれ異なる。したがって、液晶表示画素に印加される駆動電圧の平均電圧には、2つの偏差の差の成分( $= (A - B) / 2$ )が、誤差電圧として残留する。この誤差電圧は、駆動出力端子毎に偶発的に発生するものであるから、液晶表示装置の画素間での印加電圧の差となり、結果として表示むらが発生することになる。

【0026】比較のために、図21に、図18(a)および図18(b)の構成の場合の液晶駆動電圧波形を示す。図18(a)および図18(b)の構成では、正極性電圧、負極性電圧ともに1つの出力回路で駆動されるため、いずれの場合も期待値電圧からの偏差は同じである。この偏差は、画素に印加される電圧としては、正極性の場合と負極性の場合で互いに打ち消し合う方向である。したがって、図18(a)および図18(b)の構成では、液晶駆動出力端子間の偏差のバラツキは、表示画素で平均化されることになり、表示上の問題にはならない。

【0027】上記第2従来技術(図19参照)の場合、すなわち、正極性電圧と負極性電圧を別々のオペアンプ回路から出力する場合に対して、更なる回路規模の削減、及び消費電力の低減を実現した第3従来技術(例えば、特開平11-305735号公報を参照)が知られている。この第3従来技術について、図22を参照しながら説明すると以下のとおりである。

【0028】図22に、上記第3従来技術に係る差動增幅回路の構成例を示す。なお、図22は、NチャンネルMOSトランジスタを入力トランジスタとして使用した場合を示すものである。

【0029】図22において、101及び102はNチャンネルMOSによる入力トランジスタをそれぞれ示し、103は上記差動增幅回路に動作電流を与える定電流源を示し、104は上記入力トランジスタ101の負荷抵抗(抵抗素子)を示し、105は上記入力トランジスタ102の負荷抵抗(抵抗素子)を示し、106及び107は入力信号を切り替えるスイッチをそれぞれ示し、108及び109は出力信号を切り替えるスイッチをそれぞれ示し、110は同相入力端子を示し、111は逆相入力端子を示し、112は同相出力端子を示し、113は逆相出力端子を示し、114は上記スイッチ106から109を同時に切り替える切替信号入力端子を示す。

【0030】上記入力トランジスタ101及び上記負荷抵抗104と、上記入力トランジスタ102及び上記負荷抵抗105とは増幅回路を構成し、トランジスタ101と102は差動対を構成する。また、スイッチ106から109は、切替信号114により連動して制御される。

【0031】図23は、図22の回路の1つの動作状態を示す。図24は、図22の回路の他の動作状態を示す。

す。以下に、図23及び図24を参照しながら、上記差動增幅回路の動作を説明する。

【0032】図23に示す状態では、同相入力端子110はスイッチ106を介して入力トランジスタ101のゲートに接続され、そのドレインに接続された負荷抵抗104の働きで、スイッチ109を介して逆相出力信号として逆相出力端子113から出力される。一方、逆相入力端子111はスイッチ107を介して入力トランジスタ102のゲートに接続され、そのドレインに接続された負荷抵抗105の働きで、スイッチ108を介して同相出力信号として同相出力端子112から出力される。つまり、同相入力信号は、入力トランジスタ101及び負荷抵抗104で増幅される一方、逆相入力信号は、入力トランジスタ102及び負荷抵抗105で増幅される。

【0033】一方、図24に示す状態では、同相入力端子110はスイッチ107を介して入力トランジスタ102のゲートに接続され、そのドレインに接続された負荷抵抗105の働きで、スイッチ109を介して逆相出力信号として逆相出力端子113より出力される。また、逆相入力端子111はスイッチ106を介して入力トランジスタ101のゲートに接続され、そのドレインに接続された負荷抵抗104の働きで、スイッチ108を介して同相出力信号として同相出力端子112より出力される。つまり、同相入力信号は、入力トランジスタ102及び負荷抵抗105で増幅される一方、逆相入力信号は、入力トランジスタ101及び負荷抵抗104で増幅される。

【0034】以上のように、図23に示す状態と図24に示す状態とでは、同相入力信号の増幅回路と逆相入力信号の増幅回路とを、完全に入れ替えて使用している。

【0035】ここで、差動増幅回路を構成する入力トランジスタ101と102の間において、及びノーノ又は負荷抵抗104と105の間において、製造上の理由などにより偶発的に発生する特性の不一致が存在する場合について、図25及び図26を参照しながら、以下に説明する。

【0036】本来同じ特性を持つべき差動増幅回路の2つの素子において差が生じた場合、出力電圧が理想的な状態からずれてしまい、オフセットを持つ。このずれは、入力端子の一方に定電圧源を接続したものとしてモデル化できる。この様子を図25、及び図26に示す。図25及び図26に示す115は、上記差動増幅回路のオフセットを1つの定電圧源でモデル化したものである。なお、図25に示すスイッチ素子は図23に示す状態と同一であり、図26に示すスイッチ素子は図24に示す状態と同一である。

【0037】図25においては、定電圧源115は、スイッチ107を介して逆相入力端子111と接続されている。一方、図26においては、定電圧源115は、ス

イッチ107を介して同相入力端子110と接続されている。このように、本差動増幅回路は、スイッチ106から109を使用しているので、差動増幅回路の偶発的に発生するバラツキによるオフセットを、逆相入力端子111側に入れた状態と、同相入力端子110側に入れた状態とで切り替えることができる。これら2つの状態では、同相出力端子110及び逆相出力端子111に現れるオフセットは、符号が逆で絶対値が等しい状態となる。

【0038】以上より、オペアンプが製造上のバラツキなどによる偶発的に発生するオフセット電圧を持っている場合、正極性のオフセット電圧を出力する場合と負極性のオフセット電圧を出力する場合とでは、期待値電圧からの偏差が等しくなるので、液晶表示画素に印加される駆動電圧の平均電圧には、2つの偏差の差の成分が誤差電圧として残留することがなくなり、したがって、上記オペアンプを液晶駆動回路に使用した場合、液晶表示装置の画素間での印加電圧に差となって生じず、表示むらを確実に回避できる。

【0039】図27に、差動増幅回路のPチャンネルMOSトランジスタを入力トランジスタに使用した場合を示すものである。

【0040】図27において、601及び602はPチャンネルMOSによる入力トランジスタをそれぞれ示し、603は本差動増幅回路に動作電流を与える定電流源を示し、604は入力トランジスタ601の負荷抵抗（抵抗素子）を示し、605は入力トランジスタ602の負荷抵抗（抵抗素子）を示し、606及び607は入力信号を切り替えるスイッチをそれぞれ示し、608及び609は出力信号を切り替えるスイッチをそれぞれ示し、610は同相入力端子を示し、611は逆相入力端子を示し、612は同相出力端子を示し、613は逆相出力端子を示し、614はスイッチ606乃至609を同時に切り替える信号を入力するための切替信号入力端子を示す。

【0041】図27の動作を図28及び図29を用いて説明すると以下のとおりである。

【0042】図28に示す状態では、同相入力端子610はスイッチ606を介して入力トランジスタ601のゲートに接続され、そのドレインに接続された負荷抵抗604の働きで、スイッチ609を介して逆相出力信号として逆相出力端子613から出力される。一方、逆相入力端子611はスイッチ607を介して入力トランジスタ602のゲートに接続され、そのドレインに接続された負荷抵抗605の働きで、スイッチ608を介して同相出力信号として同相出力端子612から出力される。つまり、同相入力信号は、入力トランジスタ601及び負荷抵抗604で増幅される一方、逆相入力信号は、入力トランジスタ602及び負荷抵抗605で増幅される。

【0043】一方、図29に示す状態では、同相入力端子610はスイッチ607を介して入力トランジスタ602のゲートに接続され、そのドレインに接続された負荷抵抗605の働きで、スイッチ609を介して逆相出力信号として逆相出力端子613より出力される。また、逆相入力端子611はスイッチ606を介して入力トランジスタ601のゲートに接続され、そのドレインに接続された負荷抵抗604の働きで、スイッチ608を介して同相出力信号として同相出力端子612より出力される。つまり、同相入力信号は、入力トランジスタ602及び負荷抵抗605で増幅される一方、逆相入力信号は、入力トランジスタ601及び負荷抵抗604で増幅される。

【0044】以上の様に、図28に示す状態と図29に示す状態とでは、同相入力信号の増幅回路と逆相入力信号の増幅回路とを、完全に入れ替えて使用している。

【0045】ここで、差動増幅回路を構成する入力トランジスタ601と602の間において、及び／又は負荷抵抗604と605の間において、及び／又は負荷抵抗604と605の間において、製造上の理由などにより偶発的に発生する特性の不一致が存在する場合について、図30及び図31を参照しながら、以下に説明する。

【0046】本来同じ特性を持つべき差動増幅回路の2つの素子において差が生じた場合、出力電圧が理想的な状態からずれてしまい、オフセットを持つ。このずれは、入力端子の一方に定電圧源を接続したものとしてモデル化できる。この様子を図30、及び図31に示す。図30、及び図31に示す615は、上記差動増幅回路のオフセットを1つの定電圧源でモデル化したものである。なお、図30に示すスイッチ素子は図28に示す状態と同一であり、図31に示すスイッチ素子は図29に示す状態と同一である。

【0047】図30においては、定電圧源615は、スイッチ607を介して逆相入力端子611と接続されている。一方、図31においては、定電圧源615は、スイッチ607を介して同相入力端子610と接続されている。このように、本差動増幅回路は、スイッチ606から609を使用しているので、差動増幅回路の偶発的に発生するバラツキによるオフセットを、逆相入力端子611側に入れた状態と、同相入力端子610側に入れた状態とで切り替えることができる。これら2つの状態では、同相出力端子610及び逆相出力端子611に現れるオフセットは、符号が逆で絶対値が等しい状態となる。

【0048】以上より、オペアンプが製造上のバラツキなどにより偶発的に発生するオフセット電圧を持っている場合でも、正極性のオフセット電圧を出力する場合と負極性のオフセット電圧を出力する場合とでは、期待値電圧からの偏差が等しくなるので、液晶表示画素に印加

される駆動電圧の平均電圧には、2つの偏差の差の成分が誤差電圧として残留することがなくなり、したがって、上記オペアンプを液晶駆動回路に使用した場合、液晶表示装置の画素間での印加電圧に差となって生じず、表示むらを確実に回避できる。

【0049】図32に、図22の差動増幅回路の負荷素子をカレントミラー構成の能動負荷に変えた回路構成を示す。図32は、NチャンネルMOSトランジスタを入力トランジスタとして使用した場合を示すものである。

【0050】図32において、1101及び1102はNチャンネルMOSによる入力トランジスタをそれぞれ示し、1103は本回路に動作電流を与える定電流源を示し、1104は入力トランジスタ1101の負荷となるPチャンネルMOSによる負荷トランジスタを示し、1105は入力トランジスタ1102の負荷となるPチャンネルMOSによる負荷トランジスタを示し、1106及び1107は入力信号を切り替えるスイッチをそれぞれ示し、1108及び1109は出力信号を切り替えるスイッチをそれぞれ示し、1110は同相入力端子を示し、1111は逆相入力端子を示し、1112は同相出力端子を示し、1113は逆相出力端子を示し、1114はスイッチ1106～1109を同時に切り替える信号を入力するための切替信号入力端子を示す。

【0051】上記差動増幅回路は、負荷素子がトランジスタによるカレントミラー構成の能動負荷である点において、図22の構成例（受動負荷）と異なっている。図23に対応する状態においては、同相入力信号は、入力トランジスタ1101及び負荷トランジスタ1104で増幅される一方、逆相入力信号は、入力トランジスタ1102及び負荷トランジスタ1105で増幅される。これに対して、図24に対応する状態においては、同相入力信号は、入力トランジスタ1102及び負荷トランジスタ1105で増幅される一方、逆相入力信号は、入力トランジスタ1101及び負荷トランジスタ1104で増幅される。

【0052】以上、何れの場合でも、上記負荷トランジスタ1104及び1105は、互いに、カレントミラー構成となっているので、たとえ両負荷トランジスタに特性のバラツキがあっても、負荷トランジスタ1104及び1105に流れる電流は常に等しくなり、この結果、同相入力信号及び逆相入力信号は同じ増幅度で増幅されることになり、左右対称な出力波形が得られることになる。

【0053】以上のように、図32に示す構成を有する差動増幅回路でも、同相入力信号の増幅回路と逆相入力信号の増幅回路とを、完全に入れ替えて使用することができる。

【0054】また、上記差動増幅回路を構成する入力トランジスタ1101と1102の間において、製造上の理由などにより偶発的に発生する特性の不一致が存在す

る場合でも、詳細には説明しないが、図22と同様の構成を有している。したがって、本差動増幅回路においては、スイッチ1106乃至1109を使用しているので、差動増幅回路の偶発的に発生するバラツキによるオフセットを、逆相入力端子1111側に入れた状態と、同相入力端子1110側に入れた状態とで切り替えることができる。これら2つの状態では、同相出力端子1110及び逆相出力端子1111に現れるオフセットは、符号が互いに逆で絶対値が等しい状態となる。

【0055】以上より、オペアンプが製造上のバラツキなどにより偶発的に発生するオフセット電圧を持っている場合、正極性のオフセット電圧を出力する場合と負極性のオフセット電圧を出力する場合とでは、期待値電圧からの偏差が等しくなるので、液晶表示画素に印加される駆動電圧の平均電圧には、2つの偏差の差の成分が誤差電圧として残留することがなくなり、したがって、上記オペアンプを液晶駆動回路に使用した場合、液晶表示装置の画素間での印加電圧に差となって生じず、表示むらを確実に回避できる。

【0056】図33に、図27の差動増幅回路の負荷素子をカレントミラー構成の能動負荷に変えた回路構成を示す。図33は、PチャンネルMOSトランジスタを入力トランジスタとして使用した場合を示すものである。

【0057】図33において、1201及び1202はPチャンネルMOSによる入力トランジスタをそれぞれ示し、1203は本回路に動作電流を与える定電流源を示し、1204は入力トランジスタ1201の負荷となるNチャンネルMOSによる負荷トランジスタを示し、1205は入力トランジスタ1202の負荷となるNチャンネルMOSによる負荷トランジスタを示し、1206及び1207は入力信号を切り替えるスイッチをそれぞれ示し、1208及び1209は出力信号を切り替えるスイッチをそれぞれ示し、1210は同相入力端子を示し、1211は逆相入力端子を示し、1212は同相出力端子を示し、1213は逆相出力端子を示し、1214はスイッチ1206～1209を同時に切り替える信号を入力するための切替信号入力端子を示す。

【0058】図33の構成は、負荷素子がトランジスタによるカレントミラー構成の能動負荷である点において、図27の構成（受動負荷）と異なっている。図28に対応する状態においては、同相入力信号は、入力トランジスタ1201及び負荷トランジスタ1204で増幅される一方、逆相入力信号は、入力トランジスタ1202及び負荷抵抗1205で増幅される。これに対して、図29に対応する状態においては、同相入力信号は、入力トランジスタ1202及び負荷トランジスタ1205で増幅される一方、逆相入力信号は、入力トランジスタ1201及び負荷トランジスタ1204で増幅される。

【0059】以上、何れの場合でも、上記負荷トランジスタ1204及び1205は、互いに、カレントミラー

構成となっているので、両負荷トランジスタに特性のバラツキがあっても、負荷トランジスタ1204及び1205に流れる電流は常に等しくなり、この結果、同相入力信号及び逆相入力信号は同じ増幅度で増幅されることになり、左右対称な出力波形が得られることになる。

【0060】以上の様に、図33に示す構成を有する差動増幅回路でも、同相入力信号の増幅回路と逆相入力信号の増幅回路とを、完全に入れ替えて使用している。

【0061】また、上記差動増幅回路を構成する入力トランジスタ1201と1202の間ににおいて、製造上の理由などにより偶発的に発生する特性の不一致が存在する場合でも、詳細には説明しないが、図27と同様の構成を有している。したがって、上記差動増幅回路においては、スイッチ1206～1209を使用しているので、差動増幅回路の偶発的なバラツキによるオフセットを、逆相入力端子1211側に入れた状態と、同相入力端子1210側に入れた状態とで切り替えることができる。これら2つの状態では、同相出力端子1210及び逆相出力端子1211に現れるオフセットは、符号が互いに逆で絶対値が等しい状態となる。

【0062】これにより、オペアンプが製造上のバラツキなどにより偶発的に生じるオフセット電圧を持っている場合でも、正極性のオフセット電圧を出力する場合と負極性のオフセット電圧を出力する場合とでは、期待値電圧からの偏差が等しくなるので、液晶表示画素に印加される駆動電圧の平均電圧には、2つの偏差の差の成分が誤差電圧として残留することがなくなり、したがって、液晶表示装置の画素間での印加電圧に差となって生じず、表示むらを確実に回避できる。

【0063】次に、図34を示す。これは、図32に示す差動増幅回路と等価な差動増幅回路1301と、スイッチ及び出力部を具体化した例について説明する。なお、図34は、NチャンネルMOS入力のオペアンプである。

【0064】図34において、1301は図32で示す差動増幅回路を示し、1302は同相入力端子を示し、1303は逆相入力端子を示し、1304及び1305はスイッチ切替信号入力端子をそれぞれ示し、1306から1309はスイッチをそれぞれ示し、1310から1313はスイッチをそれぞれ示し、1314及び1315はNチャンネルMOSの入力トランジスタをそれぞれ示し、1316および1317は入力トランジスタの能動負荷となるPチャンネルMOSの負荷トランジスタをそれぞれ示し、1318はPチャンネルMOSの出力トランジスタを示し、1319はNチャンネルMOSの出力トランジスタを示し、1320は出力端子を示し、1321はオペアンプに動作点を与えるためのバイアス電圧入力端子を示す。ここで、差動増幅回路1301を図22の抵抗負荷の差動増幅回路に置き換えた回路も、以下の説明と全く同一の動作をするため、ここでは詳細

な説明を省略する。

【0065】図34において、1314及び1315が、図32で示したスイッチ切替信号入力端子1114に相当し、1304と1305とは互いに逆相の信号を入力する。スイッチ切替信号入力に応じた回路の動作を図35及び図36を参照しながら、以下に説明する。

【0066】図34において、入力トランジスタ1314及び1315が、図32で示した入力トランジスタ1101及び1102に相当し、負荷トランジスタ1316及び1317が図32で示した負荷トランジスタ1104及び1105に相当する。

【0067】また、図34において、1307及び1309が、図32で示したスイッチ1106に相当し、1306及び1308が、図32で示したスイッチ1107に相当し、1310及び1313が、図32で示したスイッチ1108に相当し、1311及び1312が、図32で示したスイッチ1109に相当し、トランジスタ1322が、図32で示した定電流源1103に相当する。

【0068】切替入力信号1304に“L”レベル(ローレベル)が入力されると、スイッチはPチャンネルMOSトランジスタであるので、図35に示すように、スイッチ1306、1307、1310、及び1311がオン状態になる。この時、スイッチ切替信号入力端子1305には“H”レベル(ハイレベル)が入力されているため、スイッチ1308、1309、1312、及び1313はオフする。同相入力信号1302は、スイッチ1306を介して入力トランジスタ1315へ供給される。逆相入力信号1303は、スイッチ1307を介して入力トランジスタ1314へ供給される。また、スイッチ1310を介して負荷トランジスタ1316及び1317にゲート信号が供給され、スイッチ1311を介して出力トランジスタ1318へゲート信号が与えられる。図35の場合、同相入力信号を増幅する回路は、トランジスタ1315及び負荷トランジスタ1317であり、逆相入力信号を増幅する回路は、トランジスタ1314及び負荷トランジスタ1316である。

【0069】スイッチ切替信号入力端子1305に“L”レベルが入力されると、図36において、スイッチ1308、1309、1312、及び1313がオン状態になる。この時、スイッチ切替信号入力端子1304には“H”レベルが入力されているため、スイッチ1306、1307、1310、及び1311はオフする。この時、同相入力信号1302は、スイッチ1308を介して入力トランジスタ1314へ供給される。逆相入力信号1303は、スイッチ1309を介して入力トランジスタ1315へ供給される。また、スイッチ1313を介して負荷トランジスタ1316及び1317にゲート信号が与えられ、スイッチ1312を介して出力トランジスタ1318へゲート信号が与えられる。図50

36の場合、同相入力信号を増幅する回路は、入力トランジスタ1314及び負荷トランジスタ1316であり、逆相入力信号を増幅する回路は、入力トランジスタ1315及び負荷トランジスタ1317である。

【0070】図35及び図36に示したように、本差動増幅回路は、スイッチ1306から1313を切り替えることによって、同相入力信号の増幅回路と逆相入力信号の増幅回路とを入れ替えることができる。これにより、前述したように、差動増幅回路に製造上の特性バラツキ等による偶発的なオフセットが発生した場合でも、このオフセットは、この2つの状態で符号が互いに逆で絶対値が等しくなる。したがって、オペアンプに生じるオフセットのバラツキも、スイッチ1306から1313を切り替えることによって、オフセットの符号が互いに逆で絶対値が等しい状態を実現することができ、上記オフセットを相殺できる。

【0071】次に、図37を参照しながら、図33に示す差動増幅回路と等価な差動増幅回路1601と、スイッチ及び出力部を具体化した例を説明する。なお、図37は、PチャンネルMOS入力のオペアンプである。

【0072】図37において、1602は同相入力端子を示し、1603は逆相入力端子を示し、1604及び1605はスイッチ切替信号入力端子をそれぞれ示し、1606～1609はスイッチをそれぞれ示し、1610～1613はスイッチをそれぞれ示し、1614及び1615はPチャンネルMOSの入力トランジスタをそれぞれ示し、1616および1617は入力トランジスタの能動負荷となるNチャンネルMOSの負荷トランジスタをそれぞれ示し、1618はNチャンネルMOSの出力トランジスタを示し、1619はPチャンネルMOSの出力トランジスタを示し、1620は出力端子を示し、1621はオペアンプに動作点を与えるためのバイアス電圧入力端子を示す。ここで、差動増幅回路1601を図27で述べた抵抗負荷の差動増幅回路に置き換えた回路も、以下の説明と全く同一の動作をするため、ここでは詳細な説明を省略する。

【0073】図37において、入力トランジスタ1614及び1615が、図33で示した入力トランジスタ1201及び1202に相当し、負荷トランジスタ1616及び1617が、図33で示した負荷トランジスタ1204及び1205に相当する。また、図37において、1607及び1609が、図33で示したスイッチ1206に相当し、1606及び1608が、図33で示したスイッチ1207に相当し、1610及び1611が、図33で示したスイッチ1208に相当し、1611及び1612が、図33で示したスイッチ1209に相当し、トランジスタ1622が、図33で示した定電流源1203に相当する。

【0074】スイッチ切替信号入力端子1604に“H”レベル(ハイレベル)が入力されると、スイッチ

はNチャンネルMOSトランジスタであるので、図38に示すように、スイッチ1606、1607、1610、及び1611がオン状態になる。この時、スイッチ切替信号入力端子1605には“L”レベル(ローレベル)が入力されているため、スイッチ1608、1609、1612、及び1613はオフする。同相入力信号1602は、スイッチ1606を介して入力トランジスタ1615へ供給される。逆相入力信号1603は、スイッチ1607を介して入力トランジスタ1614へ供給される。また、スイッチ1610を介して負荷トランジスタ1616及び1617にゲート信号が供給され、スイッチ1611を介して出力トランジスタ1618へゲート信号が与えられる。図38の場合、同相入力信号を増幅する回路は、入力トランジスタ1615及び負荷トランジスタ1617であり、逆相入力信号を増幅する回路は、入力トランジスタ1614及び負荷トランジスタ1616である。

【0075】スイッチ切替信号入力端子1605に“H”レベルが入力されると、図39において、スイッチ1608、1609、1612、及び1613がオン状態になる。この時、スイッチ切替信号入力端子1604には“L”レベルが入力されているため、スイッチ1606、1607、1610、及び1611はオフする。この時、同相入力信号1602は、スイッチ1608を介して入力トランジスタ1614へ供給される。逆相入力信号1603は、スイッチ1609を介して入力トランジスタ1615へ供給される。また、スイッチ1613を介して負荷トランジスタ1616及び1617にゲート信号が与えられ、スイッチ1612を介して出力トランジスタ1618へゲート信号が与えられる。図39の場合、同相入力信号を増幅する回路は、入力トランジスタ1614及び負荷トランジスタ1616であり、逆相入力信号を増幅する回路は、入力トランジスタ1615及び負荷トランジスタ1617である。

【0076】図38及び図39に示したように、上記差動増幅回路は、スイッチ1606～1613を切り替えることによって、同相入力信号の増幅回路と逆相入力信号の増幅回路とを入れ替えることができる。これにより、前述したように、差動増幅回路に製造上のバラツキ等により偶発的に発生するオフセットが発生した場合でも、このオフセットは、この2つの状態で符号が互いに逆で絶対値が等しくなる。したがって、オペアンプに生じるオフセットのバラツキも、スイッチ1606～1613を切り替えることによって、オフセットの符号が逆で絶対値が等しい状態を実現することができる。なお、図38及び図39において、点線は、信号の流れを示すものである。

【0077】図40及び図41は、前述の差動増幅回路を使用したドット反転駆動を行う液晶駆動回路の出力ブロック図であり、隣り合う2つの出力回路部分のみを示

す。図40及び図41は、液晶駆動電圧の極性を切り替えた場合の動作をそれぞれ示している。

【0078】図40及び図41において、2101は図34で示したNチャンネルMOSトランジスタ入力のオペアンプを示し、2102は図37で示したPチャンネルMOSトランジスタ入力のオペアンプを示し、2103は正極性の液晶駆動電圧を発生するD/A変換回路を示し、2104は負極性の液晶駆動電圧を発生するD/A変換回路を示し、2105～2108は液晶駆動電圧を交流化するためのスイッチを示し、2109は奇数番目の出力端子の表示データを記憶するラッチ回路を示し、2110は偶数番目の出力端子の表示データを記憶するラッチ回路を示し、2111は奇数番目の出力端子を示し、2112は偶数番目の出力端子を示し、2113は交流化スイッチ切替信号入力を示し、2114は図34や図37で示したオペアンプのスイッチ切替信号を示す。なお、ここでのラッチ回路2109や2110は、図17のホールドメモリ4405を示し、レベルシタ回路は省略された形で説明している。

【0079】以下、これらの図を使用して奇数番目の出力端子の動作について説明する。偶数番目の出力端子については、その駆動電圧極性が逆になるだけで同一の動作をするため、詳細な説明を省略する。

【0080】図40は、奇数番目の出力端子2111が正極性駆動電圧を出力し、偶数番目の出力端子2112が負極性駆動電圧を出力する場合を示す。この場合、奇数番目の出力端子の表示データは、ラッチ回路2109からスイッチ2105を介して正極性用D/A変換回路2103へ送られ、その出力がオペアンプ2101に与えられた後、スイッチ2107を介して奇数番目の出力端子2111から出力される(図40中の太線で示す矢印を参照)。

【0081】図41は、奇数番目の出力端子2111が負極性駆動電圧を出力し、偶数番目の出力端子2112が正極性駆動電圧を出力する場合を示す。この場合、奇数番目の出力端子の表示データは、ラッチ回路2109からスイッチ2106を介して負極性用D/A変換回路2104へ送られ、その出力がオペアンプ2102に与えられた後、スイッチ2107を介して奇数番目の出力端子2111から出力される(図41中の太線で示す矢印を参照)。

【0082】ここで、オペアンプが製造上の理由等で特性が異なり、偶発的に発生するオフセット電圧を持つ場合について説明する。前述したように、ここで示すオペアンプはスイッチ切替信号により、そのオフセットの符号を反転させることができ、このときのオフセット電圧の絶対値は同じであることから、オペアンプ2101がオフセット電圧A又は-Aに切り替えることができ、オペアンプ2102がオフセット電圧B又は-Bに切り替えることができるものとする。この場合、奇数番目の出

力端子の出力電圧は、正極性出力時はA又は-Aのオフセットを持ち、負極性出力時はB又は-Bのオフセットを持つことになる。オフセットの符号の選択は、前述のオペアンプのスイッチ切替信号で行われる。

【0083】次に、図3は、図40及び図41における差動增幅回路2115の具体的構成例を示すものであり、図3において、2301は図34で示したNチャンネルMOSトランジスタ入力のオペアンプに対応し、2302は図37で示したPチャンネルMOSトランジスタ入力のオペアンプに対応している。また、図3において、2307及び2308は、図40及び図41におけるスイッチ2107及び2108にそれぞれ対応している。更に、図3において、出力端子2311及び2312は、図40及び図41における出力端子2111及び2112にそれぞれ対応している。図3中、VBNおよびVBPは、オペアンプに動作点を与えるためのバイアス電圧入力端子をそれぞれ示す。更に、図3中の2313は、図40および図41中の2113（交流化スイッチ切替信号入力REV）に対応し、図3中の2314は図40及び図41中の2114（図34及び図37で示したオペアンプのスイッチ切替信号SWP）に対応する。

\*【0084】そして、交流化スイッチ切替信号REV、及びオペアンプのスイッチ切替信号SWPと出力の関係を示したものが、図42と表1である。

【0085】図42において、2501は奇数番目の出力端子からの出力電圧により駆動される画素電圧の理想値を示し、2502はオフセット電圧が加味された実際の電圧を示す。交流化スイッチ切替信号REVは、1フレーム毎に反転しており、オペアンプのスイッチ切替信号SWPは2フレーム毎に反転している。この結果、画素電圧の理想値と実際の電圧値との差は、1フレーム毎に順次、A、B、-A、-Bと変化し、4フレームで最初の状態に戻る。

【0086】ここで、第1フレームと第3フレームの偏差、及び第2フレームと第4フレームの偏差は互いに逆符号で等しくなる。フレームの周期が液晶材料の反応時間に対して十分短ければ、第1フレームと第3フレームとで偏差は打ち消され、また、第2フレームと第4フレームとで偏差が打ち消される。偶数番目の出力端子でも同様に4フレーム毎に偏差は打ち消される。これらをまとめると表1のようになる。

#### 【0087】

【表1】

| 入力信号  |       | 出力端子       |            |
|-------|-------|------------|------------|
| SWP   | REV   | 奇数番目の出力端子  | 偶数番目の出力端子  |
| ローレベル | ローレベル | 正極性（偏差 A）  | 負極性（偏差 B）  |
| ローレベル | ハイレベル | 負極性（偏差 B）  | 正極性（偏差 A）  |
| ハイレベル | ローレベル | 正極性（偏差 -A） | 負極性（偏差 -B） |
| ハイレベル | ハイレベル | 負極性（偏差 -B） | 正極性（偏差 -A） |

【0088】以上より、液晶駆動出力端子毎の偏差のバラツキは、各々の表示画素での打ち消し動作により、人40の目に表示むらとして識別されることはなく、良質な表示を行うことが可能となる。

#### 【0089】

【発明が解決しようとする課題】しかしながら、上記従来の技術によれば、ソースドライバの出力回路部（図17参照）を構成する差動増幅器（オペアンプ回路）の構造上の条件のバラツキ等により偶発的に発生するオフセット電圧（このオフセット電圧は、主として、差動増幅器の入力段を構成する差動部で発生する。）が液晶表示素子への理想の駆動電圧からの誤差を生み、これにより50

表示画像が適切に表示されず、いわゆる表示むらが発生し、表示品位を低下させる要因となっていた。

【0090】上記第1従来技術では、一つの出力端子に正極性電圧および負極性電圧の双方を出力（フルレンジ）できるようにNチャンネルMOSトランジスタを入力段にもつオペアンプとPチャンネルMOSトランジスタを入力段にもつオペアンプ2個を有する構成を示した。これにより、図21に示すようにオフセット電圧に起因する偏差A、-Aを2フレームで打ち消していた。

【0091】しかしながら、この回路構成は、1出力端子毎にオペアンプ2個を有するので、回路規模が大きくチップサイズの増大を招来するという不具合があった。

しかも、比較的消費電力が大きいオペアンプ回路が多くなるので、低消費電力化のネックにもなっていた。

【0092】一方、上記第2従来技術では、正極性電圧は入力段にNチャンネルMOSトランジスタを使用したオペアンプから出力すると共に、負極性電圧は入力段にPチャンネルMOSトランジスタを使用したオペアンプから出力し、正極性／負極性電圧を切替スイッチで切り替えてフルレンジ出力していた。これによれば、オペアンプ回路の数が半減するので、回路規模の縮小および低消費電力化が実現できる。

【0093】しかしながら、上記第2従来技術では、NチャンネルMOSトランジスタを使用したオペアンプ回路で発生するオフセット電圧による偏差Aと、PチャンネルMOSトランジスタを使用したオペアンプ回路で発生するオフセット電圧による偏差Bを打ち消すことができず(図20参照)、液晶表示素子への理想の駆動電圧からの誤差が解消できず、これにより、表示画像が適切に表示されず、いわゆる表示むらが発生し、表示品位を低下させる要因となっていた。

【0094】また、上記第3従来技術では、前述の正極性電圧は入力段にNチャンネルMOSトランジスタを使用したオペアンプから出力すると共に、負極性電圧は入力段にPチャンネルMOSトランジスタを使用したオペアンプ回路から出力し、正極性電圧／負極性電圧を切替スイッチで切り替えてフルレンジ出力にするのに加えて、更にオペアンプ入力端子(同相入力端子および逆相入力端子)への入力信号として、同相入力信号もしくは逆相入力信号を切り替えて入力することで、前述の正極性電圧／負極性電圧に加えて、入力信号切り替えによって新たに正極性電圧／負極性電圧(前述の正極性電圧／負極性電圧を反転したもの)を作りだすことによって、NチャンネルMOSトランジスタを使用したオペアンプ回路で発生するオフセット電圧による偏差A、-A、PチャンネルMOSトランジスタを使用したオペアンプで発生するオフセット電圧による偏差Bと-Bをフレーム間で切り替えることで4フレーム間で上記偏差を打ち消し(図42および表1を参照)、いわゆる表示むらの発生をなくしていた。

【0095】本発明は上記問題点に鑑みなされたものであり、その目的は、正極性電圧出力用オペアンプと負極性電圧出力用オペアンプとを別々に設け、同相入力信号と逆相入力信号を切り替えて出力する液晶表示装置の駆動装置および駆動方法において、簡単な回路の追加のみで上記ソースドライバを構成することができるもので、ソースドライバの小型化や低消費電力化に影響を及ぼすことなく、液晶駆動出力端子毎の偏差のバラツキが、各々の表示画素でのフレーム間での打ち消し動作によって、人の目に表示むらとして識別されることはなく良質な表示を行うことができるものを提供することにある。

【0096】

【課題を解決するための手段】本発明に係る液晶表示装置の駆動装置は、上記の課題を解決するために、同相または逆相の入力信号を増幅する第1及び第2增幅回路と、これら2つの入力信号を選択的に切り替えて上記の第1及び第2增幅回路へ入力する第1切替回路と、交流化信号に基づいて上記第1及び第2增幅回路の出力信号を選択的に切り替えてマトリックス状に配された画素に出力する第2切替回路と、上記画素に印加されるオフセット電圧が、所定フレーム数毎に極性が切り替えられると共に、上記所定フレーム数の2倍のフレームでキャンセルされるように、上記第1及び第2切替回路をそれぞれ切り替える切替制御回路とを備えていることを特徴としている。

【0097】上記の発明によれば、同相入力信号と逆相入力信号が第1切替回路によって切り替えられると共に、第1及び第2增幅回路の出力がそれぞれ第2切替回路によって切り替えられてマトリックス状に配された画素に出力され、これにより液晶表示装置が駆動される。

【0098】本来、同じ回路特性を有すべき第1及び第2增幅回路に、製造上のバラツキ等に起因して、回路特性において差が生じた場合、出力信号にオフセット電圧が生じてしまう。

【0099】そこで、上記発明においては、画素に印加されるオフセット電圧の極性が、切替制御回路によって、所定フレーム数毎に切り替えられると共に、上記オフセット電圧が、切替制御回路によって、上記所定フレーム数の2倍の数のフレームでキャンセルされるように第1及び第2切替回路はそれぞれ切り替えられる。

【0100】このように、液晶駆動出力端子ごとのオフセット電圧のバラツキは、各々の画素での上記所定数のフレーム間でキャンセルされるので、人の目に表示むらとして識別されることなく、良質な表示が行える。これにより、非常に信頼性の高い液晶表示装置の駆動装置を提供することができる。

【0101】上記切替制御回路は、水平同期信号または1水平同期期間毎に出力される信号をカウントし、このカウント値の整数倍が水平ライン数に等しくならないように分周した第1切替信号に基づいて上記第1切替回路の切り替えを制御すると共に、上記水平ライン数が偶数か奇数かを識別し、この識別結果と垂直同期信号とに基づいて、上記水平同期信号または1水平同期期間毎に出力される信号に同期して変化する第2切替信号を生成し、この第2切替信号に基づいて上記第2切替回路の切り替えを制御することが好ましい。

【0102】上記切替制御回路は、上記第1切替信号を出力する第1分周回路と、上記の水平同期信号または1水平同期期間毎に出力される信号に同期して変化する信号を出力する第2分周回路と、垂直同期信号に同期して変化する信号を出力する第3分周回路と、上記水平ライン数が偶数か奇数かの上記識別結果と、上記第3分周回

50

路の出力信号とに対して論理積演算を行う論理積回路と、上記論理積回路の出力信号と、上記第2分周回路の出力信号とに対して排他的論理和演算を行う排他的論理和回路とを備え、該排他的論理和回路から上記第2切替信号が生成されることが好ましい。

【0103】この場合、論理積回路の出力信号の変化に応じて、水平同期信号または1水平同期期間毎に出力される信号に同期して変化する信号（第2分周回路の出力信号）がそのまま、又は反転されたものが第2切替信号として出力される。つまり、第2切替信号は、水平同期信号に同期して変化し、水平ライン数が偶数か奇数かの識別結果と、フレームに関する情報を担う垂直同期信号との双方が反映されたものとなる。これら第1及び第2切替信号に基づいて、第1及び第2增幅回路の入力及び出力の切替制御を行うことによって、画素に印加されるオフセット電圧は、所定フレーム数毎に極性が切り替えられると共に、上記所定フレーム数の2倍のフレームでキャンセルされる。

【0104】本発明に係る他の液晶表示装置の駆動装置は、上記の課題を解決するために、同相または逆相の入力信号を増幅する第1及び第2增幅回路と、上記2つの入力信号を選択的に切り替えて上記の第1及び第2增幅回路へ入力する第1切替回路と、流化信号に基づいて上記第1及び第2增幅回路の出力信号を選択的に切り替えてマトリックス状に配された画素に出力する第2切替回路と、上記画素に印加されるオフセット電圧が、mを自然数とすると、2m個のフレーム毎に極性が切り替えられると共に、4m個のフレームでキャンセルされるように、上記第1及び第2切替回路をそれぞれ切り替える切替制御回路とを備えていることを特徴としている。

【0105】上記の発明によれば、同相入力信号と逆相入力信号が第1切替回路によって切り替えられると共に、第1及び第2增幅回路の出力がそれぞれ第2切替回路によって切り替えられてマトリックス状に配された画素に出力され、これにより液晶表示装置が駆動される。

【0106】本来、同じ回路特性を有すべき第1及び第2增幅回路に、製造上のバラツキ等に起因して、回路特性において差が生じた場合、出力信号にオフセット電圧が生じてしまう。

【0107】そこで、上記発明においては、画素に印加されるオフセット電圧の極性が、切替制御回路によって、2m個（mは自然数）のフレーム毎に極性が切り替えられると共に、上記オフセット電圧が、切替制御回路によって、4m個のフレームでキャンセルされるように第1及び第2切替回路はそれぞれ切り替えられる。

【0108】このように、液晶駆動出力端子ごとのオフセット電圧のバラツキは、各々の画素での上記所定数のフレーム間でキャンセルされるので、人の目に表示むらとして識別されることなく、良質な表示が行える。これにより、非常に信頼性の高い液晶表示装置の駆動装置

を提供することができる。

【0109】上記切替制御回路は、垂直同期信号を2m分周した第3切替信号に基づいて上記第1切替回路の切り替えを制御すると共に、上記水平ライン数が偶数か奇数かを識別し、この識別結果と垂直同期信号とに基づいて、上記水平同期信号または1水平同期期間毎に出力される信号に同期して変化する第2切替信号を生成し、この第2切替信号に基づいて上記第2切替回路の切り替えを制御することが好ましい。この場合、たとえ水平ライン数が変更されても、水平同期信号の分周について検討する必要がなく、非常に汎用性の高いソースドライバを実現できる。

【0110】本発明に係る液晶表示装置の駆動方法は、上記の課題を解決するために、第1及び第2增幅回路を有し、切替信号に基づいて同相入力信号と逆相入力信号を切り替えると共に、交流化信号に基づいて上記增幅回路の出力をそれぞれ切り替えてマトリックス状に配された画素に出力する液晶表示装置の駆動方法において、上記画素に印加されるオフセット電圧が、所定フレーム数毎に極性が切り替えられると共に、上記所定フレーム数の2倍のフレームでキャンセルされるように、上記切替信号および上記交流化信号を制御することを特徴としている。

【0111】上記の液晶表示装置の駆動方法によれば、同相入力信号と逆相入力信号が第1切替回路によって切り替えられると共に、第1及び第2增幅回路の出力がそれぞれ第2切替回路によって切り替えられてマトリックス状に配された画素に出力され、これにより液晶表示装置が駆動される。

【0112】本来、同じ回路特性を有すべき第1及び第2增幅回路に、製造上のバラツキ等に起因して、回路特性において差が生じた場合、出力信号にオフセット電圧が生じてしまう。

【0113】そこで、上記発明においては、画素に印加されるオフセット電圧の極性が、切替制御回路によって、所定フレーム数毎に切り替えられると共に、上記オフセット電圧が、切替制御回路によって、上記所定フレーム数の2倍の数のフレームでキャンセルされるように第1及び第2切替回路はそれぞれ切り替えられる。

【0114】このように、液晶駆動出力端子ごとのオフセット電圧のバラツキは、各々の画素での上記所定数のフレーム間でキャンセルされるので、人の目に表示むらとして識別されることなく、良質な表示が行える。これにより、非常に信頼性の高い液晶表示装置の駆動方法を提供することができる。

【0115】上記切替信号および上記交流化信号の制御は、水平同期信号または1水平同期期間毎に出力される信号をカウントし、このカウント値の整数倍が水平ライン数に等しくならないように分周した第1切替信号に基づいて上記第1切替回路の切り替えを制御すると共に、

上記水平ライン数が偶数か奇数かを識別し、この識別結果と垂直同期信号とに基づいて、上記水平同期信号または1水平同期期間毎に出力される信号に同期して変化する第2切替信号を生成し、この第2切替信号に基づいて上記第2切替回路の切り替えを制御することが好ましい。

【0116】本発明に係る他の液晶表示装置の駆動方法は、上記の課題を解決するために、第1及び第2增幅回路を有し、切替信号に基づいて同相入力信号と逆相入力信号を切り替えると共に、交流化信号に基づいて上記增幅回路の出力をそれぞれ切り替えてマトリックス状に配された画素に出力する液晶表示装置の駆動方法において、上記画素に印加されるオフセット電圧が、mを自然数とすると、2m個のフレーム毎に極性が切り替えられると共に、4m個のフレームでキャンセルされるように、上記切替信号および上記交流化信号を制御することを特徴としている。

【0117】上記の発明によれば、同相入力信号と逆相入力信号が第1切替回路によって切り替えられると共に、第1及び第2增幅回路の出力がそれぞれ第2切替回路によって切り替えられてマトリックス状に配された画素に出力され、これにより液晶表示装置が駆動される。

【0118】本来、同じ回路特性を有すべき第1及び第2增幅回路に、製造上のバラツキ等に起因して、回路特性において差が生じた場合、出力信号にオフセット電圧が生じてしまう。

【0119】そこで、上記発明においては、画素に印加されるオフセット電圧の極性が、切替制御回路によって、2m個(mは自然数)のフレーム毎に極性が切り替えられると共に、上記オフセット電圧が、切替制御回路によって、4m個のフレームでキャンセルされるように第1及び第2切替回路はそれぞれ切り替えられる。

【0120】このように、液晶駆動出力端子ごとのオフセット電圧のバラツキは、各々の画素での上記所定数のフレーム間でキャンセルされるので、人の目に表示むらとして識別されることなく、良質な表示が行える。これにより、非常に信頼性の高い液晶表示装置の駆動方法を提供することができる。

### 【0121】

【発明の実施の形態】本発明の実施の一形態について図1乃至図10に基づいて説明すれば、以下のとおりである。

【0122】本実施の形態に係るTFTを用いた液晶表示装置は基本的には先に示した図11の構成を有しており、従来との差異は、ソースドライバへの制御信号として、更に、垂直同期信号と、偶数/奇数ライン識別信号とが加わったことである。

【0123】なお、後述するが、この垂直同期信号と偶数/奇数ライン識別信号の処理回路はコントローラ内蔵し、例えば、図1のノードAの線を信号線とすれば、

従来技術と比較して制御信号を1本増加するだけでよい。

【0124】図11のソースドライバ3802のプロック図を図2に示す。

【0125】図2中のシフトレジスタ回路4403、サンプリングメモリ回路4404、ホールドメモリ回路4405、レベルシフタ回路4406、D/A変換回路4407、基準電圧発生回路4402、入力ラッチ回路4401は、図17の対応する回路とそれぞれ同じであるので、説明を省略する。出力回路4408は、正極性電圧出力用オペアンプと負極性電圧出力用オペアンプとを別々に設けた回路構成のものである。上記出力回路4408の詳細な回路構成を図3に示す。

【0126】図2のカウンタ回路で構成される切替制御回路4409の回路構成例を図1に示す。この切替制御回路4409には、後述のSWP(上記2つのオペアンプのスイッチ切替信号)/REV(交流化スイッチ切替信号)切替スイッチ回路も含まれている。

【0127】また、切替制御回路4409の入力信号波形および出力信号波形を図4に示す。更に、液晶表示パネル上の画素での、上記出力回路4408からのオフセット電圧出力分布を図5および図6に示す。なお、図5は、水平ライン数(図12でのゲート信号ライン3905に相当する行数)が偶数の場合(偶数ラインパネル)を示している。

【0128】図5では行数が8ラインとして表示し、列数が8ラインの液晶パネルとして表示しているが、これは説明の便宜上のものであり、本発明はこれに限定されるものではない。

【0129】なお、水平ライン数が奇数の場合の考え方には、例えば、図5のラインの下にラインを設けるだけであり、画面上部のライン~ラインの偏差の配置は同じであるので、図面を用いての説明は省略している。

【0130】本実施の形態では、水平同期信号をカウント(分周)することによってフレーム間でのオフセットの偏差をキャンセルするものである。図1では、例えば、水平ライン7本毎に、オペアンプのスイッチ切替信号SWPを切り替えた例を示している。

【0131】上記切替制御回路4409のうち、Dフリップフロップで構成されたDF/F1~4は水平同期信号を周波数が1/14になるように分周する回路(14分周回路)である。上記DF/F1~4の各入力端子Dと出力端子Qを接続し、DF/F1のクロック入力端子CKに水平同期信号を入力し、上記DF/F1の出力端子Qの出力を次段DF/F2の反転クロック入力端子/C Kに入力し、次いで上記DF/F2の出力端子Qを次段DF/F3の反転クロック入力端子/C Kに接続する。上記DF/F1~3の各出力端子Qは、3入力NANDゲートの入力端子にそれぞれ接続されている。

【0132】上記3入力NANDゲート5001の出力端子は、上記DF/F1～3の各リセット入力端子Rに接続され、周波数が1/2になるように分周する分周回路(2分周回路)を構成しているDF/F4のクロック入力端子CKに入力することで、周波数を1/14にする上記分周回路を簡単な回路構成で実現できる。上記DF/F4の出力端子/Q及び出力端子Qからの出力信号は、インバータ5005及び5006を介して、オペアンプのスイッチ切替信号SWP及び/SWPとしてそれぞれ出力される。これにより、水平同期信号の立ち上がりに同期して、反転するオペアンプのスイッチ切替信号SWPを生成する。なお、図中、/SWPはオペアンプのスイッチ切替信号SWPの反転信号である。

【0133】垂直同期信号は、DF/F6のクロック入力端子CKに印加され、このDF/F6の出力端子Qは、ANDゲート5002(論理積回路)の一方の入力端子に接続されている。このANDゲート5002の他方の入力端子には、偶数/奇数ライン識別信号(水平ライン数が偶数の場合にハイレベルになり、奇数の場合にローレベルなる信号)が入力される。上記DF/F6の入力端子Dは、出力端子/Qに接続されている。

【0134】上記ANDゲート5002の出力端子はEX-ORゲート5003及び5004の入力端子の一方にそれぞれ接続されている。上記EX-ORゲート5003の他方の入力端子は、DF/F5の出力端子Qに接続されている。上記EX-ORゲート5004の他方の入力端子は、上記DF/F5の出力端子/Qに接続されている。上記EX-ORゲート5003及び5004の出力信号は、インバータ5007及び5008を介してそれぞれ反転された後、交流化スイッチ切替信号REV及び/REVとして出力される。

【0135】また、上記の交流化スイッチ切替信号REVも、1水平同期信号の立ち上がり時に同期して反転する信号である。/REVは、交流化スイッチ切替信号REVの反転信号である。

【0136】上記交流化スイッチ切替信号REVの生成は、液晶表示パネルが偶数ラインパネル(水平ライン数が偶数)か奇数ラインパネル(水平ライン数が奇数)かで、次のように異なる。

【0137】偶数ラインパネルの場合(図5に相当)は、偶数/奇数ライン識別信号はハイレベルになる。これにより、ノードAには、垂直同期信号の周波数が1/2になるように分周した信号が(ANDゲート5002の出力に対応する。)出力される。つまり、1番目の垂直同期信号を受けると、DF/F6の出力端子Qからはハイレベルの信号がANDゲート5002に送られる。2番目の垂直同期信号を受けると、DF/F6の出力端子Qからはローレベルの信号がANDゲート5002に送られる。

【0138】ANDゲート5002の出力がハイレベル

10

の場合(1番目の垂直同期信号を受けた場合)、DF/F5の出力端子Qからの信号が、EX-ORゲート5003及びインバータ5007を介して、交流化スイッチ切替信号REVとして出力される。これに対して、ANDゲート5002の出力がローレベルの場合(2番目の垂直同期信号を受けた場合)、DF/F5の出力端子Qからの信号を反転したものが、EX-ORゲート5003及びインバータ5007を介して、交流化スイッチ切替信号REVとして出力される(図4参照)。以降、3番目、4番目、…の垂直同期信号に対して同様の動作が行われる。なお、交流化スイッチ切替信号/REVは、基本的に交流化スイッチ切替信号REVと同じであるので、動作説明については、省略する。

【0139】偶数ラインパネルにおいては、以上のように、交流化スイッチ切替信号REVは、DF/F6の出力信号に応じてフレーム毎に反転し、結果的に、REV/REV/REVと切り替わって出力されることになる。

【0140】これに対して、奇数ラインパネルの場合、偶数/奇数ライン識別信号はローレベルとなるので、DF/F6の出力端子Qからの信号に無関係に、ANDゲート5002の出力が常にローレベルになる。したがって、DF/F5の出力端子Qからの信号を反転したものが、EX-ORゲート5003及びインバータ5007を介して、交流化スイッチ切替信号REVとして出力される(図4参照)。そのため、交流化スイッチ切替信号REVは、フレーム毎に変化しない。

【0141】図1では、DF/F4～6のリセット入力端子Rへの配線は省略しているが、複数個のソースドライバで構成されている場合、各ソースドライバ内の上記各スイッチ切替信号SWP及びREVの位相を合わせるために、電源投入時にリセット信号を印加することが好ましい。

【0142】なお、図3中のVBN及びVBPはオペアンプの動作点を与えるためのバイアス電圧入力端子であり、オペアンプが歪みの無い増幅が行えるように適切なバイアス電圧が印加されているものとする。

【0143】また、図3での「"H"側DACより」は、図4での2103からの入力信号である一方、「"L"側DACより」は、図4での2104からの入力信号である。図3のオペアンプのスイッチ切替信号SWP及び/SWPと、交流化スイッチ切替信号REV及び/REVとを入力すると、これらの信号により出力端子に出力される出力信号のオフセット電圧は前述の表1に表される。

【0144】ここで、上記切替信号を使用した場合にオフセット電圧がフレーム間でキャンセルされることについて、図5を参照しながら、詳細に説明する。

【0145】図5(偶数ラインパネル)のフレームでのラインは、交流化スイッチ切替信号REVが、ま

30

40

ず、ローレベル( L )である一方、オペアンプのスイッチ切替信号 SWP が、まず、ローレベル( L )とすれば、奇数番目の画素には + A のオフセット電圧が含まれた信号が出力される一方、偶数番目の画素には + B のオフセット電圧が含まれた信号が出力されることになる。

【0146】そして、次の ラインでは、交流化スイッチ切替信号 REV が反転してハイレベル( H )となる一方、オペアンプのスイッチ切替信号 SWP は 7 ラインがローレベル( L )のままであるので、奇数番目の画素には + B のオフセット電圧が含まれた信号が出力される一方、偶数番目の画素には + A のオフセット電圧が含まれた信号が出力される。

【0147】以下、図 5 に示すように、上記と同様の動作が繰り返された後、 ラインでオペアンプのスイッチ切替信号 SWP がハイレベル( H )に変化する。そして、次の フレームをまたいで 7 ラインはハイレベルを維持する。以降、同様に変化する。

【0148】一方、交流化スイッチ切替信号 REV は、水平ライン毎(つまり、1 水平同期信号毎)にローレベルからハイレベルへと切り替わり、更にフレームが変わると毎に反転( REV / REV )することになる。以降、同様である。

【0149】そして、図 5 の例では、 フレームで P チャンネル MOS トランジスタが入力段のオペアンプと N チャンネル MOS トランジスタが入力段のオペアンプの各々のオフセット電圧 A、B の極性( +、- )が切り替わる。これにより、画素に印加される電圧に含まれるオフセット電圧をフレーム間で示したものが図 6 である。

【0150】図 6 は、1 行目 1 列目の画素( 絵素 ) - に含まれるオフセット電圧を 14 フレームにわたって表したものであり、この図から 7 フレームで極性が切り替わって 14 フレームで極性の偏差がキャンセルされていることがわかる。これにより、画素 - に含まれるオフセット電圧はキャンセルされることになる。これは、奇数パネルラインでもオペアンプのスイッチ切替信号 SWP 及び交流化スイッチ切替信号 REV の信号状態による偏差出力関係は偶数のパネルラインと同じであるので、説明は省略する。

【0151】以上の説明においては、7 水平ライン毎にオペアンプのスイッチ切替信号 SWP を切り替え、また、1 フレームが 8 水平ラインの例を挙げて説明しているため、7 フレーム毎に極性が切り替えられ 14 フレームで極性がキャンセルされることになるが、画面の水平ライン数に対して、水平同期信号のカウント数を上記の考えに基づき選択することにより、n フレーム毎にオフセットの極性を切り替えることが可能となる。水平同期信号のカウント数の変更は、図 1 からも明らかなように、容易に行える。

【0152】ただし、画面の水平ライン数が水平同期信号のカウント数の整数倍である場合は、画素には同じ極

性のオフセット電圧が含まれるだけで、極性の反転は起こらない。したがって、画面の水平ライン数が水平同期信号のカウント数の整数倍にならないように設定する必要がある。

【0153】次に、本発明の他の実施の形態について、図 3、図 7、図 8、図 9、及び図 10 を参照しながら、以下に説明する。前述の実施の形態と比較して、さらに簡単な回路によって実現している。

【0154】図 7 に示すように、カウンタ回路で構成された切替制御回路 4410 の構成が異なっている。この切替制御回路 4410 は、図 8 の構成を有している。図 8 の構成によれば、例えば、水平同期信号を基に、2 フレーム毎に、オペアンプのスイッチ切替信号 SWP が切り替えられる。

【0155】切替制御回路 4410 のうち、D フリップフロップで構成された DF/F11 及び DF/F12 は、垂直同期信号の周波数を 1/4 に分周する回路( 4 分周回路 )であり、DF/F11 及び DF/F12 の各入力端子 D と出力端子 Q を接続し、DF/F11 のクロック入力端子 CK に垂直同期信号を入力し、DF/F11 の出力端子 Q の出力を次段の DF/F12 のクロック入力端子 CK に入力しており、上記 DF/F12 の出力端子 Q 及び /Q からの信号はインバータ 3105 及び 3106 を介してオペアンプのスイッチ切替信号 /SWP 及び SWP としてそれぞれ出力される。これにより、垂直同期信号の立ち上がりに同期して、2 フレーム毎に反転するオペアンプのスイッチ切替信号 SWP が生成される( 図 10 参照 )。

【0156】一方、DF/F11 の出力端子 Q は、AND ゲート 3102( 論理積回路 )の一方の入力端子に接続されている。この AND ゲート 3102 の他方の入力端子には、偶数 / 奇数ライン識別信号( 水平ライン数が偶数の場合にハイレベルになり、奇数の場合にローレベルなる信号 )が入力される。

【0157】上記 AND ゲート 3102 の出力端子は EX-OR ゲート 3103 及び 3104 の入力端子の一方にそれぞれ接続されている。出力端子は EX-OR ゲート 3103 の他方の入力端子は、DF/F13 の出力端子 Q に接続されている。上記 EX-OR ゲート 3104 の他方の入力端子は、上記 DF/F13 の出力端子 /Q に接続されている。上記 EX-OR ゲート 3103 及び 3104 の出力信号は、インバータ 3107 及び 3108 を介してそれぞれ反転された後、交流化スイッチ切替信号 REV 及び /REV として出力される。

【0158】上記交流化スイッチ切替信号 REV の生成は、液晶表示パネルが偶数ラインパネル( 水平ライン数が偶数 )か奇数ラインパネル( 水平ライン数が奇数 )かで、次のように異なる。

【0159】偶数ラインパネルの場合( 図 9 に相当 )は、偶数 / 奇数ライン識別信号をハイレベルになる。こ

れにより、ANDゲート3102の出力は、上記DF/F11の出力端子Qからの信号に応じて変化する。つまり、1番目の垂直同期信号を受けると、DF/F11の出力端子Qからはハイレベルの信号がANDゲート3102に送られる。2番目の垂直同期信号を受けると、DF/F11の出力端子Qからはローレベルの信号がANDゲート3102に送られる。

【0160】ANDゲート3102の出力がハイレベルの場合（1番目の垂直同期信号を受けた場合）、DF/F13の出力端子Qからの信号が、EX-ORゲート3103及びインバータ3107を介して、交流化スイッチ切替信号REVとして出力される（水平同期信号を2分周した信号が交流化スイッチ切替信号REVとして出力される。）。これに対して、ANDゲート3102の出力がローレベルの場合（2番目の垂直同期信号を受けた場合）、DF/F13の出力端子Qからの信号を反転したものが、EX-ORゲート3103及びインバータ3107を介して、交流化スイッチ切替信号REVとして出力される。以降、3番目、4番目、…の垂直同期信号に対して同様の動作が行われる。なお、交流化スイッチ切替信号/REVは、基本的に交流化スイッチ切替信号REVと同じであるので、動作説明については、省略する。

【0161】偶数ラインパネルにおいては、以上のように、交流化スイッチ切替信号REVは、DF/F11の出力信号に応じてフレーム毎に反転し、結果的に、REV/REV/REVと切り替わって出力されることになる。

【0162】これに対して、奇数ラインパネルの場合、偶数/奇数ライン識別信号はローレベルとなるので、DF/F11の出力端子Qからの信号に無関係に、ANDゲート3102の出力が常にローレベルになる。したがって、DF/F13の出力端子Qからの信号を反転したものが、EX-ORゲート3103及びインバータ3107を介して、交流化スイッチ切替信号REVとして出力される。このため、交流化スイッチ切替信号REVは、フレーム毎に変化しない。

【0163】以上のように、図8の交流化スイッチ切替信号REVも、1水平同期信号の立ち上がり時に同期して反転する信号である。なお、図10は、切替制御回路4410の主要波形を示しているが、交流化スイッチ切替信号REVは、図4と同じであるので、示していない。

【0164】ここで、液晶表示パネル上の画素での、上記出力回路からのオフセット電圧出力分布を図9に示す。図9は、水平ライン数（図12でのゲート信号ライン3905に相当する行数）が偶数の場合を示す。オペアンプのスイッチ切替信号SWPと交流化スイッチ切替信号REVの状態による画素へのオフセット電圧の含まれ方は、前述の図4と同じである。

【0165】図9では、一つの画素に印加される信号に含まれるオフセット電圧の極性が2フレーム毎に反転しており、4フレームで該オフセット電圧がキャンセルされている。

【0166】ここで示す実施の形態では、先の実施の形態の場合とは異なり、液晶パネルの水平ライン数が変更されても、水平同期信号のカウント数を検討し直す必要はなく、それゆえに汎用性の高いソースドライバを実現できる。

【0167】ここでは、オペアンプのスイッチ切替信号SWPを2フレーム毎に反転させる例を挙げて説明したが、オペアンプのスイッチ切替信号SWPは、偶数フレーム2mフレーム毎に反転することでフレーム間にまたがってのオフセット電圧（A,B）のキャンセルが適切に行われるものであり、奇数フレーム（2m-1）毎の反転では極性の出現に偏りが生じてしまう。

【0168】したがって、オペアンプのスイッチ切替信号SWPは、2m（mは自然数）個のフレーム毎に反転するように設定する必要がある。

【0169】以上、説明した液晶表示パネルの駆動方法（フレーム間で正負逆のオフセット電圧を含ませる駆動方法）の具体的実現方法は、一例であり、特にこれに限定されるものではない。本主旨を逸脱しない範囲で様々な変更が可能であることは言うまでもない。

【0170】例えば、図1での切替回路において、水平同期信号（ラッチ信号ともいう。）を用いているが、水平同期信号とほぼ同じタイミングで出力されるスタートパルス信号（この場合は、ソースドライバ内のシフトレジスタ回路4403を転送されていない、つまり、コントローラ3804から出力された直後の信号）を使用しても同じような回路構成にて実現できる。

【0171】また、図1での切替制御信号は、ソースドライバ内に設置された例で説明しているが、切替制御回路4409を図11のコントローラ3804に設置し、オペアンプのスイッチ切替信号SWPや交流化スイッチ切替信号REVをソースドライバへ出力する構成でもよいし、水平同期信号の分周回路部若しくは垂直同期信号の2分周回路部（周波数を1/2に分周する回路部）やこれに付随する切替部を、ソースドライバやコントローラの回路規模や回路間の配線を考慮して、上記回路部をコントローラかソースドライバに分離して設置してもよい。図8の切替制御回路4410の場合も同様である。

【0172】本発明に係る液晶表示装置の駆動装置は、以上のように、ドット反転方式により液晶表示装置を駆動する液晶駆動装置の出力段が、同相の表示入力信号と逆相の表示入力信号を第1の切替手段で切り替えて増幅し、さらに第2の切替手段で切り替えて出力する第1の差動増幅部と第2の差動増幅部で構成されているものであって、前記液晶表示装置を走査する水平同期信号あるいは1水平同期期間毎に出力される信号をカウントし、

別途設定する前記液晶表示装置の水平走査線数  $k$  とは  $k = c \times n$  ( $c$  及び  $n$  は共に自然数) の関係を満たす  $n$  値をカウントするカウント手段と、前記カウント手段の結果を基に、前記第 1 の切替手段を切り替える制御手段と、前記第 2 の切替手段を、前記液晶表示装置を走査する水平同期信号あるいは 1 水平同期期間毎に出力される信号に同期を取り、1 水平同期期間毎に切り替える制御手段とを有することを特徴としている。

【0173】本発明に係る他の液晶表示装置の駆動装置は、以上のように、ドット反転方式により液晶表示装置を駆動する液晶駆動装置の出力段が、同相の表示入力信号と逆相の表示入力信号を第 1 の切替手段で切り替えて増幅し、さらに第 2 の切替手段で切り替えて出力する第 1 の差動增幅部と第 2 の差動增幅部で構成されているものであって、フレームの先頭を表す垂直同期信号をカウントし、 $f = 2 \times m$  ( $m$  は自然数であり、垂直同期信号数を表す) の関係を満たす  $f$  値をカウントするカウント手段と、前記カウント手段の結果を基に、前記第 1 の切替手段を切り替える制御手段と、前記第 2 の切替手段を、前記液晶表示装置を走査する水平同期信号あるいは 1 水平同期期間毎に出力される信号に同期を取り、1 水平同期期間毎に切り替える制御手段とを有することを特徴としている。

【0174】上記制御手段には、前記液晶表示装置が偶数行パネルか奇数行パネルかを識別し、この識別結果により、前記垂直同期信号の入力毎に前記第 2 の切替手段からの信号を同相か、もしくは前記フレーム毎による同相 / 逆相に切り替える切替手段をさらに有することが好ましい。

【0175】本発明に係る液晶表示装置の駆動方法は、以上のように、ドット反転方式により液晶表示装置を駆動する液晶駆動装置の出力段が、同相の表示入力信号と逆相の表示入力信号を第 1 の切替手段で切り替えて増幅し、さらに第 2 の切替手段で切り替えて出力する第 1 の差動增幅部と第 2 の差動增幅部で構成されているものであって、前記第 1 の差動增幅部と第 2 の差動增幅部の出力に含まれる各々の偏差が前記液晶表示装置の画素への信号電圧に加味されて印加される際、前記液晶表示装置の水平走査線数  $k$  とは  $k = c \times n$  ( $c$  及び  $n$  は共に自然数) の関係で、フレーム内あるいは次のフレームにまたがって連続して順次走査される  $n$  水平ライン毎に前記画素には前記偏差とは絶対値が同じで極性が異なる偏差が印加されるように駆動することを特徴としている。

【0176】本発明に係る他の液晶表示装置の駆動方法は、以上のように、ドット反転方式により液晶表示装置を駆動する液晶駆動装置の出力段が、同相の表示入力信号と逆相の表示入力信号を第 1 の切替手段で切り替えて増幅し、さらに第 2 の切替手段で切り替えて出力する第 1 の差動增幅部と第 2 の差動增幅部で構成されているものであって、前記第 1 の差動增幅部と第 2 の差動增幅部

の出力に含まれる各々の偏差が前記液晶表示装置の画素への信号電圧に加味されて印加される際、前記液晶表示装置の  $2 \times m$  ( $m$  は自然数) フレーム毎に、前記画素には前記偏差とは絶対値が同じで極性が異なる偏差が印加されるように駆動することを特徴としている。

【0177】前記液晶表示装置が偶数行パネルか奇数行パネルかを識別し、この識別結果により、前記出力部での出力信号の切替を切替信号を同相か、もしくは前記フレーム毎による同相 / 逆相に切り替えて駆動することが好みい。

【0178】上記の発明によれば、簡単な回路の付加や、コントローラ - ソースドライバ間や、各ソースドライバ間の配線の増加も極力防ぐことができ、したがって、液晶表示モジュールの小型化および低消費電力化には全く問題にはならない。

【0179】また、先述したように、消費電力の大きいオペアンプを削減したタイプに適用することによる低消費電力のメリットはそのまま維持されている。

【0180】このように、本発明は、表示むらを防止し高表示品位を実現すると共に、液晶表示装置の特性を生かした携帯用機器への展開を容易にするものである。

【0181】

【発明の効果】本発明に係る液晶表示装置の駆動装置は、以上のように、同相または逆相の入力信号を増幅する第 1 及び第 2 増幅回路と、これら 2 つの入力信号を選択的に切り替えて上記の第 1 及び第 2 増幅回路へ入力する第 1 切替回路と、交流化信号に基づいて上記第 1 及び第 2 増幅回路の出力信号を選択的に切り替えてマトリックス状に配された画素に出力する第 2 切替回路と、上記画素に印加されるオフセット電圧が、所定フレーム数毎に極性が切り替えられると共に、上記所定フレーム数の 2 倍のフレームでキャンセルされるように、上記第 1 及び第 2 切替回路をそれぞれ切り替える切替制御回路とを備えていることを特徴としている。

【0182】上記の発明によれば、画素に印加されるオフセット電圧の極性が、切替制御回路によって、所定フレーム数毎に切り替えられると共に、上記オフセット電圧が、切替制御回路によって、上記所定フレーム数の 2 倍の数のフレームでキャンセルされるように第 1 及び第 2 切替回路はそれぞれ切り替えられる。

【0183】このように、液晶駆動出力端子ごとのオフセット電圧のバラツキは、各々の画素での上記所定数のフレーム間でキャンセルされるので、人の目に表示むらとして識別されることなく、良質な表示が行える。これにより、非常に信頼性の高い液晶表示装置の駆動装置を提供することができるという効果を奏する。

【0184】上記切替制御回路は、水平同期信号または 1 水平同期期間毎に出力される信号をカウントし、このカウント値の整数倍が水平ライン数に等しくならないように分周した第 1 切替信号に基づいて上記第 1 切替回路

の切り替えを制御すると共に、上記水平ライン数が偶数か奇数かを識別し、この識別結果と垂直同期信号とに基づいて、上記水平同期信号または1水平同期期間毎に出力される信号に同期して変化する第2切替信号を生成し、この第2切替信号に基づいて上記第2切替回路の切り替えを制御することが好ましい。

【0185】上記切替制御回路は、上記第1切替信号を出力する第1分周回路と、上記の水平同期信号または1水平同期期間毎に出力される信号に同期して変化する信号を出力する第2分周回路と、垂直同期信号に同期して変化する信号を出力する第3分周回路と、上記水平ライン数が偶数か奇数かの上記識別結果と、上記第3分周回路の出力信号とに対して論理積演算を行う論理積回路と、上記論理積回路の出力信号と、上記第2分周回路の出力信号とに対して排他的論理和演算を行う排他的論理回路とを備え、該排他的論理回路から上記第2切替信号が生成されることが好ましい。

【0186】この場合、論理積回路の出力信号の変化に応じて、水平同期信号または1水平同期期間毎に出力される信号に同期して変化する信号（第2分周回路の出力信号）がそのまま、又は反転されたものが第2切替信号として出力される。つまり、第2切替信号は、水平同期信号に同期して変化し、水平ライン数が偶数か奇数かの識別結果と、フレームに関する情報を担う垂直同期信号との双方が反映されたものとなる。これら第1及び第2切替信号に基づいて、第1及び第2增幅回路の入力及び出力の切替制御を行うことによって、画素に印加されるオフセット電圧は、所定フレーム数毎に極性が切り替えられると共に、上記所定フレーム数の2倍のフレームでキャンセルをすることができるので、人の目に表示むらとして識別されることはなく、良質な表示が行える。これにより、非常に信頼性の高い液晶表示装置の駆動装置を提供することができるという効果を奏する。

【0187】本発明に係る他の液晶表示装置の駆動装置は、上記の課題を解決するために、同相または逆相の入力信号を増幅する第1及び第2增幅回路と、上記2つの入力信号を選択的に切り替えて上記の第1及び第2增幅回路へ入力する第1切替回路と、流化信号に基づいて上記第1及び第2增幅回路の出力信号を選択的に切り替えてマトリックス状に配された画素に出力する第2切替回路と、上記画素に印加されるオフセット電圧が、mを自然数とすると、2m個のフレーム毎に極性が切り替えられると共に、4m個のフレームでキャンセルされるように、上記第1及び第2切替回路をそれぞれ切り替える切替制御回路とを備えていることを特徴としている。

【0188】上記の発明によれば、画素に印加されるオフセット電圧の極性が、切替制御回路によって、2m個（mは自然数）のフレーム毎に極性が切り替えられると共に、上記オフセット電圧が、切替制御回路によって、4m個のフレームでキャンセルされるように第1及び第

2切替回路はそれぞれ切り替えられる。

【0189】このように、液晶駆動出力端子ごとのオフセット電圧のバラツキは、各々の画素での上記所定数のフレーム間でキャンセルされるので、人の目に表示むらとして識別されることはなく、良質な表示が行える。これにより、非常に信頼性の高い液晶表示装置の駆動装置を提供することができるという効果を奏する。

【0190】上記切替制御回路は、垂直同期信号を2m分周した第3切替信号に基づいて上記第1切替回路の切り替えを制御すると共に、上記水平ライン数が偶数か奇数かを識別し、この識別結果と垂直同期信号とに基づいて、上記水平同期信号または1水平同期期間毎に出力される信号に同期して変化する第2切替信号を生成し、この第2切替信号に基づいて上記第2切替回路の切り替えを制御することが好ましい。この場合、たとえ水平ライン数が変更されても、水平同期信号の分周について検討する必要がなく、非常に汎用性の高いソースドライバを実現できるという効果を併せて奏する。

【0191】本発明に係る液晶表示装置の駆動方法は、上記の課題を解決するために、第1及び第2增幅回路を有し、切替信号に基づいて同相入力信号と逆相入力信号を切り替えると共に、交流化信号に基づいて上記增幅回路の出力をそれぞれ切り替えてマトリックス状に配された画素に出力する液晶表示装置の駆動方法において、上記画素に印加されるオフセット電圧が、所定フレーム数毎に極性が切り替えられると共に、上記所定フレーム数の2倍のフレームでキャンセルされるように、上記切替信号および上記交流化信号を制御することを特徴としている。

【0192】上記の液晶表示装置の駆動方法によれば、画素に印加されるオフセット電圧の極性が、切替制御回路によって、所定フレーム数毎に切り替えられると共に、上記オフセット電圧が、切替制御回路によって、上記所定フレーム数の2倍の数のフレームでキャンセルされるように第1及び第2切替回路はそれぞれ切り替えられる。

【0193】このように、液晶駆動出力端子ごとのオフセット電圧のバラツキは、各々の画素での上記所定数のフレーム間でキャンセルされるので、人の目に表示むらとして識別されることはなく、良質な表示が行える。これにより、非常に信頼性の高い液晶表示装置の駆動方法を提供することができるという効果を奏する。

【0194】上記切替信号および上記交流化信号の制御は、水平同期信号または1水平同期期間毎に出力される信号をカウントし、このカウント値の整数倍が水平ライン数に等しくならないように分周した第1切替信号に基づいて上記第1切替回路の切り替えを制御すると共に、上記水平ライン数が偶数か奇数かを識別し、この識別結果と垂直同期信号とに基づいて、上記水平同期信号または1水平同期期間毎に出力される信号に同期して変化す

る第2切替信号を生成し、この第2切替信号に基づいて上記第2切替回路の切り替えを制御することが好ましい。

【0195】本発明に係る他の液晶表示装置の駆動方法は、上記の課題を解決するために、第1及び第2增幅回路を有し、切替信号に基づいて同相入力信号と逆相入力信号を切り替えると共に、交流化信号に基づいて上記增幅回路の出力をそれぞれ切り替えてマトリックス状に配された画素に出力する液晶表示装置の駆動方法において、上記画素に印加されるオフセット電圧が、 $m$ を自然数とすると、 $2m$ 個のフレーム毎に極性が切り替えられると共に、 $4m$ 個のフレームでキャンセルされるように、上記切替信号および上記交流化信号を制御することを特徴としている。

【0196】上記の発明によれば、画素に印加されるオフセット電圧の極性が、切替制御回路によって、 $2m$ 個( $m$ は自然数)のフレーム毎に極性が切り替えられると共に、上記オフセット電圧が、切替制御回路によって、 $4m$ 個のフレームでキャンセルされるように第1及び第2切替回路はそれぞれ切り替えられる。

【0197】このように、液晶駆動出力端子ごとのオフセット電圧のバラツキは、各々の画素での上記所定数のフレーム間でキャンセルされるので、人の目に表示むらとして識別されることはなく、良質な表示が行える。これにより、非常に信頼性の高い液晶表示装置の駆動方法を提供することができるという効果を奏する。

【0198】しかも、上記の液晶表示装置の駆動装置および液晶表示装置の駆動方法によれば、次のような効果を併せて奏する。即ち、液晶表示モジュールの小型化および低消費電力化にはまったく問題にならない。また、消費電力の大きいオペアンプを削減したタイプに適用することによる低消費電力のメリットをそのまま維持できる。このように、本発明によれば、表示むらを防止し、高表示品位を実現すると共に、液晶表示装置の特性を生かした携帯用機器への展開が容易になる。

#### 【図面の簡単な説明】

【図1】本発明の液晶表示装置の駆動装置の切替制御回路の構成例を示す回路図である。

【図2】上記の液晶表示装置の駆動装置の要部構成例を示すブロック図である。

【図3】本発明と従来技術の双方を説明するものであり、上記の液晶表示装置の駆動装置の出力回路の詳細な構成を示す回路図である。

【図4】上記の切替制御回路の入力信号波形及び出力信号波形を示す波形図である。

【図5】液晶表示パネル上の画素での、上記出力回路からのオフセット電圧出力分布を示す説明図である。

【図6】図4の1行目1列目の画素に含まれるオフセット電圧を14フレームにわたって表したものを見たものを示す説明図である。

【図7】本発明の他の液晶表示装置の駆動装置の要部構成例を示すブロック図である。

【図8】本発明の他の液晶表示装置の駆動装置の切替制御回路の構成例を示す回路図である。

【図9】図8の液晶表示パネル上の画素での、上記出力回路からのオフセット電圧出力分布を示す説明図である。

【図10】図8の切替制御回路の入力信号波形及び出力信号波形を示す波形図である。

【図11】本発明と従来技術の双方を説明するものであり、アクティブマトリックス方式の代表例であるTFT液晶表示装置のブロック構成例を示す説明図である。

【図12】従来のTFT液晶パネルの構成を示す説明図である。

【図13】従来の液晶駆動波形の一例を示す波形図であり、ソースドライバの出力電圧が対向電極の電圧より高い時に上記ゲートドライバの出力によりTFTがオンし、画素電極へ対向電極に対して正極性の電圧が印加される場合を示している。

20 【図14】従来の液晶駆動波形の一例を示す波形図であり、ソースドライバの出力電圧が対向電極の電圧より低い時にゲートドライバの出力がTFTをオンして、画素電極へ対向電極に対して負極性の電圧が印加される場合を示している。

【図15】従来において、液晶駆動電圧を交流化する際の液晶パネル上の交流化の極性配列の一例を示す説明図である。

【図16】従来のドット反転駆動におけるソースドライバの駆動波形例を示す説明図である。

30 【図17】従来のソースドライバICの構成例を示すブロック図である。

【図18】(a)(b)は、第1従来技術に係るドット反転駆動を行うソースドライバICの出力回路のブロック構成図である。

【図19】(a)(b)は、第2従来技術に係るドット反転駆動を行うソースドライバICの出力回路のブロック構成図である。

【図20】従来のオペアンプが偶発的なオフセット電圧を持つ場合の液晶駆動電圧波形例を示す波形図である。

40 【図21】図18(a)および図18(b)の構成の場合の液晶駆動電圧波形を示す波形図である。

【図22】第3従来技術に係る差動増幅回路の構成例を示す回路図である。

【図23】図22の差動増幅回路の動作を示す説明図である。

【図24】図22の差動増幅回路の他の動作を示す説明図である。

【図25】図23の差動増幅回路を構成するトランジスタ間に於いて、及び/又は負荷抵抗間に於いて、製造上の理由などにより偶発的に発生する特性の不一致が存在

する場合の動作を示す説明図である。

【図26】図24の上記差動増幅回路を構成するトランジスタ間において、及び／又は負荷抵抗間において、製造上の理由などにより偶発的に発生する特性の不一致が存在する場合の動作を示す説明図である。

【図27】上記第2従来技術に係る他の差動増幅回路を示す回路図である。

【図28】図27の差動増幅回路の動作を示す説明図である。

【図29】図27の差動増幅回路の他の動作を示す説明図である。

【図30】図28の上記差動増幅回路を構成するトランジスタ間において、及び／又は負荷抵抗間において、製造上の理由などにより偶発的に発生する特性の不一致が存在する場合の動作を示す説明図である。

【図31】図29の上記差動増幅回路を構成するトランジスタ間において、及び／又は負荷抵抗間において、製造上の理由などにより偶発的に発生する特性の不一致が存在する場合の動作を示す説明図である。

【図32】図22の差動増幅回路の負荷素子をカレントミラー構成の能動負荷に変えた回路構成を示す回路図である。

【図33】図27の差動増幅回路の負荷素子をカレントミラー構成の能動負荷に変えた回路構成を示す回路図である。

【図34】図32に示す差動増幅回路と等価な差動増幅回路と、スイッチ及び出力部を具体化した例を示す回路図である。

【図35】図34のオペアンプの動作を示す回路図である。

\* 【図36】図34のオペアンプの他の動作を示す回路図である。

【図37】図33に示す差動増幅回路と等価な差動増幅回路と、スイッチ及び出力部を具体化した例を示す回路図である。

【図38】図37のオペアンプの動作を示す回路図である。

【図39】図37のオペアンプの他の動作を示す回路図である。

【図40】差動増幅回路を使用したドット反転駆動を行う液晶駆動回路の出力ブロック図であり、奇数番目の出力端子が正極性駆動電圧を出し、偶数番目の出力端子が負極性駆動電圧を出力する場合を示す。

【図41】差動増幅回路を使用したドット反転駆動を行う液晶駆動回路の出力ブロック図であり、奇数番目の出力端子が負極性駆動電圧を出し、偶数番目の出力端子が正極性駆動電圧を出力する場合を示す。

【図42】従来の交流化スイッチ切替信号R E V、及びオペアンプのスイッチ切替信号S W Pと出力の関係を示した波形図である。

#### 【符号の説明】

|      |                         |
|------|-------------------------|
| 5003 | E X - OR ゲート (排他的論理和回路) |
| 5004 | E X - OR ゲート (排他的論理和回路) |
| 5002 | A N D ゲート (論理積回路)       |
| 4409 | 切替制御回路                  |
| 5005 | 切替制御回路                  |
| 5006 | 出力回路                    |
| 5007 | スイッチ切替信号 (切替信号)         |
| 5008 | 交流化スイッチ切替信号 (交流化信号)     |

\*30



【図12】



【図2】



【図6】



【図13】



【図3】



【図4】



【図7】



【図14】



【図5】

①フレーム

|                           |                           |                           |                           |                           |                           |                           |                           |
|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|
| ①                         | ②                         | ③                         | ④                         | ⑤                         | ⑥                         | ⑦                         | ⑧                         |
| ① +A +B +A +B +A +B +A +B | ② +B +A +B +A +B +A +B +A | ③ +A +B +A +B +A +B +A +B | ④ +B +A +B +A +B +A +B +A | ⑤ +A +B +A +B +A +B +A +B | ⑥ +B +A +B +A +B +A +B +A | ⑦ +A +B +A +B +A +B +A +B | ⑧ -B -A -B -A -B -A -B -A |

偶数ライン

REV SWP

|   |   |  |  |  |  |  |  |
|---|---|--|--|--|--|--|--|
| L | L |  |  |  |  |  |  |
| H | H |  |  |  |  |  |  |
| L | L |  |  |  |  |  |  |
| H | L |  |  |  |  |  |  |
| L | L |  |  |  |  |  |  |
| H | L |  |  |  |  |  |  |
| L | L |  |  |  |  |  |  |
| H | H |  |  |  |  |  |  |

②フレーム

|                           |                           |                           |                           |                           |                           |                           |                           |
|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|
| ①                         | ②                         | ③                         | ④                         | ⑤                         | ⑥                         | ⑦                         | ⑧                         |
| ① -B -A -B -A -B -A -B -A | ② -A -B -A -B -A -B -A -B | ③ -B -A -B -A -B -A -B -A | ④ -A -B -A -B -A -B -A -B | ⑤ -B -A -B -A -B -A -B -A | ⑥ -A -B -A -B -A -B -A -B | ⑦ +B +A +B +A +B +A +B +A | ⑧ +A +B +A +B +A +B +A +B |

REV SWP

|   |   |  |  |  |  |  |  |
|---|---|--|--|--|--|--|--|
| H | H |  |  |  |  |  |  |
| L | H |  |  |  |  |  |  |
| H | H |  |  |  |  |  |  |
| H | H |  |  |  |  |  |  |
| L | H |  |  |  |  |  |  |
| H | H |  |  |  |  |  |  |
| L | H |  |  |  |  |  |  |
| H | L |  |  |  |  |  |  |

③フレーム

|                           |                           |                           |                           |                           |                           |                           |                           |
|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|
| ①                         | ②                         | ③                         | ④                         | ⑤                         | ⑥                         | ⑦                         | ⑧                         |
| ① +A +B +A +B +A +B +A +B | ② +B +A +B +A +B +A +B +A | ③ +A +B +A +B +A +B +A +B | ④ +B +A +B +A +B +A +B +A | ⑤ +A +B +A +B +A +B +A +B | ⑥ -B -A -B -A -B -A -B -A | ⑦ -A -B -A -B -A -B -A -B | ⑧ -B -A -B -A -B -A -B -A |

REV SWP

|   |   |  |  |  |  |  |  |
|---|---|--|--|--|--|--|--|
| L | L |  |  |  |  |  |  |
| H | L |  |  |  |  |  |  |
| L | L |  |  |  |  |  |  |
| H | L |  |  |  |  |  |  |
| L | L |  |  |  |  |  |  |
| H | H |  |  |  |  |  |  |
| L | H |  |  |  |  |  |  |
| H | H |  |  |  |  |  |  |

④フレーム

|                           |                           |                           |                           |                           |                           |                           |                           |
|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|
| ①                         | ②                         | ③                         | ④                         | ⑤                         | ⑥                         | ⑦                         | ⑧                         |
| ① -B -A -B -A -B -A -B -A | ② -A -B -A -B -A -B -A -B | ③ -B -A -B -A -B -A -B -A | ④ -A -B -A -B -A -B -A -B | ⑤ -B -A -B -A -B -A -B -A | ⑥ +A +B +A +B +A +B +A +B | ⑦ +B +A +B +A +B +A +B +A | ⑧ +A +B +A +B +A +B +A +B |

REV SWP

|   |   |  |  |  |  |  |  |
|---|---|--|--|--|--|--|--|
| H | H |  |  |  |  |  |  |
| L | H |  |  |  |  |  |  |
| H | H |  |  |  |  |  |  |
| H | H |  |  |  |  |  |  |
| L | H |  |  |  |  |  |  |
| H | L |  |  |  |  |  |  |
| L | L |  |  |  |  |  |  |
| H | H |  |  |  |  |  |  |

⑤フレーム

|                           |                           |                           |                           |                           |                           |                           |                           |
|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|
| ①                         | ②                         | ③                         | ④                         | ⑤                         | ⑥                         | ⑦                         | ⑧                         |
| ① +A +B +A +B +A +B +A +B | ② +B +A +B +A +B +A +B +A | ③ +A +B +A +B +A +B +A +B | ④ -B -A -B -A -B -A -B -A | ⑤ -A -B -A -B -A -B -A -B | ⑥ -B -A -B -A -B -A -B -A | ⑦ -A -B -A -B -A -B -A -B | ⑧ -B -A -B -A -B -A -B -A |

REV SWP

|   |   |  |  |  |  |  |  |
|---|---|--|--|--|--|--|--|
| L | L |  |  |  |  |  |  |
| H | L |  |  |  |  |  |  |
| L | L |  |  |  |  |  |  |
| H | L |  |  |  |  |  |  |
| L | L |  |  |  |  |  |  |
| H | H |  |  |  |  |  |  |
| L | H |  |  |  |  |  |  |
| H | H |  |  |  |  |  |  |

⑥フレーム

|                           |                           |                           |                           |                           |                           |                           |                           |
|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|
| ①                         | ②                         | ③                         | ④                         | ⑤                         | ⑥                         | ⑦                         | ⑧                         |
| ① -B -A -B -A -B -A -B -A | ② -A -B -A -B -A -B -A -B | ③ +B +A +B +A +B +A +B +A | ④ +A +B +A +B +A +B +A +B | ⑤ +B +A +B +A +B +A +B +A | ⑥ +A +B +A +B +A +B +A +B | ⑦ +B +A +B +A +B +A +B +A | ⑧ +A +B +A +B +A +B +A +B |

REV SWP

|   |   |  |  |  |  |  |  |
|---|---|--|--|--|--|--|--|
| H | H |  |  |  |  |  |  |
| L | H |  |  |  |  |  |  |
| H | H |  |  |  |  |  |  |
| H | H |  |  |  |  |  |  |
| L | L |  |  |  |  |  |  |
| H | L |  |  |  |  |  |  |
| L | L |  |  |  |  |  |  |
| H | H |  |  |  |  |  |  |

⑦フレーム

|                           |                           |                           |                           |                           |                           |                           |                           |
|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|---------------------------|
| ①                         | ②                         | ③                         | ④                         | ⑤                         | ⑥                         | ⑦                         | ⑧                         |
| ① +A +B +A +B +A +B +A +B | ② -B -A -B -A -B -A -B -A | ③ -A -B -A -B -A -B -A -B | ④ -B -A -B -A -B -A -B -A | ⑤ -A -B -A -B -A -B -A -B | ⑥ -B -A -B -A -B -A -B -A | ⑦ -A -B -A -B -A -B -A -B | ⑧ -B -A -B -A -B -A -B -A |

REV SWP

|   |   |  |  |  |  |  |  |
|---|---|--|--|--|--|--|--|
| L | L |  |  |  |  |  |  |
| H | H |  |  |  |  |  |  |
| L | H |  |  |  |  |  |  |
| H | H |  |  |  |  |  |  |
| L | H |  |  |  |  |  |  |
| H | H |  |  |  |  |  |  |
| L | H |  |  |  |  |  |  |
| H | H |  |  |  |  |  |  |

A: 正極性電圧      +: 正側のオフセット  
 B: 負極性電圧      -: 負側のオフセット

【図8】



【図15】



【図9】

1フレーム

|   | ①  | ②  | ③  | ④  | ⑤  | ⑥  | ⑦  | ⑧  | REV | SWP |
|---|----|----|----|----|----|----|----|----|-----|-----|
| ① | +A | +B | +A | +B | +A | +B | +A | +B | L   | L   |
| ② | +B | +A | +B | +A | +B | +A | +B | +A | H   | L   |
| ③ | +A | +B | +A | +B | +A | +B | +A | +B | L   | L   |
| ④ | +B | +A | +B | +A | +B | +A | +B | +A | H   | L   |
| ⑤ | +A | +B | +A | +B | +A | +B | +A | +B | L   | L   |
| ⑥ | +B | +A | +B | +A | +B | +A | +B | +A | H   | L   |
| ⑦ | +A | +B | +A | +B | +A | +B | +A | +B | L   | L   |
| ⑧ | +B | +A | +B | +A | +B | +A | +B | +A | H   | L   |

2フレーム

|   | ①  | ②  | ③  | ④  | ⑤  | ⑥  | ⑦  | ⑧  | REV | SWP |
|---|----|----|----|----|----|----|----|----|-----|-----|
| ① | +B | +A | +B | +A | +B | +A | +B | +A | H   | L   |
| ② | +A | +B | +A | +B | +A | +B | +A | +B | L   | L   |
| ③ | +B | +A | +B | +A | +B | +A | +B | +A | H   | L   |
| ④ | +A | +B | +A | +B | +A | +B | +A | +B | L   | L   |
| ⑤ | +B | +A | +B | +A | +B | +A | +B | +A | H   | L   |
| ⑥ | +A | +B | +A | +B | +A | +B | +A | +B | L   | L   |
| ⑦ | +B | +A | +B | +A | +B | +A | +B | +A | H   | L   |
| ⑧ | +A | +B | +A | +B | +A | +B | +A | +B | L   | L   |

3フレーム

|   | ①  | ②  | ③  | ④  | ⑤  | ⑥  | ⑦  | ⑧  | REV | SWP |
|---|----|----|----|----|----|----|----|----|-----|-----|
| ① | -A | -B | -A | -B | -A | -B | -A | -B | L   | H   |
| ② | -B | -A | -B | -A | -B | -A | -B | -A | H   | H   |
| ③ | -A | -B | -A | -B | -A | -B | -A | -B | L   | H   |
| ④ | -B | -A | -B | -A | -B | -A | -B | -A | H   | H   |
| ⑤ | -A | -B | -A | -B | -A | -B | -A | -B | L   | H   |
| ⑥ | -B | -A | -B | -A | -B | -A | -B | -A | H   | H   |
| ⑦ | -A | -B | -A | -B | -A | -B | -A | -B | L   | H   |
| ⑧ | -B | -A | -B | -A | -B | -A | -B | -A | H   | H   |

4フレーム

|   | ①  | ②  | ③  | ④  | ⑤  | ⑥  | ⑦  | ⑧  | REV | SWP |
|---|----|----|----|----|----|----|----|----|-----|-----|
| ① | -B | -A | -B | -A | -B | -A | -B | -A | H   | H   |
| ② | -A | -B | -A | -B | -A | -B | -A | -B | L   | H   |
| ③ | -B | -A | -B | -A | -B | -A | -B | -A | H   | H   |
| ④ | -A | -B | -A | -B | -A | -B | -A | -B | L   | H   |
| ⑤ | -B | -A | -B | -A | -B | -A | -B | -A | H   | H   |
| ⑥ | -A | -B | -A | -B | -A | -B | -A | -B | L   | H   |
| ⑦ | -A | -B | -A | -B | -A | -B | -A | -B | H   | H   |
| ⑧ | -B | -A | -B | -A | -B | -A | -B | -A | L   | H   |

【図10】



【図23】



【図16】



【図17】



【図22】



【図11】



【図18】



【図19】



【図20】



$$\begin{aligned} \text{画素電圧の平均} &= ((VH+A)+(VL-B)+(VH+A)+(VL-B)) \div 4 \\ &= \frac{VH+VL}{2} + \frac{A-B}{2} \end{aligned}$$

【図26】



【図21】



$$\begin{aligned} \text{画素電圧の平均} &= ((VH+A)+(VL-A)+(VH+A)+(VL-A)) \div 4 \\ &= \frac{VH+VL}{2} \end{aligned}$$

【図24】



【図25】



【図27】



【図28】



【図29】



【図30】



【図31】



【図32】



【図33】



【図34】



【図36】



【図35】



【図38】



【図37】



【図39】



【図40】



【図41】



【図42】



フロントページの続き

F ターム(参考) 2H093 NA16 NA31 NC22 NC23 NC26  
NC34 ND01 ND39  
5C006 AA16 AC28 AF44 AF83 BB16  
BC03 BC12 BF03 BF04 BF06  
BF11 BF14 BF22 BF25 BF26  
BF31 BF43 BF46 FA20 FA22  
FA43 FA47  
5C080 AA10 BB05 DD05 DD22 DD26  
DD28 FF11 JJ02 JJ03 JJ04

|                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |         |            |
|----------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------|------------|
| 专利名称(译)        | 液晶显示装置的驱动装置和驱动方法                                                                                                                                                                                                                                                                                                                                                                                                                                                      |         |            |
| 公开(公告)号        | <a href="#">JP2002108303A</a>                                                                                                                                                                                                                                                                                                                                                                                                                                         | 公开(公告)日 | 2002-04-10 |
| 申请号            | JP2000300970                                                                                                                                                                                                                                                                                                                                                                                                                                                          | 申请日     | 2000-09-29 |
| [标]申请(专利权)人(译) | 夏普株式会社                                                                                                                                                                                                                                                                                                                                                                                                                                                                |         |            |
| 申请(专利权)人(译)    | 夏普公司                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |         |            |
| [标]发明人         | 勝谷昌史                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |         |            |
| 发明人            | 勝谷 昌史                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |         |            |
| IPC分类号         | G02F1/133 G09G3/20 G09G3/36 H03F3/45                                                                                                                                                                                                                                                                                                                                                                                                                                  |         |            |
| CPC分类号         | H03F3/45775 G09G3/3614 G09G3/3688                                                                                                                                                                                                                                                                                                                                                                                                                                     |         |            |
| FI分类号          | G09G3/36 G02F1/133.550 G09G3/20.611.H G09G3/20.611.A G09G3/20.623.B G09G3/20.642.A                                                                                                                                                                                                                                                                                                                                                                                    |         |            |
| F-TERM分类号      | 2H093/NA16 2H093/NA31 2H093/NC22 2H093/NC23 2H093/NC26 2H093/NC34 2H093/ND01 2H093 /ND39 5C006/AA16 5C006/AC28 5C006/AF44 5C006/AF83 5C006/BB16 5C006/BC03 5C006/BC12 5C006/BF03 5C006/BF04 5C006/BF06 5C006/BF11 5C006/BF14 5C006/BF22 5C006/BF25 5C006 /BF26 5C006/BF31 5C006/BF43 5C006/BF46 5C006/FA20 5C006/FA22 5C006/FA43 5C006/FA47 5C080/AA10 5C080/BB05 5C080/DD05 5C080/DD22 5C080/DD26 5C080/DD28 5C080/FF11 5C080 /JJ02 5C080/JJ03 5C080/JJ04 2H193/ZA04 |         |            |
| 其他公开文献         | JP3519355B2                                                                                                                                                                                                                                                                                                                                                                                                                                                           |         |            |
| 外部链接           | <a href="#">Espacenet</a>                                                                                                                                                                                                                                                                                                                                                                                                                                             |         |            |

## 摘要(译)

本发明提供一种液晶显示装置的驱动装置及驱动方法，该液晶显示装置的驱动装置及驱动方法能够进行高质量的显示，而不会由于帧间的偏移电压的偏移而被人眼识别为显示不均。根据本发明的用于液晶显示装置的驱动装置，使得由第一和第二放大器电路施加到像素的偏移电压基于运算放大器的开关切换信号SWP和AC开关切换信号输入REV，切换控制电路4409，其控制第一和第二放大器电路的输入和输出的切换，从而针对每个预定数量的帧切换极性，并且在两倍于预定数量的帧的帧中取消极性。有

