

(19)日本国特許庁( J P )

(12) 公開特許公報 ( A ) (11)特許出願公開番号

特開2002 - 139735

(P2002 - 139735A)

(43)公開日 平成14年5月17日(2002.5.17)

(51) Int.CI<sup>7</sup>

識別記号

G 0 2 F 1/1343

F I

G 0 2 F 1/1343

テマコード(参考)

2 H 0 9 2

審査請求 未請求 請求項の数 90 L (全 16数)

(21)出願番号 特願2000 - 331570(P2000 - 331570)

(71)出願人 000005223

富士通株式会社

神奈川県川崎市中原区上小田中4丁目1番1号

(22)出願日 平成12年10月31日(2000.10.31)

(72)発明者 仲西 洋平

神奈川県川崎市中原区上小田中4丁目1番1号

富士通株式会社内

(72)発明者 吉田 秀史

神奈川県川崎市中原区上小田中4丁目1番1号

富士通株式会社内

(74)代理人 100092587

弁理士 松本 真吉

最終頁に続く

(54)【発明の名称】 液晶表示パネル及びその開発方法

(57)【要約】

【課題】焼付率を低減可能な構造の液晶表示装置及びその開発期間短縮化を可能にする液晶表示装置開発方法を提供する。

【解決手段】画素電極25Aとコモン電極23Aとの間に矩形交流電圧を印加し、その交流電圧成分の振幅V<sub>ac</sub>及び直流電圧成分V<sub>dc</sub>を変化させて最適直流成分変動幅

V<sub>dc</sub>を測定し、V<sub>dc</sub>が所定値以下になるように液晶表示装置の構成又は構成材料を決定する。ここに、V<sub>dc</sub> = |V<sub>dcB</sub> - V<sub>dcl</sub>|、V<sub>dcB</sub>は、V<sub>ac</sub>を黒表示用交流電圧振幅(2V)に固定してV<sub>dc</sub>を変化させた場合に透過率振幅が最小となるV<sub>dc</sub>の値であり、V<sub>dcl</sub>は、V<sub>ac</sub>を白表示用交流電圧振幅(7V)に固定してV<sub>dc</sub>を変化させた場合に透過率振幅が最小となるV<sub>dc</sub>の値である。画素電極25Aとコモン電極23Aの上方の絶縁体26Aの厚みを同じにする。電極交差部を線対称にする。画素電極のスプライト電極部の表面を土手形にする。

図16の液晶画素の電圧印加状態を示す概略断面図



## 【特許請求の範囲】

【請求項1】 第1基板と第2基板との間に液晶が封入され、該第1基板は、絶縁基板と、該絶縁基板の上方に形成された第1電極及び第2電極と、該第1電極と該第2電極とを被う第1絶縁膜とを有する液晶表示パネルにおいて、

該絶縁基板の液晶側の面を基準として、該第1電極の位置が該第2電極の位置よりも高く、該第1電極と該第2電極とが第2絶縁膜を介して重なり合う部分を有し、該第1絶縁膜は、該第1電極上と該第2電極上とで厚み10が実質的に同一である、ことを特徴とする液晶表示パネル。

【請求項2】 上記第2電極は、上記絶縁基板上に形成され、

上記第1電極は、該第2電極が形成された後に第2絶縁膜を介して形成され、

上記第1絶縁膜は、該第1電極の下方の部分以外の該第2絶縁膜が除去された後に形成されている、ことを特徴とする請求項1記載の液晶表示パネル。

【請求項3】 第1基板と第2基板との間に液晶が封入20され、該第1基板は、絶縁基板と、該絶縁基板の上方に形成され絶縁膜を介し互いに交差する部分を有する第1電極及び第2電極とを備えた液晶表示パネルにおいて、該第1電極及び該第2電極はいずれも、該交差部分と連続する互いに平行な線電極部分を有し、該交差部分の該第1電極と該第2電極の隣り合う辺が互いに鈍角で交差している、

ことを特徴とする液晶表示パネル。

【請求項4】 高さ方向を無視した平面上について、上記交差部分の上記隣り合う辺が、上記平行線分の間を通る直線に関し実質的に対称であることを特徴とする請求項3記載の液晶表示パネル。

【請求項5】 上記交差部分の上記隣り合う辺のいずれについても、上記絶縁基板の上下方向に関し上記第1電極の辺と上記該第2電極の辺とが重なっていないことを特徴とする請求項3又は4記載の液晶表示パネル。

【請求項6】 第1基板と第2基板との間に液晶が封入され、該第1基板は、絶縁基板と、該絶縁基板の上方に形成された第1電極及び第2電極を有する液晶表示パネルにおいて、

該絶縁基板の液晶側の面を基準として、該第1電極の位置が該第2電極の位置よりも高く、該第1電極と該第2電極とが第1絶縁膜を介して重なり合う部分を有し、該第1電極の表面が凸形である、

ことを特徴とする液晶表示パネル。

【請求項7】 上記第1電極が第2絶縁膜で覆われ、上記第2電極と該第1電極との間の表示領域に該第2絶縁膜が実質的に形成されていない、

ことを特徴とする請求項6記載の液晶表示パネル。

【請求項8】 第1基板と第2基板との間に液晶が封入\*50

\*され、該第1基板に第1電極が形成され、該第1基板又は該第2基板に第2電極が形成された画素を有する液晶表示パネルの開発方法において、該第1電極と該第2電極との間に交流電圧成分と直流電圧成分Vdcとの和である信号電圧を印加し、該交流電圧成分の振幅Vac及び該直流電圧成分Vdcを変化させて実質的に最適直流成分変動幅Vdcを測定し、該最適直流成分変動幅Vdcが所定値以下になるように該液晶表示パネルの構成又は構成材料を決定し、ここに、

該最適直流成分変動幅Vdcは、 $Vdc = |Vdc_b - Vdc_w|$ と表され、

Vdc<sub>b</sub>は、該振幅Vacを黒表示用交流電圧振幅に固定し該直流電圧成分Vdcを変化させた場合に、該画素の透過率振幅が最小となる該直流電圧成分Vdcの値であり、Vdc<sub>w</sub>は、該振幅Vacを白表示用交流電圧振幅に固定し該直流電圧成分Vdcを変化させた場合に、該画素の透過率振幅が最小となる該直流電圧成分Vdcの値である、ことを特徴とする液晶表示パネル開発方法。

【請求項9】 上記所定値は0.5V以下の値であることを特徴とする請求項8記載の液晶表示パネル開発方法。

## 【発明の詳細な説明】

## 【0001】

【発明の属する技術分野】本発明は、焼付率を低減可能な構造の液晶表示パネル及びその開発方法に関する。

## 【0002】

【従来の技術】図31及び図32はいずれも液晶表示パネルの1画素の構造を示す概略断面図である。図31は電圧無印加時の状態を示し、図32は電圧印加時の状態を示す。

【0003】液晶表示パネルは、互いに対向する基板10及び20と、これらの間に封入された、正の誘電率異方性を有するネマティック液晶30とを備えている。基板10では、透明絶縁基板11、例えばガラス基板の一面に、面電極12、誘電体13及び垂直配向層14が積層され、透明絶縁基板11の他面に偏光子15が被着されている。基板20では、透明絶縁基板21、例えばガラス基板の一面に、コモン電極23が形成され、その上40に絶縁層24を介して画素電極25が形成されている。

絶縁層24及び画素電極25の上には、絶縁層26及び垂直配向層27が積層されている。透明絶縁基板21の他面には、偏光子28が被着されている。偏光子15と28の透過軸は互いに離間して直交している。

【0004】図示矢印方向のバックライト光がへこの液晶表示パネルに入射すると、偏光子28を通って直線偏光になる。面電極12、コモン電極23及び画素電極25が同電位のとき、この直線偏光の偏光面は液晶30内で変化しないので、偏光子15を透過できず、暗状態になる。

【0005】図32に示す如く、面電極12とコモン電極23とを同電位にし、画素電極25を該電位と異なる電位にすると、電界が生ずる。図32中の点線は、電気力線を示している。この電界により、入射光の方向に対し液晶分子が傾くので、複屈折が生じ、この光の一部が偏光子15を透過して、明状態になる。

【0006】コモン電極23及び画素電極25は遮光性的メタルであり、これらの上方の液晶分子の挙動は表示上問題にならない。

【0007】面電極12が存在しないと、画素電極25とコモン電極23との中間の液晶分子の傾斜が小さくなつて透過率が落ち込む領域が存在する。面電極12はこの部分の横電界を斜め非対称にして透過率落込を防止するのに寄与する。誘電体13は、液晶30中の横電界を強化して、より低い印加電圧で液晶を駆動可能にするためのものである。コモン電極23と画素電極25とは、紙面垂直方向に延び且つ交互に形成されたストライプ電極である。絶縁層24は、コモン電極23と画素電極25とが後述のように上下に重なる部分で短絡するのを防止するためのものである。絶縁層26は焼付率を低減するためのものである。

【0008】図33は、基板20に形成された電極パターンの1画素分を示す。図34及び図35はそれぞれ、図33中の画素電極25及びコモン電極23のパターン図である。

【0009】データラインDL1と走査ラインSL1とは、絶縁膜を介して互いに直交している。画素電極25及びコモン電極23はいずれも、ストライプ部と、ストライプ部の端部を繋ぐ周囲部とを有する。ストライプ部は、走査ラインSL1及びデータラインDL1の各々に對し45°傾斜している。

【0010】走査ラインSL1が高レベルになると、TFT29がオンになって、データラインDL1上の電圧が画素電極25に印加され、画素電極25とコモン電極23のストライプ電極間に電界が生ずる。ストライプ電極の長手方向は、図33の上半分と下半分とで互いに90°異なる。これにより、上半分と下半分とで互いに平行である場合よりも液晶表示パネルの視野角が広くなる。

【0011】コモン電極23の周囲突起部は、不図示の隣の画素のコモン電極23に繋がっている。

【0012】図36(A)は、図33中の線電極交差付近の部分拡大図である。図36(B)は、画素電極25とコモン電極23との間に電圧が印加された時の電気力線を点線で示す。

【0013】画素が矩形であることと、画素電極25及びコモン電極23が互いに平行なストライプ部を有することと、画素電極25及びコモン電極23がいずれも一繋がりのものであることから、画素電極25の周囲部とコモン電極23の周囲部とは絶縁部を介し互いに重なる

部分を有する。このため、画素電極25とコモン電極23の隣り合う線電極の端部が、絶縁部を介し交差する。例えば、画素電極25の辺251は、周囲部の辺252に繋がり、コモン電極23の辺231は、辺251と平行であるが辺252とは鋭角で交差している。

【0014】図37は、液晶表示パネルの1画素の画素電極とコモン電極との間に電圧を印加した場合の電極間付近の液晶分子の傾斜を示す概略断面図である。

#### 【0015】

【発明が解決しようとする課題】図32において、画素電極25と液晶30との間の構成が、コモン電極23と液晶30との間の構成と異なるので、焼付きが生ずる原因となる。

【0016】また、図36(B)に示す如く、辺252と辺231とが鋭角で交差するので、この付近の電極間の電界が平行部分のそれよりも強くなる。さらに、交差付近の電界の方向が、平行部分のそれと異なる。このようなことから、交差付近の電極間印加電圧に対する透過特性が平行部分のそれと異なって、画質が劣化するとともに、焼付きが生ずる原因となる。

【0017】さらに、図37において、画素電極25の上方に絶縁層26が存在するので、これらの部分に電界が印加されても無駄になり、液晶30に対し効率的に電界を印加することができない。垂直配向層27の絶縁性が低いので、この問題を解決するために絶縁層26を省略すると、焼付きが生ずる原因となる。液晶30に対し画素電極25を剥き出しにすると、さらに焼付きが大きくなるとともに、液晶分子が分解する。また、画素電極25の表面が平坦であるので、透過率との関係で液晶30に対し効果的に電界を印加することができず、表示の高コントラスト化が妨げられていた。

【0018】液晶表示パネルの開発において、焼付率を所定値以下にするために、液晶表示パネルの構造や材料を変える毎に焼付率を測定すると、1回の測定に例えれば48時間要するので、開発期間が長くなる。

【0019】本発明の目的は、このような点に鑑み、焼付率を低減可能な構造の液晶表示パネル及びその開発期間短縮化を可能にする液晶表示パネル開発方法を提供することにある。

【0020】本発明の他の目的は、表示のコントラストを向上させることができ可能な液晶表示パネルを提供することにある。

#### 【0021】

【課題を解決するための手段及びその作用効果】本発明の液晶表示パネルでは、第1基板と第2基板との間に液晶が封入され、該第1基板は、透明絶縁基板と、該透明絶縁基板の上方に形成された第1電極及び第2電極と、該第1電極と該第2電極とを被う第1絶縁膜とを有し、該透明絶縁基板の液晶側の面を基準として、該第1電極の位置が該第2電極の位置よりも高く、該第1電極と該

第2電極とが第2絶縁膜を介して重なり合う部分を有し、該第1絶縁膜は、該第1電極上と該第2電極上とで厚みが実質的に同一である。

【0022】この液晶表示パネルによれば、第1電極と第2電極との間に矩形交流電圧を印加した場合に、第1電極の上方と第2電極の上方とで電気的状態がほぼ同一になって、例えば図31のように該第1電極上と該第2電極上とで厚みが異なる場合よりも、焼付きが低減される。

【0023】本発明の他の液晶表示パネルでは、第1基板と第2基板との間に液晶が封入され、該第1基板は、透明絶縁基板と、該透明絶縁基板の上方に形成され絶縁膜を介し互いに交差する部分を有する第1電極及び第2電極とを備え、該第1電極及び該第2電極はいずれも、該交差部分と連続する互いに平行な線電極部分を有し、該交差部分の該第1電極と該第2電極の隣り合う辺が互いに鈍角で交差している。

【0024】この液晶表示パネルによれば、鋭角で交差する場合よりも、電気力線の集中が緩和されて電界強度が大きくなるのが抑制され、表示画質が向上するとともに、焼付きが低減される。

【0025】高さ方向を無視した平面上について、上記交差部分の上記隣り合う辺が、上記平行線分の間を通る直線に關し実質的に対称である場合には、電界ベクトルの方向が交差部分の電界ベクトルの方向が平行部分のそれと平行になるので、表示画質がさらに向上するとともに、焼付きがさらに低減される。

【0026】本発明のさらに他の液晶表示パネルでは、透明絶縁基板に対し第2電極より上方に位置する第1電極の表面が凸形である。

【0027】これにより、第1及び第2電極間に同一電圧を印加した場合に、第1電極の表面が平坦である場合よりも液晶分子をより傾斜させることが可能になり、表示のコントラストが向上する。

【0028】本発明の液晶表示パネルの開発方法では、第1基板と第2基板との間に液晶が封入され、該第1基板に第1電極が形成され、該第1基板又は該第2基板に第2電極が形成された画素を有する液晶表示パネルに対するものであって、該第1電極と該第2電極との間に交流電圧成分と直流電圧成分Vdcとの和である信号電圧を印加し、該交流電圧成分の振幅Vac及び該直流電圧成分Vdcを変化させて実質的に最適直流成分変動幅Vdcを測定し、該最適直流成分変動幅Vdcが所定値以下になるように該液晶表示パネルの構成又は構成材料を決定し、ここに、該最適直流成分変動幅Vdcは、 $Vdc = |Vdc_b - Vdc_w|$ と表され、Vdc<sub>b</sub>は、該振幅Vacを黒表示用交流電圧振幅に固定し該直流電圧成分Vdcを変化させた場合に、該画素の透過率振幅が最小となる該直流電圧成分Vdcの値であり、Vdc<sub>w</sub>は、該振幅Vacを白表示用交流電圧振幅に固定し該直流電圧成分Vdcを変化さ

せた場合に、該画素の透過率振幅が最小となる該直流電圧成分Vdcの値である。

【0029】この液晶表示パネル開発方法によれば、焼付率との相関度が高い最適直流成分変動幅Vdcを短時間で容易に測定することができる、最適直流成分変動幅Vdcを用いることにより、焼付率が所望の値以下の液晶表示パネルを開発するための期間を短縮することが可能となる。

【0030】焼付きを人が認識できないようにするために、焼付率を、室内の通常照明下の場合には6%以下、暗室内の場合には3%以下にしなければならない。

【0031】上記所定値は、例えば0.5V以下の値であり、該所定値が0.5Vのとき焼付率が6%、該所定値が0.2Vのとき焼付率が3%であることを確認した。

【0032】本発明の他の目的、構成及び効果は以下の説明から明らかになる。

### 【0033】

【発明の実施の形態】以下、図面を参照して本発明の実施形態を説明する。

【0034】[第1実施形態] 最初に、焼付率を低減可能な構造又は材料を用いた液晶表示パネルの開発期間短縮化を可能にする液晶表示パネル開発方法を説明する。

【0035】図1は、本発明の方法に用いられる液晶表示装置の概略回路図である。図1では簡単化のために、画素アレイが3行6列の場合を示している。

【0036】この回路自体は、従来と同一である。データラインDL1、走査ラインSL1、TFT29、画素電極25及びコモン電極23は、例えば図31に示す如く形成されている。画素電極25と対向する電極は、このコモン電極23と、図31に示す面電極12との両方である。走査ライン及びデータラインはそれぞれ、走査ドライバ31及びデータドライバ32の出力端に接続されている。制御回路33は、ピクセルクロックCLK及び水平同期信号HSYNCに基づいてデータドライバ32を制御するとともに、ビデオ信号VSをデータドライバ32に供給し、水平同期信号HSYNC及び垂直同期信号VSYNCに基づいて走査ドライバ31を制御する。走査ドライバ31により、画素アレイの行が順次選択され、選択された行にデータドライバ32から表示データ(階調電圧)が供給される。

【0037】図2は、焼付率説明図である。

【0038】例えば、表示データが64階調、「白」が第64階調、「黒」が第1階調である場合を考える。焼付率は次のようにして測定される。

【0039】(A)白(第64階調)を表示させて輝度Bmを測定する。

【0040】(B)次に、白と黒の固定パターンを例えば48時間表示させる。

【0041】(C)この直後に中間調(第32階調)を

表示させて、上記(B)で白を表示していた領域と黒を表示していた領域との輝度B<sub>mw</sub>及びB<sub>mb</sub>を測定する。焼付率は、次式で計算される。

$$【0042】\text{焼付率} = 100 \times (B_{mw} - B_{mb}) / B_m$$

上記(C)において、焼付きを人が認識できないようにするために、焼付率を、室内の通常照明下の場合には6%以下、暗室内の場合には3%以下にしなければならない。

【0043】焼付率は、液晶表示パネルの構造や構成材料により異なる。液晶表示パネルの開発において、焼付率を所定値以下にするために、液晶表示パネルの構造や材料を変える毎に焼付率を測定すると、1回の測定に例えれば48時間要するので、開発期間が長くなる。そこで、焼付率と相関度が高い物理量であって、短時間で測定できるものを探すことを考える。

【0044】液晶画素には、その劣化を防止するために矩形交流電圧が印加される。図3は、図32の画素電極25とコモン電極23との間及び画素電極25と面電極12との間に印加される電圧波形を示す。周波数は30Hzである。

【0045】交流電圧印加によりフリッカが生ずるのを防止するため、すなわち透過率が周期的に変化するのを防止するために、液晶画素印加電圧には直流電圧成分が加えられる。矩形交流電圧の振幅及び直流電圧成分をそれぞれV<sub>ac</sub>及びV<sub>dc</sub>で表す。

【0046】交流振幅V<sub>ac</sub>を固定し、直流成分V<sub>dc</sub>を段階的に変化させた場合の液晶表示パネル透過率を測定した。図4～図12は、交流振幅V<sub>ac</sub>を黒表示用電圧である2Vに固定し、直流成分V<sub>dc</sub>を-3V、-2V、-1V、-0.5V、0V、0.5V、1V、2V及び3Vにした場合のそれぞれの透過率変動を示す。図4に示す如く、透過率変動幅Tで表す。

【0047】図13は、V<sub>ac</sub>=2Vの場合の直流成分V<sub>dc</sub>と透過率変動幅Tとの関係を示すグラフである。このグラフから、透過率変動幅Tが最小となる直流成分V<sub>dc</sub>の値は-0.38Vと推定される。

【0048】さらに、交流振幅V<sub>ac</sub>が白表示用電圧である7Vと中間調表示用電圧(2+7)/2=4.5Vの場合に、透過率変動幅Tが最小値T<sub>min</sub>となる直流成分V<sub>dc</sub>を上記同様にして求めた。これらの結果を、図14に示す。交流振幅V<sub>ac</sub>が白表示用電圧と黒表示用電圧であるときの直流成分V<sub>dc</sub>の差をV<sub>dc</sub>で表す。実際の液晶表示装置では直流成分V<sub>dc</sub>が固定値であるので、最適直流成分変動幅V<sub>dc</sub>が狭いほどフリッカが弱くなる。

【0049】図15は、液晶表示パネルの構造や材料を変えて焼付率及び最適直流成分変動幅V<sub>dc</sub>を測定し、両者の関係を表したグラフである。このグラフから、焼付率と最適直流成分変動幅V<sub>dc</sub>との相関度が高いことが判る。また、焼付率が上記6%以下であるためには、

最適直流成分変動幅V<sub>dc</sub>が0.5V以下でなければならず、焼付率が上記3%以下であるためには、最適直流成分変動幅V<sub>dc</sub>が0.2V以下でなければならないことが判る。

【0050】最適直流成分変動幅V<sub>dc</sub>は短時間で容易に測定することができる、V<sub>dc</sub>を用いることにより、焼付率が所望の値以下の液晶表示パネルを開発するための期間を大幅に短縮することが可能となる。

【0051】なお、図31において、面電極12を用いずに、画素電極25とコモン電極23を用いた構成、及び、コモン電極23を用いずに、画素電極25と面電極12とを用いた構成であっても、最適直流成分変動幅V<sub>dc</sub>と焼付率との相関度は高く、その他の構成の液晶表示パネルについても同様の相関関係があると考えられる。

【0052】[第2実施形態]図16及び図17はいずれも、焼付率を低減可能な本発明の第2実施形態の液晶画素の構成を示す概略断面図である。図16は電圧無印加時の状態を示し、図17は電圧印加時の状態を示す。

【0053】この画素を有する液晶パネルは、基板20Aの構成が図22の基板20のそれと異なっている。他の構成は、図22のそれと同一である。

【0054】図18は、基板20Aの製造工程図である。図18中、右端部はコモン電極23Aと画素電極25Aとが絶縁層24Aを介して重なっている部分に関する。

【0055】(A) フォトリソグラフィー技術により、透明絶縁基板21上にメタルのコモン電極23Aが形成される。

【0056】(B) 透明絶縁基板21上に絶縁層24が被着される。

【0057】(C) フォトリソグラフィー技術により、絶縁層24上に画素電極25Aが形成される。

【0058】(D) 画素電極25Aをマスクとして絶縁層24がエッチングされ、画素電極25Aの真下の部分のみ絶縁層24Aが残される。

【0059】(E) 透明絶縁基板21上に絶縁層26Aが被着される。

【0060】(F) 絶縁層26A上に垂直配向層27が積層される。

【0061】このようにして基板20Aを形成することにより、画素電極25A上の絶縁層26Aの厚みとコモン電極23A上の絶縁層26Aの厚みとが実質的に同一になるので、図17に示す如く画素電極25Aとコモン電極23Aとの間に矩形交流電圧を印加した場合に、コモン電極23Aの上方と画素電極25Aの上方とで電気的状態がほぼ同一になって、図31の構成の液晶表示パネルよりも焼付きが低減される。換言すれば、図15の最適直流成分変動幅V<sub>dc</sub>がより小さくなつて、焼付率が低くなる。

【0062】絶縁層24A及び26Aは例えば、SiNx、SiO<sub>2</sub>、レジスト又はアクリル樹脂のいずれかである。試作においては、絶縁層24A及び26AとしてSiNxを用い、垂直配向層27としてJALS204( JSR社)を用い、液晶30としてZL14535(メルク・ジャパン社)を用い、試作品の焼付率低減効果が確認された。

【0063】[第3実施形態]図19は、焼付率を低減可能な、本発明の第3実施形態の液晶画素の電極パターン図であり、図33と類似している。

【0064】この電極パターンは、例えば図16の基板20A又は図31の基板20に形成されている。

【0065】図20及び図21はそれぞれ、図19中の画素電極25A及びコモン電極23Aのパターン図であり、それぞれ図34及び図35と類似している。

【0066】画素が矩形であることと、画素電極25A及びコモン電極23Aが互いに平行なストライプ部を有することと、画素電極25A及びコモン電極23Aがいずれも一繋がりのものであることから、画素電極25Aの周囲部とコモン電極23Aの周囲部とは、絶縁膜を介し互いに重なる部分を有する。このため、画素電極25Aとコモン電極23Aの隣り合う線電極の端部が、絶縁部を介し交差する。例えば、画素電極25Aの辺251とコモン電極23Aの辺231とは互いに平行であり、辺251及び辺231にそれぞれ連続する辺252と辺232とが交差する。

【0067】図22(A)は、この電極交差付近の拡大図である。図22(B)は、画素電極25Aとコモン電極23Aとの間に電圧が印加された時の電気力線を点線で示す。

【0068】辺252と辺232とが鈍角で互いに交差しているので、図36(A)に示すように辺252と辺231とが鋭角で交差する場合よりも、電気力線の集中が緩和されて電界強度が大きくなるのが抑制される。

【0069】また、辺251と辺231との間を通る線SAに関し辺251及び252と辺231及び232とが対称になっている。これにより、辺252と辺232の間の電界ベクトルの方向は、辺251と辺231との間のそれと平行になる。

【0070】このようなことから、電極交差付近の透過特性の急変分布が緩和されて、表示画質が向上するとともに、焼付きが低減される。他の電極交差付近についても上記同様である。

【0071】電極パターン以外は上記試作例と同一にして、図19の電極パターンを用いた液晶パネルと図33の電極パターンを用いた液晶パネルとを試作し、図19の電極パターンを用いた液晶パネルの方が焼付率が低くなることを確認した。

【0072】[第4実施形態]図23は、焼付率を低減可能な、本発明の第4実施形態の液晶画素の電極パター

ン図であり、図19と類似している。図24は、図23中のコモン電極23Bのパターン図である。画素電極25Aは、図20のそれと同一である。

【0073】コモン電極23Bの周囲部には、コモン電極23Bの一体性を確保しつつ切除部23B1～23B8が形成されている。これら切除部23B1～23B8の位置は、コモン電極23Bと画素電極25Dの、絶縁体を介した交差部付近である。

【0074】この切除部が無い場合には、電圧印加時にこの部分と画素電極25Aとの間の非表示領域で電界が生じてその付近の表示領域の液晶分子の配列に影響を与える。切除部によりこの影響がなくなるので、上記第3実施形態の場合よりも表示画質が向上すると共に、焼付きが低減される。

【0075】[第5実施形態]図25は、焼付率を低減可能な、本発明の第5実施形態の液晶画素の電極パターン図であり、図33と類似している。図26は、図25中のコモン電極23Cのパターン図である。画素電極25は、図34のそれと同一である。

【0076】コモン電極23Cは、図24の場合と同様に、コモン電極23Cの一体性を確保しつつ切除部23B1～23B8が形成されている。これにより、図23の構成と比べて、上記第5実施形態と同じ理由で表示画質が向上すると共に、焼付きが低減される。

【0077】[第6実施形態]図27は、本発明の第6実施形態の、隣り合う2つの液晶画素の電極パターン図である。両画素は、同一パターンを有する。

【0078】コモン電極23Dと画素電極25Dの枠部は、絶縁膜を介し互いに重なっている。画素電極25Dのストライプ電極の下方及び線電極間の下方に、コモン電極23Dのストライプ電極部が形成されており、その線密度は画素電極25Dのそれの2倍である。

【0079】図28は、図27中のA-A線に沿った断面拡大図である。

【0080】図32の液晶画素と異なる点は、画素電極25Dの線電極部が凸形であることと、絶縁層26Dが画素電極25D上のみに形成され、コモン電極23Dと画素電極25Dの線電極間表示領域に絶縁層が形成されていないことである。垂直配向層27は絶縁層26Dよりも薄いので、図28ではこれを太線で示している。

【0081】画素電極25Dの線電極部が凸形であることから、その面が中央線から両側へ傾斜している。該凸形に形成するために、図32と異なり、画素電極25Dの線電極部下方にも、画素電極25Dの線電極部より細幅の、コモン電極23Dの線部が形成されている。この凸形を強調するために、図27のTFT29を作る時に形成されるチャンネル保護膜31が、コモン電極23Dの線部上方に残されている。チャンネル保護膜31の幅は、コモン電極23Dの線部のそれよりも細い。

【0082】これにより、画素電極25Dの線電極部が

土手形となるので、画素電極25Dとコモン電極23Dとの間に電圧を印加した場合に、電気力線が図28中の点線で示すようになる。すなわち、画素電極25Dの傾斜面付近の電気力線がこの面に垂直になるので、液晶分子の傾斜が、透明絶縁基板21の面の法線に対しより大きくなり、図32の場合よりも白表示の透過率が増す。したがって、表示のコントラストが向上する。

【0083】また、画素電極25Dと絶縁層26Dのパターンが同一で画素電極25Dとコモン電極23Dの間の表示領域に絶縁層26Dが存在しないので、図32の場合よりも液晶分子に対し電界が有効利用され、同じ印加電圧の場合に図32の場合よりもコントラストが向上する。

【0084】さらに、液晶が画素電極25Dに直接接触しないので、液晶の分解が防止されると共に、焼付きが低減される。

【0085】図29及び図30は、基板20Dの製造工程を示す。各図は、図27中のB-B線に沿った断面に対応している。次に、これについて説明する。

【0086】(A) フォトリソグラフィ技術により、透明絶縁基板21上にメタルのコモン電極23D及び走査(ゲート)ラインSL1が形成される。

【0087】(B) 透明絶縁基板21上に絶縁層24、真性半導体膜32及びチャンネル保護膜31が積層される。フォトリソグラフィ技術により、走査ラインSL1とコモン電極23Dの上方のみにチャンネル保護膜31が残される。

【0088】(D) 半導体膜32上にn+半導体膜33、導電膜25D及び絶縁層26Dが積層され、これらが同一パターンで食刻されて、走査ラインSL1の上方にTF29のソースSとドレインDとが形成されると同時に、コモン電極23Dの線部上方に、画素電極25Dの線電極部及び絶縁層26Dが形成される。画素電極25D並びにTF29の電極は、3層の導電膜25a、25b及び25cで形成されている。導電膜25a～25cは例えば、Ti/A1/Tiである。電極25DとしてA1膜のみ用いるところがn+半導体膜33内に拡散するので、これを避けるためにTi膜が用いられ、Ti膜のみ用いると抵抗率が高くなるので、A1膜も用いられている。絶縁層26Dは、DVDで形成される窒化シリコン膜又は酸化シリコン膜である。

【0089】なお、画素電極25Dとして2層のTi/A1を用い、絶縁層26Dとして窒化アルミニウムを用いれば、スパッタ装置でこれらを連続的に成膜することができるので、工程数が削減される。また、絶縁層26Dとしては、パターニングで用いられるフォトレジストを残存させたものであってもよい。

【0090】(E) 絶縁層24上及び26上に、太線で示す垂直配向層27が被着される。

【0091】本第6実施形態によれば、画素電極25D

の土手形線電極部及びその上の絶縁層26DがTF29と同時に形成されるので、画素電極25D及び絶縁層26Dを形成するために工程数を増加する必要がない。

#### 【図面の簡単な説明】

【図1】本発明の方法に用いられる液晶表示装置の概略回路図である。

【図2】焼付率説明図である。

【図3】画素印加電圧波形を示す図である。

【図4】交流振幅Vacが2V、直流成分Vdcが-3Vである場合の液晶画素透過率測定波形図である。

【図5】交流振幅Vacが2V、直流成分Vdcが-2Vである場合の液晶画素透過率測定波形図である。

【図6】交流振幅Vacが2V、直流成分Vdcが-1Vである場合の液晶画素透過率測定波形図である。

【図7】交流振幅Vacが2V、直流成分Vdcが-0.5Vである場合の液晶画素透過率測定波形図である。

【図8】交流振幅Vacが2V、直流成分Vdcが0Vである場合の液晶画素透過率測定波形図である。

【図9】交流振幅Vacが2V、直流成分Vdcが0.5Vである場合の液晶画素透過率測定波形図である。

【図10】交流振幅Vacが2V、直流成分Vdcが1Vである場合の液晶画素透過率測定波形図である。

【図11】交流振幅Vacが2V、直流成分Vdcが2Vである場合の液晶画素透过率測定波形図である。

【図12】交流振幅Vacが2V、直流成分Vdcが3Vである場合の液晶画素透過率測定波形図である。

【図13】交流振幅Vacが2Vである場合の、直流成分Vdcと液晶画素透過率変動幅Tとの関係の測定結果を示すグラフである。

【図14】交流振幅Vacと液晶画素透過率変動幅Tが最小となる直流成分Vdcとの関係の測定結果を示すグラフである。

【図15】焼付率と最適直流成分変動幅Vdcとの関係の測定結果を示すグラフである。

【図16】本発明の第2実施形態の、焼付率を低減可能な液晶画素の構成の電圧無印加状態を示す概略断面図である。

【図17】図16の液晶画素の電圧印加状態を示す概略断面図である。

【図18】図16中の基板20Aの製造工程図である。

【図19】本発明の第3実施形態の、焼付率を低減可能な液晶画素の電極パターン図である。

【図20】図19中の画素電極のパターン図である。

【図21】図19中のコモン電極のパターン図である。

【図22】(A)は図19中の電極交差付近の拡大図であり、(B)は(A)の電極間に電圧が印加された時の電気力線を点線で示す図である。

【図23】本発明の第4実施形態の、焼付率を低減可能な液晶画素の電極パターン図である。

【図24】図23中のコモン電極のパターン図である。

【図25】本発明の第5実施形態の、焼付率を低減可能な液晶画素の電極パターン図である。

【図26】図25中のコモン電極のパターン図である。

【図27】本発明の第6実施形態の、隣り合う2つの液晶画素の電極パターン図である。

【図28】図27中のA-A線に沿った断面拡大図である。

【図29】バックライト入射側基板の製造工程を示す図である。

【図30】図29の続きを示す製造工程図である。

【図31】本発明と対比される、液晶表示パネルの1画素の構造の電圧無印加状態を示す概略断面図である。

【図32】図31の画素の電圧印加状態を示す概略断面図である。

【図33】図32中の基板20に形成された電極パターンの1画素分を示す図である。

【図34】図33中の画素電極のパターン図である。

【図35】図33中のコモン電極のパターン図である。

【図36】(A)は図33中の電極交差付近の拡大図であり、(B)は(A)の電極間に電圧が印加された時の電気力線を点線で示す図である。

【図37】従来の液晶表示パネルの1画素の画素電極と\*

\*コモン電極との間に電圧を印加した場合の電極間付近の液晶分子の傾斜を示す概略断面図である。

#### 【符号の説明】

10、20、20A 基板

11、21 透明絶縁基板

12 面電極

13 誘電体

14、27 垂直配向層

15、28 偏光子

10 23、23A~23D コモン電極

231、232、251、252 辺

23B1~23B8 切除部

24、24A、26、26A、26D 絶縁層

25、25A、25D 画素電極

25a~25c 導電膜

29 TFT

30 液晶

31 チャンネル保護膜

32 半導体膜

33 n+半導体膜

D L1 データライン

S L1 走査ライン

【図1】

本発明の方法に用いられる液晶表示装置の概略回路図



【図2】

焼付率説明図

【図20】

図19中の画素電極のパターン図



【図3】

画素印加電圧波形を示す図



【図4】

 $V_{ac} = 2\text{ V}$  $V_{dc} = -3\text{ V}$ 

【図5】

 $V_{ac} = 2\text{ V}$  $V_{dc} = -2\text{ V}$ 

【図6】

 $V_{ac} = 2\text{ V}$  $V_{dc} = -1\text{ V}$ 

【図7】

 $V_{ac} = 2\text{ V}$  $V_{dc} = -0.5\text{ V}$ 

【図8】

 $V_{ac} = 2\text{ V}$  $V_{dc} = 0\text{ V}$ 

【図9】



【図10】



【図11】



【図12】



【図13】



【図14】



【図15】



【図16】

本発明の第2実施形態の、焼付率を低減可能な液晶画素の構成の電圧無印加状態を示す概略断面図



【図17】

図16の液晶画素の電圧印加状態を示す概略断面図



【図18】

図16中の基板20Aの製造工程図



【図19】

本発明の第3実施形態の、焼付率を低減可能な液晶画素の電極パターン図



【図21】

図19中のコモン電極のパターン図



【図24】

図23中のコモン電極のパターン図



【図22】

(A)は図19中の電極交差付近の拡大図であり、(B)は(A)の電極間に電圧が印加された時の電気力線を点線で示す図



【図23】

本発明の第4実施形態の、焼付率を低減可能な液晶画素の電極パターン図



【図25】

#### 本発明の第5実施形態の、焼付率を低減可能な 液晶画素の電極パターン図



【図26】

図25中のコモン電極のパターン図



【図28】

図27中のA-A線に沿った断面拡大図



【四 29】

【图27】

本発明の第6実施形態の、隣り合う2つの液晶画素の電極パターン図



3

【図30】

図29の続きを示す製造工程図



【図31】

本発明と対比される、液晶表示パネルの1画素の構造の電圧無印加状態を示す概略断面図



【図32】

図31の画素の電圧印加状態を示す概略断面図



【図33】

図32中の基板20に形成された電極パターンの1画素分を示す図



【図34】

図33中の画素電極のパターン図



【図35】

図33中のコモン電極のパターン図



【図36】

(A)は図33中の電極交差付近の拡大図であり、  
(B)は(A)の電極間に電圧が印加された時の  
電気力線を点線で示す図



【図37】

従来の液晶表示パネルの1画素の画素電極と  
コモン電極との間に電圧を印加した場合の電極  
間付近の液晶分子の傾斜を示す概略断面図

## フロントページの続き

(72)発明者 笹林 貴  
神奈川県川崎市中原区上小田中4丁目1番  
1号 富士通株式会社内  
(72)発明者 田坂 泰俊  
神奈川県川崎市中原区上小田中4丁目1番  
1号 富士通株式会社内

(72)発明者 藤川 徹也  
神奈川県川崎市中原区上小田中4丁目1番  
1号 富士通株式会社内  
(72)発明者 助則 英智  
神奈川県川崎市中原区上小田中4丁目1番  
1号 富士通株式会社内  
F ターム(参考) 2H092 GA13 GA16 GA17 HA06 HA14  
JA24 KA12 KA18 KB25 MA13  
NA01 NA27 NA29 PA06 PA11

|                |                                                                                                                                                                                                                                                                                                                                                                                       |         |            |
|----------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------|------------|
| 专利名称(译)        | 液晶显示面板及其显影方法                                                                                                                                                                                                                                                                                                                                                                          |         |            |
| 公开(公告)号        | <a href="#">JP2002139735A</a>                                                                                                                                                                                                                                                                                                                                                         | 公开(公告)日 | 2002-05-17 |
| 申请号            | JP2000331570                                                                                                                                                                                                                                                                                                                                                                          | 申请日     | 2000-10-31 |
| [标]申请(专利权)人(译) | 富士通株式会社                                                                                                                                                                                                                                                                                                                                                                               |         |            |
| 申请(专利权)人(译)    | 富士通株式会社                                                                                                                                                                                                                                                                                                                                                                               |         |            |
| [标]发明人         | 仲西洋平<br>吉田秀史<br>笹林貴<br>田坂泰俊<br>藤川徹也<br>助則英智                                                                                                                                                                                                                                                                                                                                           |         |            |
| 发明人            | 仲西 洋平<br>吉田 秀史<br>笹林 貴<br>田坂 泰俊<br>藤川 徹也<br>助則 英智                                                                                                                                                                                                                                                                                                                                     |         |            |
| IPC分类号         | G02F1/133 G02F1/1343 G09G3/36                                                                                                                                                                                                                                                                                                                                                         |         |            |
| CPC分类号         | G09G3/3614 G02F1/134363 G09G3/3648 G09G2300/0439 G09G2310/06 G09G2320/0247 G09G2320/0257 G09G2320/028 G09G2320/046 G09G2320/0693                                                                                                                                                                                                                                                      |         |            |
| FI分类号          | G02F1/1343 G02F1/1368                                                                                                                                                                                                                                                                                                                                                                 |         |            |
| F-TERM分类号      | 2H092/GA13 2H092/GA16 2H092/GA17 2H092/HA06 2H092/HA14 2H092/JA24 2H092/KA12 2H092/KA18 2H092/KB25 2H092/MA13 2H092/NA01 2H092/NA27 2H092/NA29 2H092/PA06 2H092/PA11 2H092/GA14 2H092/JB05 2H092/JB14 2H192/AA24 2H192/BB02 2H192/BB32 2H192/BB53 2H192/BB66 2H192/BB72 2H192/CB05 2H192/CB72 2H192/CC04 2H192/CC64 2H192/CC72 2H192/EA62 2H192/EA68 2H192/GD12 2H192/GD61 2H192/JA34 |         |            |
| 代理人(译)         | 松本Makotokichi                                                                                                                                                                                                                                                                                                                                                                         |         |            |
| 其他公开文献         | <a href="#">JP4368515B2</a>                                                                                                                                                                                                                                                                                                                                                           |         |            |
| 外部链接           | <a href="#">Espacenet</a>                                                                                                                                                                                                                                                                                                                                                             |         |            |

**摘要(译)**

要解决的问题：提供一种具有可以降低燃燒比的结构的液晶显示装置，并提供一种液晶显示装置的显影方法，通过该方法可以减少其显影期限。解决方案：在像素电极25A和公共电极23A之间施加矩形AC电压，并且改变其AC电压分量的幅度Vac和DC电压分量Vdc，以测量最佳DC分量变化范围ΔVdc。确定液晶显示装置的结构或构造材料，使得ΔVdc具有规定值或更低。关系式ΔVdc=|Vdcb-Vdcw|成立。Vdc是Vdc的值，当Vdc变化时最小化透射率幅度，而Vac固定为交流电压幅度(2V)用于黑色显示，Vdcw是Vdc值，当Vdc变化时最小化透射率幅度，而Vac固定为AC电压幅度(7V)用于白色显示。像素电极25A和公共电极23A两者的上侧中的绝缘体26A的部分具有相同的厚度。电极交叉部分以线对称的方式形成。像素电极的条形电极部分的表面形成为堤形。

