

(19) 日本国特許庁(JP)

## (12) 公開特許公報(A)

(11) 特許出願公開番号

特開2006-235134

(P2006-235134A)

(43) 公開日 平成18年9月7日(2006.9.7)

(51) Int.CI.

G02F 1/1368 (2006.01)  
G02F 1/1343 (2006.01)

F 1

G02F 1/1368  
G02F 1/1343

テーマコード(参考)

2H092

審査請求 未請求 請求項の数 5 O L (全 12 頁)

(21) 出願番号

特願2005-48251 (P2005-48251)

(22) 出願日

平成17年2月24日 (2005.2.24)

(71) 出願人 303016443

クオンタ・ディスプレイ・ジャパン株式会社

大阪府大阪市中央区内平野町3丁目2番1  
2号 HPCビル内

(71) 出願人 501046327

廣輝電子股▲ふん▼有限公司  
台灣桃園縣龜山鄉華豐2路189号

(74) 上記1名の代理人 303016443

クオンタ・ディスプレイ・ジャパン株式会社

(72) 発明者 堀野 滋和

大阪府大阪市中央区内平野町3丁目2番1  
2号 クオンタ・ディスプレイ・ジャパン株式会社内

最終頁に続く

(54) 【発明の名称】 液晶表示装置とその製造方法

## (57) 【要約】

【課題】液晶表示装置等に使用するTFTアレイ基板を現状よりも少ないフォトリソグラフィ工程数やフォトマスク数で提供して製造コストを削減する。

【解決手段】感光性アクリル樹脂10を使用するコンタクト形成のフォトリソグラフィ工程において、位相シフト効果を有するフォトマスクを使用し、1度のフォトリソグラフィ工程のみで通常のコンタクトホール部分に必要なテーパ形状を有するパターン10A、10Bと比較的垂直に近いテーパ形状を有し、かつ微細なパターン10Cを同時に形成する事により、後続工程においてフォトリソグラフィ工程を使用する事無く、絵素電極パターンを分離することが出来る新規技術と公知の4マスクプロセスの組み合わせにより、表示装置用TFTアレイ基板を3枚のフォトマスクで形成できる新規技術を提供する。

【選択図】図6



**【特許請求の範囲】****【請求項 1】**

一主面上に少なくとも絶縁ゲート型トランジスタと、前記絶縁ゲート型トランジスタのゲート電極も兼ねる走査線とソース配線も兼ねる信号線と、ドレイン配線に接続された絵素電極を有する単位絵素が二次元のマトリクスに配列された第1の透明性絶縁基板と、前記第1の透明性絶縁基板と対向する第2の透明性絶縁基板またはカラーフィルタとの間に液晶を充填してなる液晶表示装置において、少なくとも、

第1の透明性絶縁基板の一主面上に走査線と、絶縁ゲート型トランジスタと、信号線が形成され、

少なくともドレイン配線上に開口部を有するとともに、絵素電極形成領域外の領域には底まで届かない幅の細い溝が複数本形成され、その上層部が感光性有機絶縁層であるパシベーション絶縁層が前記第1の透明性絶縁基板上に形成され、

前記感光性有機絶縁層上に絵素電極となる導電膜が被着されていることを特徴とする液晶表示装置。

**【請求項 2】**

一主面上に少なくとも絶縁ゲート型トランジスタと、前記絶縁ゲート型トランジスタのゲート電極も兼ねる走査線とソース配線も兼ねる信号線と、ドレイン配線に接続された絵素電極を有する単位絵素が二次元のマトリクスに配列された第1の透明性絶縁基板と、前記第1の透明性絶縁基板と対向する第2の透明性絶縁基板またはカラーフィルタとの間に液晶を充填してなる液晶表示装置の作製に当たりコンタクトホール形成工程で、少なくとも

、感光性有機絶縁膜を塗布して表面が平坦な電気絶縁膜を形成し、

コンタクト形成領域を白、絵素電極形成領域を黒、絵素電極の周囲は光源からの照射光を位相シフトさせて通過させる中間調領域とする位相シフトフォトマスクを用いて前記感光性有機絶縁膜を露光・現像し、

次工程で被着される透明導電膜と下層金属が接続可能となるための開口部と、絵素電極形成部、隣接する絵素電極同士を分離するための底まで届かない幅細い複数本の溝で構成された絵素電極形成領域外の領域を有する感光性有機絶縁膜を形成した後、

絵素電極となる導電膜を被着することを特徴とする液晶表示装置の製造方法。

**【請求項 3】**

絵素電極用導電膜としてITOまたはIZOあるいはこれらの混晶体をスパッタで形成することを特徴とする請求項2に記載の液晶表示装置の製造方法。

**【請求項 4】**

絵素電極用導電膜としてITO、IZO、INZO<sub>3</sub>、ZnO等の透明導電性粉体を少なくとも一つ以上分散させた塗布膜を用いて、加熱処理により安定化させることを特徴とする請求項2に記載の液晶表示装置の製造方法。

**【請求項 5】**

絵素電極用導電膜としてAL及びAL合金、または銀及び銀合金等の高反射率金属をスパッタで形成することを特徴とする請求項2に記載の液晶表示装置の製造方法。

**【発明の詳細な説明】****【技術分野】****【0001】**

本発明は液晶表示装置等の平面型表示装置に用いられるTFTアレイ基板及びその製造方法に関する。

**【背景技術】****【0002】**

近年、CRTディスプレイに代わる平面型表示装置が盛んに商品開発されており、中でも液晶表示装置は、モバイル用小型ディスプレイ用途から大型テレビディスプレイ用途まで幅広く普及している。

**【0003】**

10

20

30

40

50

液晶表示装置は一対の2枚の基板間に液晶を挟持してなる電気光学装置で、表示性能の優れたアクティブ型の液晶表示装置ではガラス基板等の透明絶縁基板の一主面上に複数本の信号線と走査線を格子状に形成し、信号線と走査線の交差点毎にアモルファスシリコン等の半導体薄膜を用いた薄膜トランジスタ（以下、TFTと略す）をスイッチング素子として設けたアレイ基板が広く使用されている。TFTアレイ基板を作成するためには半導体集積回路のようにフォトマスクを用いた複数回のフォトリソグラフィ工程が不可欠であり、このフォトリソグラフィ工程を含めて製造工程数を削減する事が液晶表示装置の生産性向上とコストダウンに大きく寄与することは自明である。

#### 【0004】

現在、アクティブマトリックス型アモルファスシリコンTFTアレイ基板の作製において、5回あるいは4回のフォトリソグラフィ工程を経るプロセスが一般的であり、以下に「特開2002-206571号公報」で開示されている特許公報及び「SID2000, Digest, 1016ページ～1009ページA NOVEL FOUR MASK COUNT PROCESS ARCHITECTURE FOR TFT-LCD'S」で報告されているハーフトーンフォトプロセス技術を用いた4枚マスクプロセスを公知の従来例として紹介する。これは下記に説明するようにハーフトーン露光技術を用いてチャネルを含む半導体層の島化工程とソース・ドレイン配線工程を1枚のフォトマスクで形成する合理化技術である。

【特許文献1】特開2002-206571号公報

【非特許文献1】SID2000, Digest of Technical Papers

#### 【0005】

特許文献1を説明するに当り、図1～図5を参照して走査線と信号線が交差する走査線信号線交差部、スイッチング素子としてのTFT部、絵素部（画素部）及び走査線周辺回路に配置される電極端子部を並べた断面部分を製造工程の進捗に対応して模式的に示す。

#### 【0006】

先ず、図1(A)に示すようにガラス基板1の一主面上にスパッタリング装置等の製膜装置を用いて、例えばクロム、モリブデン、タンタル、アルミニウム、銅あるいはそれらの合金もしくは積層を第1の金属膜2として被着する。次に第1の金属膜2の膜面上にフォトレジストを塗布し、1枚目のフォトマスクを使用して、図1(B)に示すレジストパターン3を選択的に形成する。その後、レジストパターン3をマスクとして第1の金属膜2のエッチングを行い、レジストを除去して図1(C)に示すような走査線も兼ねるゲート電極膜2Aを形成する。ゲート電極膜2Aの膜厚は通常、0.1～0.3μmの範囲で設定される。

#### 【0007】

次にプラズマCVD装置やスパッタリング装置等の製膜装置を用いて、図2(D)に示すようにゲート絶縁層としての第1のシリコン窒化膜4、トランジスタのチャネルとして不純物を殆ど含まない第1の非晶質シリコン膜(a-Si)5及びトランジスタのソース・ドレインとしてN型不純物をドープした第2の非晶質シリコン膜(N<sup>+</sup>a-Si)6と3種類の薄膜を、例えば0.3-0.2-0.05μmの膜厚で被着する。さらにスパッタリング装置等を用いて、例えばクロム、モリブデン、アルミニウム、銅あるいはそれらの合金や積層を第2の金属膜7として被着する。ここでも膜厚は0.3μm程度が一般的である。その後、スリットパターン、ドットパターン等により透過する露光エネルギーを調整した2枚目のフォトマスクあるいは、半透過膜により透過する露光エネルギーを調整した2枚目のフォトマスクを使用し、未露光部分、完全露光部分及びハーフトーン露光部分を形成し、図2(E)に示すように領域によって膜厚が異なるレジストパターン8を作成する。同図において8Aはハーフトーン露光によりパターンングされたチャネル部分を示し、この領域は他のソース・ドレイン配線に対応した領域よりも膜厚が薄いことが特徴である。次に図2(F)に示すように、レジストパターン8をマスクとして第2の金属膜7及び第2のシリコン層6と第1のシリコン層5のエッチングを行ってソース・ドレイン配線

10

20

30

40

50

を形成し、ゲート絶縁層 4 A を露出する。続いて、図 3 ( G ) に示すように酸素プラズマ等のアッティング手段によりチャネル部分 8 A のレジスト除去を行い、信号線層 7 を露出する。そして図 3 ( H ) に示すように、膜厚が減少したレジストパターン 8 B をマスクとして再び、信号線層 7 、第 2 のシリコン層 6 及び第 1 のシリコン層 5 をエッティングし、第 1 のシリコン層 5 は 0 . 0 5 ~ 0 . 1 0  $\mu\text{m}$  程度残すことでソース・ドレイン配線間の第 2 のシリコン膜を除去する。すなわち、TFT のチャネルとなる不純物を殆ど含まない第 1 のシリコン膜の選択的形成も行うとともにソース・ドレイン配線 (SD 配線) 7 A , 7 B の分離を行う。その後、図 3 ( I ) に示すようにレジストパターン 8 B の除去を行う。

#### 【 0 0 0 8 】

続いて図 4 ( J ) に示すように、例えば 0 . 3  $\mu\text{m}$  程度の膜厚を有する第 2 のシリコン窒化膜等の保護膜またはパシベーション絶縁層 9 をスパッタリング法、あるいは CVD 法により被着し、さらにアレイ基板 1 の表面を平坦にするための平坦化膜として感光性アクリル樹脂膜 10 の塗布を行う。通常、平坦化膜としては 3  $\mu\text{m}$  以上厚く塗布している。その後、図 4 ( K ) に示すように 4 枚目のフォトマスクを使用して、第 1 の金属膜 2 A 、第 2 の金属膜 7 B に到達するためのコンタクトホール 10 A 、 10 B を作成する。そして図 4 ( L ) に示すようにコンタクトホール部分 10 A 、 10 B 内の絶縁膜である第 2 のシリコン窒化膜 9 と第 1 シリコン窒化膜 4 のエッティングを行い、第 1 の金属膜 2 A と第 2 の金属膜 7 B を部分的に露出させる。

#### 【 0 0 0 9 】

引き続き図 5 ( M ) に示すように、スパッタリング法や塗布法等によって透明導電膜 11 をガラス基板 1 の全面に被着形成する。透明導電膜 11 とは、例えば酸化インジニウム錫 (ITO) 等の金属酸化膜が一般的である。その後、5 枚目のフォトマスクを使用して図 5 ( N ) に示すレジストパターン 12 をマスクとして透明導電膜 11 を選択的にエッティングして絵素電極 11 A のパターニングを行い、そして図 5 ( O ) に示すように不要なレジストパターン 12 の除去を行えば、ガラス基板 1 はアクティブマトリクス型アモルファスシリコン TFT アレイ基板として完成する。

#### 【 0 0 1 0 】

このようにして得られた TFT アレイ基板とカラーフィルタを貼り合せて液晶パネルを作製し、続いてバックライトと駆動用の回路基板を実装したものが液晶モジュールとして各種の液晶表示装置に組み込まれている。上記のアクティブマトリクス型アモルファスシリコン TFT アレイ基板の製作方法においては 4 枚のフォトマスクが必要であるが、例えば特開 2002 - 250935 号公報においては、撥水処理技術を用いて図 4 に示したコンタクト形成工程と図 5 に示した絵素電極の形成工程を 1 枚のフォトマスクで構成し、合計 3 枚のフォトマスクで TFT アレイ基板を形成する製造工程の削減技術が開示されている。さらに特開 2002 - 98996 号公報においては、化学的機械研磨処理技術を用いて上記の 2 つのパターニング工程を同様に 1 枚のフォトマスクで構成し、合計 3 枚のフォトマスクで TFT アレイ基板を形成する別の削減技術も開示されている。

【特許文献 2】特開 2002 - 250935 号公報

【特許文献 3】特開 2002 - 98996 号公報

#### 【発明の開示】

##### 【発明が解決しようとする課題】

#### 【 0 0 1 1 】

このように、アクティブマトリクス型アモルファスシリコン TFT アレイ基板を作成するためには現時点では 5 枚あるいは 4 枚のフォトマスクが必要であり、プロセスリードタイムの長時間化や歩留まり低下の要因となっている。また、特許文献 2 に示されている先行技術では必要なフォトマスク枚数は 3 枚に削減されるが、撥水性処理を施す工程と撥水性を除去する工程が新たに必要となり、生産性を低下させる要因となる。また、絵素電極 11 A の下地である平坦化膜がハーフトーンプロセスにさらされるためにアレイ基板 1 の表面の平坦性が損なわれ、コントラスト低下等のディスプレイ表示性能が悪化する恐れが高いと考えられる。そして特許文献 3 に示される先行技術においては新たに化学的機械研磨

10

20

30

40

50

処理工程の追加が必要であり、加えて一辺が1mを超えるような大面積のガラス基板の研磨工程ではガラス基板の平坦度を維持することが困難であり、特許文献2と同様にハーフトーンプロセスによる表示性能への悪影響が懸念される。

【課題を解決するための手段】

【0012】

請求項1は、一主面上に少なくとも絶縁ゲート型トランジスタと、前記絶縁ゲート型トランジスタのゲート電極も兼ねる走査線とソース配線も兼ねる信号線と、ドレイン配線に接続された絵素電極を有する単位絵素が二次元のマトリクスに配列された第1の透明性絶縁基板と、前記第1の透明性絶縁基板と対向する第2の透明性絶縁基板またはカラーフィルタとの間に液晶を充填してなる液晶表示装置において、少なくとも、第1の透明性絶縁基板の一主面上に走査線と、絶縁ゲート型トランジスタと、信号線が形成され、少なくともドレイン配線上に開口部を有するとともに、絵素電極形成領域外の領域には底まで届かない幅の細い溝が複数本形成され、その上層部が感光性有機絶縁層であるパシベーション絶縁層が前記第1の透明性絶縁基板上に形成され、前記感光性有機絶縁層上に絵素電極となる導電膜が被着されていることを特徴とする。

10

【0013】

この構成により、絵素電極形成領域外の領域に設けられた感光性有機絶縁膜の底まで届かない幅の細い溝が感光性有機絶縁膜上に被着された導電膜を物理的、電気的に絶縁分離するので、透明導電膜は自動的に個々に独立して形成されることになる。すなわち、感光性樹脂パターンを用いた微細加工技術により絵素電極をパターニングした場合と同等の効果が得られる。導電膜は上記の物理的、電気的な絶縁分離が容易に行えるのであればその種類は問われないので、導電膜に透明導電膜を用いれば透過型の、また反射率の高い金属薄膜を用いれば反射型の液晶表示装置を得ることができる。

20

【0014】

請求項2は、請求項1に記載の液晶表示装置の製造方法であって、一主面上に少なくとも絶縁ゲート型トランジスタと、前記絶縁ゲート型トランジスタのゲート電極も兼ねる走査線とソース配線も兼ねる信号線と、ドレイン配線に接続された絵素電極を有する単位絵素が二次元のマトリクスに配列された第1の透明性絶縁基板と、前記第1の透明性絶縁基板と対向する第2の透明性絶縁基板またはカラーフィルタとの間に液晶を充填してなる液晶表示装置において、コンタクトホール形成工程で、少なくとも、平坦化膜となる感光性有機絶縁膜を塗布し、

30

コンタクト形成領域を白、絵素電極形成領域を黒、絵素電極の周囲は光源からの照射光を位相シフトさせて通過させる中間調領域とする位相シフトフォトマスクを用いて前記感光性有機絶縁膜を露光・現像し、

次工程で被着される透明導電膜と下層金属が接続可能となるための開口部と、絵素電極形成部、隣接する絵素電極同士を分離するための底まで届かない幅細い複数本の溝で構成された絵素電極形成領域外の領域を有する感光性有機絶縁膜を形成した後、

絵素電極となる導電膜を被着することを特徴とする。

40

【0015】

この構成により中間調領域における位相シフト効果によって、該当領域の感光性有機絶縁膜の断面部のテーパ角度が90度に近づき、また露光機の解像力限界以上の微細なライン&スペースをパターニングする事が可能になり、絵素周辺の限られた領域により多くの溝を形成する事が可能になる。また、露光機の解像力限界以上のライン&スペースでは、該当領域に照射される露光エネルギーは減衰し、パターニングされたスペース(溝)部分の底面は感光性有機絶縁膜の底まで至らない。一方、コンタクト形成領域は一般的なバイナリーマスクの透明部分と同様の原理でパターニングされるため、コンタクトホールに必要な比較的穏やかなテーパ角を形成出来る。絵素電極形成領域は一般的なバイナリーマスクの遮光部分と同様にパターニングされない。このように所定の開口部と細い溝を形成した後、絵素電極となる導電膜を被着すれば、位相シフト効果によってパターニングされた絵素電極の周辺領域において、感光性有機絶縁膜で形成されたパターンの形状(溝)により

50

導電膜が断線するため、絵素電極形成領域が孤立して絵素電極として形成される。さらに、位相シフト効果により解像力以下のパターニングが可能となるため、限られた領域に複数本の溝の形成が可能となり、上記の断線確率を向上する事が容易となる。このため、位相シフトマスクを使用してコンタクトホール形成と絵素電極のパターニングを1回のフォトリソグラフィ工程で行う事が出来るので、従来の製法とは異なり絵素電極形成工程においてフォトリソグラフィ工程が必要で無くなる。

#### 【0016】

請求項3によれば請求項2の液晶表示装置の製造方法において、絵素電極用の透明導電膜を従来通りのスパッタリング法で形成することが出来る。

#### 【0017】

請求項4によれば請求項2の液晶表示装置の製造方法において、絵素電極用の透明導電膜を、真空装置を必要としない塗布法によって形成することが出来る。

#### 【0018】

請求項5によれば請求項2の液晶表示装置の製造方法において、反射絵素電極用の高反射率金属薄膜を従来通りのスパッタリング法で形成することが出来る。

#### 【発明の効果】

#### 【0019】

以上述べたように、感光性アクリル樹脂膜を含むコンタクトホール形成工程において位相シフトマスクを使用することにより、1度のフォトリソグラフィ工程のみで通常のコンタクト形成に必要なテーパ形状を有する開口パターンと細かくて比較的垂直に近いテーパ形状を有する溝状のパターンを同時に形成し、この細かくて比較的垂直に近いテーパ形状が、絵素電極形成工程においてフォトリソグラフィ工程を必要とせずに次工程で被着される導電層を分断してパターン化する事が可能となる。このように平坦化膜である感光性アクリル樹脂膜に形成された細くかつ深い溝の段差により、絵素電極の分離を行う新規な液晶表示装置用アレイ基板を提供する事ができる。

#### 【0020】

本発明では、液晶表示用アレイ基板の製作に当たりフォトリソグラフィ工程を1工程分、削減する事ができるので、公知の4枚マスクプロセスとの組み合わせにより、3枚マスクプロセスが実現し、製造コストの低減にも大きく貢献する。また、この技術は反射型の液晶表示差内においても同様に実施可能である。

#### 【0021】

本発明によれば絵素電極用導電性膜を従来例と同様にスパッタリング法で形成することができる。あるいは絵素電極用透明導電性膜を塗布法で形成することもできるのでスパッタ装置のような高価な真空装置や生産機械を必要とせず、更なる製造コストの低減も推進される。

#### 【0022】

本発明の優位性は、図4と図5に示したコンタクト形成工程と絵素電極の形成工程を1枚のフォトマスクで作製出来る技術を提供するだけではなく、前述した先行技術に示されるような追加工程を必要としないので、プロセスリードタイムがより短く、生産性がさらに高くなる点にある。また、絵素電極形成領域にはハーフトーンプロセスを使用しないため、アレイ基板の平坦性が損なわれることは無く、コントラスト等の表示性能を悪化させることもない。

#### 【発明を実施するための最良の形態】

#### 【0023】

図1(A)～図4(J)までの製造工程は従来例で説明した製造工程と同一である。それ以降の本発明の実施例による製造工程の断面図を図6で示す。また図7は位相差マスクを説明する位相差マスクの概略断面図である。製造工程の断面図は先述したように、走査線と信号線とが交差する走査線・信号線交差部、スイッチング素子としてのTFT部及び絵素部及び走査線の周辺回路に配置される電極端子部を並べた断面部分を模式的に示す。

#### 【実施例1】

10

20

30

40

50

## 【0024】

先ず、図1(A)に示すようにガラス基板1の一主面上にスパッタリング装置等の製膜装置を用いて、例えばクロム、モリブデン、タンタル、アルミニウム、銅あるいはそれらの合金や積層を第1の金属膜2として形成する。次に第1の金属膜2の一主面上にフォトレジストを塗布し、1枚目のフォトマスクを使用して、図1(B)に示すレジストパターン3を形成する。その後、レジストパターン3をマスクとして第1の金属膜2のエッチングを行った後、レジストパターン3を除去して図1(C)に示すようなゲート電極膜2Aを形成する。

## 【0025】

次にプラズマCVD装置やスパッタリング装置等を使用して、図2(C)に示すようにゲート絶縁層としての第1のシリコン窒化膜4、トランジスタのチャネルとしての第1のシリコン膜5、N型不純物をドープした第2のシリコン膜6を被着する。さらにスパッタリング装置等を利用して、例えばクロム、モリブデン、アルミニウム、銅あるいはそれらの合金や積層を第2の金属膜7として被着する。その後、スリットパターン、ドットパターン等により、透過する露光エネルギーを調整した2枚目のフォトマスクあるいは、半透過膜により透過する露光エネルギーを調整した2枚目のフォトマスクを使用し、未露光部分、完全露光部分及びハーフトーン露光部分を形成し、図2(E)に示すレジストパターン8を作成する。図2(F)に示すように、レジストパターン8をマスクとして第2の金属膜7及び第2のシリコン層6と第1のシリコン層5のエッチングを行った後、図3(G)に示すように酸素プラズマ等のアッシングプロセスによりチャネル部分8Aのレジスト除去を行い、信号線層7を露出させる。その後、図3(H)に示すように膜厚が減少したレジストパターン8Bをマスクとして再び信号線層7、第2のシリコン層6及び第1のシリコン層5をエッチングし、第1のシリコン層は0.05~0.1μm程度残す。その後、図3(I)に示すように残されたレジスト除去を行い、ソース・ドレイン配線7A, 7Bの形成を終える。

## 【0026】

次に図6(P)(図4(J)と同一)に示すように、例えば第2の窒化シリコン膜等の保護膜あるいはパシベーション絶縁層9をスパッタリング法、あるいはCVD法により形成し、さらに平坦化膜として例えば3~6μmの厚さの感光性アクリル樹脂膜10の塗布を行う。

## 【0027】

その後、3枚目のフォトマスクとして、例えば図7に示すような位相シフトマスク12を用いて感光性アクリル樹脂膜10のパターニングを行う。位相シフトマスクとしては、例えばモリブデンシリサイド膜、ジルコニウムシリサイド膜を位相シフターとして機能させるものや、フォトマスクの母材となるクオーツガラスを掘り込むことにより、位相を変える掘り込み型、あるいはクロムレス位相シフトマスク等がある。これらの位相シフトマスク12を使用して図6(Q)と図7に示すように、コンタクトホール形成領域10A、10Bに該当する部分には通常のバイナリーマスクと同様に透過部分13を透過した光によりコンタクトホールに必要なテーパ形状を有するパターンを形成する。この時、10A、10Bの開口部分は保護膜9の表面まで到達している。また、絵素電極同士と電極端子同士を分離する部分、あるいは電気的に導電膜を必要としない部分10Cに該当する領域には位相シフト部分14を持たしているため、コンタクトホール形成領域に比べて垂直に深い溝15がパターニングされる。そして露光機の解像力を超えた細かなパターン形成も可能となる。これらの溝15は露光機の解像力と同等以上に細かいため、感光性アクリル樹脂膜10に照射されるエネルギーはコンタクト形成領域に比べて小さくなり、溝15の底辺は感光性アクリル樹脂膜10の底辺まで到達することはない。例えば、溝15のスリット幅は1~3μm、深さは1~4μm程度とするような位相差シフト部分14のパターン設計が可能である。位相シフト(位相シフト効果)部分14は、隣り合うパターンの位相を変換することにより、パターンのエッジ部分を強調させるように調整されている。なお上記の説明ではポジティブ型の感光性アクリル樹脂膜を例にとったが、位相シフト露光は

10

20

30

40

50

化学増幅型のネガティブ型の感光性アクリル樹脂膜にも適用出来ることは言うまでもない。そして図6(Q)に示すように、このような位相差シフトマスク12を用いて得られた感光性アクリル樹脂膜のパターンをマスクとしてエッティングを行い、第2の室化シリコン膜9と第1の室化シリコン膜4を選択的に除去する。

#### 【0028】

その後、図6(R)に示すように、例えば0.04~0.2μm程度の厚さの透明導電膜11をスパッタリング法あるいは、塗布法によりパターン化された感光性アクリル樹脂膜10上に被着させる。塗布法の場合は、導電材を含む溶液を塗布した後、加熱して透明導電性膜を物理的、化学的に安定させると良い。透明導電性膜は一般的に上記のように膜厚が薄く(0.1μm程度)、前工程で形成された電気的に導電膜を必要としない領域10Cの深く(1μm以上)細かな溝15により容易に物理的、電気的に分断されて絵素電極形成領域に透明導電性の絵素電極11Aが自動的に形成されるが、絵素電極11Aはコンタクト部分10BでTFTのドレイン7Bと物理的、電気的に接続されている。

#### 【実施例2】

#### 【0029】

実施例1で明らかなように本発明では、絵素電極はパターンングの必要が無く、感光性アクリル樹脂膜10に形成された深い溝15によって絵素電極用の導電性薄膜が電気的、物理的に分断されれば良い。したがって絵素電極用の導電性薄膜にAL及びAL合金、または銀及び銀合金等の高反射率金属を用いると反射型液晶表示装置の絵素電極(反射電極)を得ることができる。これらの金属は通常スパッタで被着形成され、その膜厚は透過型の透明電極と同じく0.1μm程度が一般的である。これは膜厚の増大に伴う結晶の成長によって反射率が低下するのを回避する意味合いも含まれている。

#### 【0030】

ただし、図示はしないが反射型液晶表示装置の絵素電極は鏡面反射を回避するため、その下地が平坦ではなく、深さが0.5~1μm前後の凹凸面が必要である。多くの場合、このような凹凸面を有する下地の形成にも感光性アクリル樹脂が用いられており、コスト的な課題はあるが、1層目の感光性アクリル樹脂層で凹凸を形成し、さらに2層目の感光性アクリル樹脂層を所謂、最終的なバシベーション絶縁層として被着形成し、絵素電極とドレイン電極との間を接続するための開口部を形成した後、絵素電極を形成すれば反射型の液晶表示装置が得られる。この場合には2層目の感光性アクリル樹脂層に本発明を適用すればプロセス削減の目的は達せられる。

#### 【0031】

感光性アクリル樹脂を1層だけ用いて本発明で提案する深い溝と、その表面に凹凸を持たせるためには、例えば凹凸形成領域のみに局所的に熱エネルギー、光エネルギーを与えるような技術開発が必要と推察されるが、それでも感光性アクリル樹脂層を2層用いて凹凸を形成する場合の長いプロセス処理と比較するとコストメリットが大きく、本発明による深い溝共々、反射型液晶表示装置の低コスト化に寄与することは間違いない。

#### 【0032】

以上の説明からも明らかなように、本発明においては絵素電極形成工程でフォトマスクを使用しないため、透過型の液晶表示装置用TFTアレイ基板を3枚のフォトマスクで製造することが可能である。

#### 【0033】

最後に本発明において感光性有機絶縁層(アクリル樹脂膜)10は必須の構成部位であるが、チャネル上に保護絶縁層を有するエッチストップ型の絶縁ゲート型トランジスタを用いた液晶表示装置ではバシベーション絶縁膜あるいは保護膜9は必ずしも必要ではない事も補足しておく。

#### 【図面の簡単な説明】

#### 【0034】

【図1】本発明及び従来例の液晶表示用アレイ基板の断面図(ゲート電極形成工程)

【図2】本発明及び従来例の液晶表示用アレイ基板の断面図(SD配線形成工程)

10

20

30

30

40

50

【図3】本発明及び従来例の液晶表示用アレイ基板の断面図(半導体層形成工程)

【図4】従来例の液晶表示用アレイ基板の断面図(コンタクト形成工程)

【図5】従来例の液晶表示用アレイ基板の断面図(絵素電極形成工程)

【図6】本発明の液晶表示用アレイ基板の断面図(コンタクト形成工程と絵素電極形成工程)

【図7】本発明で使用する位相シフトマスク

【符号の説明】

【0035】

1 - ガラス基板、2 - 第1の金属膜、3 - レジストパターン、4 - 第1のシリコン窒化膜、5 - 第1のシリコン膜、6 - 第2のシリコン膜、7 - 第2の金属膜、8 - レジストパターン、8A - チャネル部分、9 - 第2のシリコン窒化膜、10 - 感光性アクリル樹脂膜、  
10A, 10B - コンタクト部分(開口部)、10C - 導電膜を必要としない部分(溝形成領域)、11 - 透明導電膜、11A - 絵素電極、12 - 位相差シフトマスク、13 - 透過部分、14 - 位相シフト部分、15 - 感光性有機絶縁層に形成された(微少な)溝。  
10

【図1】



【図2】



【図3】



【図4】



【図5】



【図6】



【図7】

○—透過部分(クオーツガラス)

○—位相シフト部分(位相シフター等)



---

フロントページの続き

(72)発明者 董 峻 豪

台灣桃園縣龜山鄉華亞2路189号

廣輝電子股 ふん 有限公司内

(72)発明者 曾 賢 楷

台灣桃園縣龜山鄉華亞2路189号

廣輝電子股 ふん 有限公司内

F ターム(参考) 2H092 GA29 JA26 JA46 JB07 JB57 JB58 KA10 KA12 KA18 KB04

KB11 KB22 KB24 KB25 MA05 MA08 MA10 MA13 MA14 MA17

MA27 NA27

|                |                                                                                                                                                                                                                                                                                                                                                                            |         |            |
|----------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------|------------|
| 专利名称(译)        | 液晶显示装置及其制造方法                                                                                                                                                                                                                                                                                                                                                               |         |            |
| 公开(公告)号        | <a href="#">JP2006235134A</a>                                                                                                                                                                                                                                                                                                                                              | 公开(公告)日 | 2006-09-07 |
| 申请号            | JP2005048251                                                                                                                                                                                                                                                                                                                                                               | 申请日     | 2005-02-24 |
| [标]申请(专利权)人(译) | 广辉日本<br>HiroshiTeru电子裆粪便                                                                                                                                                                                                                                                                                                                                                   |         |            |
| 申请(专利权)人(译)    | 广辉日本有限公司<br>广辉电子股▲ふん▼有限公司                                                                                                                                                                                                                                                                                                                                                  |         |            |
| [标]发明人         | 堀野滋和<br>董峻豪<br>曾賢楷                                                                                                                                                                                                                                                                                                                                                         |         |            |
| 发明人            | 堀野 滋和<br>董 ▲峻▼ 豪<br>曾 賢 楷                                                                                                                                                                                                                                                                                                                                                  |         |            |
| IPC分类号         | G02F1/1368 G02F1/1343                                                                                                                                                                                                                                                                                                                                                      |         |            |
| CPC分类号         | G02F1/136227 G02F2001/136236 H01L27/124 H01L27/1288 H01L29/78633                                                                                                                                                                                                                                                                                                           |         |            |
| FI分类号          | G02F1/1368 G02F1/1343                                                                                                                                                                                                                                                                                                                                                      |         |            |
| F-TERM分类号      | 2H092/GA29 2H092/JA26 2H092/JA46 2H092/JB07 2H092/JB57 2H092/JB58 2H092/KA10 2H092/KA12 2H092/KA18 2H092/KB04 2H092/KB11 2H092/KB22 2H092/KB24 2H092/KB25 2H092/MA05 2H092/MA08 2H092/MA10 2H092/MA13 2H092/MA14 2H092/MA17 2H092/MA27 2H092/NA27 2H192/AA24 2H192/BC31 2H192/BC72 2H192/CB05 2H192/EA43 2H192/EA64 2H192/EA67 2H192/EA72 2H192/HA23 2H192/HA44 2H192/HA80 |         |            |
| 代理机构(译)        | 广辉日本有限公司                                                                                                                                                                                                                                                                                                                                                                   |         |            |
| 其他公开文献         | <a href="#">JP4805587B2</a>                                                                                                                                                                                                                                                                                                                                                |         |            |
| 外部链接           | <a href="#">Espacenet</a>                                                                                                                                                                                                                                                                                                                                                  |         |            |

## 摘要(译)

阿通过提供在液晶显示装置或具有较少的光刻等中使用的TFT阵列基板降低制造成本处理号和光掩模比当前的数量。在使用感光性丙烯酸树脂10，使用具有相移的效果的光掩模的接触形成的光刻工序中，仅要求一次光刻步骤，用于正常接触孔部锥形形状图案10A具有，10B，并具有相对垂直邻近锥形，并且通过同时形成精细图案10C，在不使用光刻工艺在后续步骤中，在像素电极图案分离通过组合可以形成的新技术和已知的四种掩模工艺，提供了一种能够形成具有三个光掩模的显示装置的TFT阵列基板的新技术。点域6

