

(19) 日本国特許庁(JP)

## (12) 特許公報(B2)

(11) 特許番号

特許第4764856号  
(P4764856)

(45) 発行日 平成23年9月7日(2011.9.7)

(24) 登録日 平成23年6月17日(2011.6.17)

(51) Int.Cl.

F 1

**G09G 3/36 (2006.01)**  
**G09G 3/20 (2006.01)**  
**G02F 1/133 (2006.01)**

GO9G 3/36  
 GO9G 3/20 611E  
 GO9G 3/20 670K  
 GO9G 3/20 622C  
 GO9G 3/20 622G

請求項の数 12 (全 28 頁) 最終頁に続く

(21) 出願番号 特願2007-168308 (P2007-168308)  
 (22) 出願日 平成19年6月27日 (2007.6.27)  
 (62) 分割の表示 特願平11-264762の分割  
 原出願日 平成11年9月20日 (1999.9.20)  
 (65) 公開番号 特開2007-304613 (P2007-304613A)  
 (43) 公開日 平成19年11月22日 (2007.11.22)  
 審査請求日 平成19年6月27日 (2007.6.27)  
 (31) 優先権主張番号 1998-38842  
 (32) 優先日 平成10年9月19日 (1998.9.19)  
 (33) 優先権主張国 韓国 (KR)  
 (31) 優先権主張番号 1999-29144  
 (32) 優先日 平成11年7月19日 (1999.7.19)  
 (33) 優先権主張国 韓国 (KR)

(73) 特許権者 501426046  
 エルジー ディスプレイカンパニー リ  
 ミテッド  
 大韓民国 ソウル, ヨンドゥンパーク, ヨ  
 イドードン 20  
 (74) 代理人 100109726  
 弁理士 園田 吉隆  
 (74) 代理人 100101199  
 弁理士 小林 義教  
 (72) 発明者 ヒュン チャン リー  
 大韓民国 キュンサンブクードー クミ市  
 ヒュンゴクードン 146 ブーングリ  
 ム アパート 101-603号

審査官 福島 浩司

最終頁に続く

(54) 【発明の名称】アクティブマトリックス液晶表示装置

## (57) 【特許請求の範囲】

## 【請求項 1】

ゲート電極及び第1電極と画素電極に接続された第2電極を有するスイッチトランジスタをそれぞれ含むこととともにマトリックス形態で配列された多数の画素と；

前記多数のトランジスタの中の一つに対応する前記第1電極にそれぞれ接続された多数のデータ信号ラインと；

前記多数のトランジスタの中の一つに対応する前記ゲート電極に接続された多数のゲート信号ラインと；

前記多数のゲート信号ラインと接続されて、第1及び第2電圧を入力して、前記ゲート信号ラインが順次的に駆動するように前記第1及び第2電圧の中のいずれかの一つを出力するゲートドライバとを具備するアクティブマトリックス液晶表示装置において；

前記ゲートドライバは、前記ゲートラインそれぞれに供給されるスキヤニング信号を発生するシフトレジスタと、前記第1及び第2電圧を利用して前記シフトレジスタからのスキヤニング信号それぞれの電圧レベルをシフトさせるレベルシフトと、前記レベルシフトに供給される第1電圧を第1電圧を利用してレベルシフトする論理状態から第2電圧を利用してレベルシフトする論理状態へ前記スキヤニング信号が変化される前に変化させる電圧調節器とを具備し、

前記電圧調節器が、第1電圧を入力するための入力端子と、前記入力端子と前記レベルシフトの入力端子の間に接続された第1抵抗と、前記レベルシフトの入力端子と基底電圧ラインの間に直列接続された第2抵抗及び第1制御用のスイッチと、前記第1抵抗と並列

10

20

接続されて前記第1制御用のスイッチと相互補完的に駆動される第2制御用のスイッチとを具備し、

前記第1電圧がゲート信号ラインが活性化される前に降下し、前記第1電圧の最小値が前記第2電圧の最大値より高い、ことを特徴とするアクティブマトリックス液晶表示装置。

**【請求項2】**

前記電圧調節器は、第1電圧を利用してレベルシフトする論理状態から第2電圧を利用してレベルシフトする論理状態へ前記スキャニング信号が変化される前に前記レベルシフトに供給される前記第1電圧を遮断するためのスイッチと、前記スイッチによって前記スキャニング信号が遮断される間前記レベルシフトに提供される放電通路とを具備することを特徴とする請求項1記載のアクティブマトリックス液晶表示装置。 10

**【請求項3】**

前記スイッチが前記シフトレジスタとともにゲートスキャニングクロックに応答することを特徴とする請求項2記載のアクティブマトリックス液晶表示装置。

**【請求項4】**

前記スイッチを制御するためのタイミング制御器とを追加で具備することを特徴とする請求項2記載のアクティブマトリックス液晶表示装置。

**【請求項5】**

前記シフトレジスタ及び前記レベルシフトが一つの集積回路のチップで製作されたことを特徴とする請求項1記載のアクティブマトリックス液晶表示装置。 20

**【請求項6】**

前記シフトレジスタ、前記レベルシフト及び前記電圧調節器が一つの集積回路のチップで製作されたことを特徴とする請求項1記載のアクティブマトリックス液晶表示装置。

**【請求項7】**

ゲート電極及び第1電極と画素電極に接続された第2電極を有するスイッチトランジスタをそれぞれ含むこととともにマトリックス形態で配列された多数の画素と；

前記多数のトランジスタの中の一つに対応する前記第1電極にそれぞれ接続された多数のデータ信号ラインと；

前記多数のトランジスタの中の一つに対応する前記ゲート電極に接続された多数のゲート信号ラインと；

前記多数のゲート信号ラインと接続されて、第1電圧及び第1電圧より低い第2電圧を入力して、前記ゲート信号ラインが順次的に駆動するように前記第1及び第2電圧の中のいずれかの一つを出力するゲートドライバとを具備するアクティブマトリックス液晶表示装置において。 30

第1電圧を発生する高電位ゲート電圧発生回路と第2電圧を発生する低電位ゲート電圧発生回路とを具備し、

前記ゲートドライバは、ゲートスキャニングクロック信号を受け、前記ゲート信号ラインそれぞれに供給されるスキャニング信号を発生するシフトレジスタと、前記シフトレジスタからのスキャニング信号それぞれの電圧レベルを受けて第1及び第2電圧のいずれか一方を出力させる第1制御スイッチとを有し、

前記高電位ゲート電圧発生回路は第1高電位電圧を発生する高電位電圧発生回路と電圧調節回路とを有し、 40

前記電圧調節回路は、第2制御スイッチであって、前記ゲートスキャニングクロック信号レベルに依存して第1高電位電圧と第1高電位電圧より低電圧であるが第2電圧よりも高電圧である第2高電位電圧とのいずれか一方を出力させるように接続して第1電圧を出力するが、第1制御スイッチによって出力させる電圧が第1電圧から第2電圧へ切り替わる前には、出力する第1電圧を第1高電位電圧から第2高電位電圧に変化するように接続する第2制御スイッチを有し、

第2高電位電圧が接地電位であることを特徴とするアクティブマトリックス液晶表示装置。 50

**【請求項8】**

寄生容量、寄生抵抗のため、前記ゲート信号ラインの前記ゲート電極においては、第1高電位電圧から第2高電位電圧へ向かって徐々に変化することを特徴とする、請求項7に記載のアクティブマトリックス液晶表示装置。

**【請求項9】**

第2制御スイッチが第2高電位電圧を出力させるととき、第2高電位電圧を抵抗素子を介して出力させることを特徴とする請求項7または8に記載のアクティブマトリックス液晶表示装置。

**【請求項10】**

第2制御スイッチが第2高電位電圧を出力させるととき、第2高電位電圧を前記ゲートスキャニングクロック信号によって起動されたTFTを介して出力させることを特徴とする請求項7または8に記載のアクティブマトリックス液晶表示装置。 10

**【請求項11】**

前記電圧調節回路が前記ゲートスキャニングクロック信号の反転信号を受けることを特徴とする、請求項7ないし9の何れか1項記載のアクティブマトリックス液晶表示装置。

**【請求項12】**

前記高電位電圧発生回路がさらに、第2高電位電圧を発生することを特徴とする請求項7記載のアクティブマトリックス液晶表示装置。

**【発明の詳細な説明】**

**【技術分野】**

**【0001】**

本発明はアクティブマトリックス液晶表示装置に関し、特に液晶で構成された画素に接続されたトランジスタにゲートパルスを供給する手段を具備するアクティブマトリックス液晶表示装置に関する。 20

**【背景技術】**

**【0002】**

通常のアクティブマトリックス液晶表示装置は電界を利用して液晶の光透過率を調節することで画像を表示する。このような液晶表示装置は図1に図示されたように液晶パネル(10)上の信号ライン(SL1乃至SLm)を駆動するデータドライバ(12)と、液晶パネル(10)上のゲートライン(GL1乃至GLn)を駆動するためのゲートドライバ(14)とを具備する。液晶パネル(10)には信号ライン(SL)及びゲートライン(GL)に接続される画素(11)がアクティブマトリックス形態で配列される。画素(11)それぞれは信号ライン(SL)からのデータ電圧信号(DVS)に応答して透過光量を調節する液晶セル(CLc)と、ゲートライン(GL)からのスキャニング信号(SCS)に応答して信号ライン(SL)から液晶セル(CLc)に供給されるデータ電圧信号(DVS)を切り換える薄膜トランジスタ(以下TFTという)(CMN)で構成される。データドライバ(12)はゲートライン(GL1乃至GLn)が順次的に駆動されることによって信号ライン(SL1乃至SLm)すべてにデータ電圧信号(DVS)を供給する。一方、ゲートドライバ(14)はスキャニング信号(SCS)をゲートライン(GL1乃至GLn)に順次的に供給することでゲートライン(GL1乃至GLn)が水平同期期間ずつ順次駆動される。このために、制御ライン(CL)からのゲートスタートパルス(GSP)及びゲートクロックライン(GCL)からのゲートスキャニングクロック(GSL)からのゲートスキャニングクロック(GSL)に応答するシフトレジスタ(16)と、シフトレジスタ(16)とゲートライン(GL1乃至GLn)の間に接続されたレベルシフト(18)で構成される。シフトレジスタ(16)は制御ライン(CL)からのゲートスタートパルス(GSP)をn個の出力端子(QT1乃至QTn)の中のいずれか一つの出力端子側に出力することと併せてゲートスキャニングクロック(GSC)に応答してゲートスタートパルス(GSP)を第1出力端子(QT1)から第n出力端子(QTn)側に順次的に移動させる。レベルシフト(18)はシフトレジスタ(16)の出力信号の電圧レベルをシフトさせることでn個のスキャニング信号(SCS)が発生させる。このために、レベルシフト(18)はシフトレジスタ(16)のn個の出力端子(QT 30 40 50

1乃至Q T n)とn個のゲートライン(GL)の間にそれぞれ接続されことと併せて第1及び第2電圧ライン(FVL、SVL)からの直流形態の低電位及び高電位電圧(Vg1、Vgh)の供給を受けるn個のインバータ(19)で構成される。インバータ(19)はシフトレジスタ(16)の出力端子(QT)からの論理状態によって低電位及び高電位電圧(Vg1、Vgh)の中のいずれか一つを選択的にゲートライン(GL)に供給する。これによって、n個のスキャニング信号(SCS)の中のいずれ一つだけが高電位ゲート電圧(Vgh)を有する。この高電位ゲート電圧(Vgh)を有するスキャニング信号(SCS)をゲートライン(GL)から供給されるとTFT(CMN)が起動(Turn-On)され、TFT(CMN)が起動される期間中液晶セル(CLc)はデータ電圧信号(DVS)を充電する。このように液晶セル(CLc)に充電された電圧はTFT(CMN)が起動(Turn-On)される時には下がるのでデータ電圧信号(DVS)の電圧より低くなる。液晶セルに充電された電圧とデータ電圧信号(DVS)との電位差に該当するフィードスルーレ電圧(Feed through Voltage、Vp)が発生する。このフィードスルーレ電圧(Vp)はTFT(CMN)のゲート端子と液晶セル(CLc)の間に存在する寄生容量によって発生することで液晶セル(CLc)の光透過量を周期的に変化させる。この結果、液晶パネル上に表示される画素でフリッカ及び残像が発生する。

## 【0003】

このようなフィードスルーレ電圧(Vp)を抑制するための方法として、補助容量(Cst)が図1のように液晶セル(CLc)に並列に接続する。この補助容量(Cst)はTFT(CMN)がターンオフされるときに減少する液晶セル電圧を補充することでフィードスルーレ電圧(Vp)が数1のように抑圧される。

## 【数1】

$$\Delta Vp = \frac{(Von - Voff) \cdot Cgs}{CLc + Cst + Cgs}$$

30

式1において、VonはTFT(CMN)の起動時のゲートライン(GL)上の電圧であり、VoffはTFT(CMN)のターンオフ時のゲートライン(GL)上の電圧であり、CgsはTFT(CMN)のゲート端子と液晶セルの間に存在する寄生容量の容量である。式1のように、フィードスルーレ電圧(Vp)はTFT(CMN)の起動及びターンオフの時のゲートライン(GL)上の電圧差にしたがって大きくなる。このようなフィードスルーレ電圧(Vp)を充分に抑圧するためには補助容量(Cst)の容量が大きくならなければならない。これは表示領域の開口率(Aperture Ratio)が小さくなるので充分な表示コントラストが得られなくなる。これによって、補助容量(Cst)によってはフィードスルーレ電圧(Vp)を充分に抑圧することができない。

## 【0004】

フィードスルーレ電圧(Vp)を抑制するための方法として、スキャニング信号(SCS)の立下がり部を緩やかにするスキャニング信号制御方式の液晶表示装置が提案されている。スキャニング信号制御方式の液晶表示装置では、スキャニング信号(SCS)の立下がり部が図2aのように線形関数、図2bでののような指數関数、または図2cでのような階段関数形態で変化する。このようなスキャニング信号制御方式の液晶表示装置は特開平6-110035号及び特開平9-258174号とアメリカ特許第5,587,722号に開示されている。しかし、これらのスキャニング信号制御方式の液晶表示装置ではゲートドライバの回路変形またはゲートドライバと液晶パネル上の各ゲートラインとの間に

40

50

位置される新しい波形変形回路が必要である。また、アメリカ特許第5,587,722号に開示されたゲートドライバはスキャニング信号の立下がり部をステップワイズ(Step wise)するようにする機能を有する回路が一つのゲートドライバチップ内に形成されるので回路が複雑になり更に電力消費が大きい。

#### 【0005】

実際に、特開平6-110035号に開示されたスキャニング信号制御方式の液晶表示装置は図3に示したようにスキャニングドライバセル(20)とゲートライン(GL)の間に接続された積分器(22)を有する。積分器(22)はスキャニングドライバセル(20)とゲートライン(GL)の間に接続された抵抗(R1)と、ゲートライン(GL)及び基底電圧ライン(GVL)の間に接続された容量(C1)で構成される。このように構成された積分器(22)はゲートドライバセル(20)からゲートライン(GL)側に供給されるスキャニング信号を積分することでスキャニング信号(SCS)の立下がり部が指數関数的に変化する。画素(11)に含まれたTFT(CMN)はゲートライン(GL)からのスキャニング信号(SCS)の電圧が自分の臨界電圧以下に下がるときまで起動される。この時、液晶セル(ClC)に充電された電荷が寄生容量(Cgs)を経由してゲートライン(GL)側にポンピングされるので電荷量は極めて少なくなる。この結果、フィードスルーレ電圧(Vp)が充分に抑圧される。

【特許文献1】特開平6-110035号公報

【特許文献2】特開平9-258174号公報

【特許文献3】米国特許第5587722号明細書

10

20

#### 【発明の開示】

##### 【発明が解決しようとする課題】

#### 【0006】

以上のようなスキャニング信号制御方式の液晶表示装置では、フィードスルーレ電圧(Vp)が充分に抑圧されることでフリッカ及び残像が著しく減るが、各ゲートライン毎に積分器のような波形変形回路が付加されなければならないので回路構成が大変複雑になる。これと併せて、波形変形回路によってスキャニング信号の立上がり部までの緩やかに変化するので液晶セルの充電開始の時点が遅延される。

#### 【0007】

一方、アメリカ特許第5,587,722号は図4に図示されたように電源供給電圧(VVDD及びVVDD·R1/(R1+R2))を選択的に入力するシフトレジスタ(3)を開示する。シフトレジスタ(3)は電源供給電圧(VVDD及びVVDD·R1/(R1+R2))に応答して階段形パルスを発生する。しかし、シフトレジスタ(3)は電源供給電圧が液晶パネル上のゲートラインに供給される高レベルゲート電圧と同じなので高電圧で駆動されなければならない。即ち、シフトレジスタに含まれるインバータ(5、6、9)がTFTを起動させるための最大電圧が2.5Vである場合に大略2.5Vの駆動電圧で動作する。これによって、アメリカ特許第5,587,722号に開示されたアクティブマトリックス液晶表示装置は大電力を消耗する。

30

#### 【0008】

従って、本発明の目的はフリッカ及び残像を除去することと併せて回路構成を簡素化するのに適合したアクティブマトリックス液晶表示装置及びその駆動方法を提供することにある。

40

##### 【課題を解決するための手段】

#### 【0009】

前記目的を達成するために、本発明によるアクティブマトリックス液晶表示装置はゲート電極及び第1電極と画素電極に接続された第2電極を有するスイッチトランジスタをそれぞれ含むこととともにマトリックス形態で配列された多数の画素と；多数のトランジスタの中の一つに対応する第1電極にそれぞれ接続される多数のデータ信号ラインと；多数のトランジスタの中の一つに対応するゲート電極に接続された多数のゲート信号ラインと；多数のゲート信号ラインと接続されて、第1及び第2電圧を入力して、そしてゲート信号

50

ラインが順次駆動されるように第1及び第2電圧の中のいずれかの一つを出力するゲートドライバとを具備する。第1電圧が連続されたゲート信号ラインが活性化される前に変化する。

#### 【0010】

本発明によるアクティブマトリックス液晶表示装置の駆動方法は第1電圧と周期的に変化する第2電圧を入力する段階と；スイッチ素子を経由してゲートラインに第2電圧を供給する段階と；スイッチを経由してゲートラインに前記第1電圧を供給する段階を含む。スイッチ素子はシフトレジスタによって制御されて併せて第2電圧の最小値が前記第1電圧の最大値より高く設定される。

#### 【発明の効果】

10

#### 【0011】

前記の構成によって、本発明によるアクティブマトリックス液晶表示装置ではゲートドライバのレベルシフトに高電位ゲート電圧が交流形態で供給されることでスキャニング信号の立下がり部が線形、指数または階段関数の中のいずれか一つの形態で変化する。これによって、本発明によるアクティブマトリックス液晶表示装置ではフィードスルーレ電圧( $V_p$ )が充分に抑圧されるようになり、更にフリッカ及び残像が発生しなくなる。併せて、本発明によるアクティブマトリックス液晶表示装置では高電位ゲート電圧の立下がり部が立上がり部より緩やかに変化することでゲートラインに供給されるスキャニング信号の立下がり部が立上がり部より緩やかに変化する。これによって、本発明によるアクティブマトリックス液晶表示装置ではフリッカ及び残像が発生されなくなることは勿論であり応答速度が早くなる。

20

#### 【0012】

本発明によるアクティブマトリックス液晶表示装置は、ゲートドライバのレベルシフトに高電位ゲート電圧を交流形態で供給することでスキャニング信号の立下がり部が線形、指数または階段関数の中のいずれか一つの形態で変化する。これによって、本発明によるアクティブマトリックス液晶表示装置ではフィードスルーレ電圧( $V_p$ )を充分に抑圧し、さらにフリッカ及び残像の発生を抑制する。さらに、本発明によるアクティブマトリックス液晶表示装置では回路構成が極めて簡素化される。

#### 【0013】

30

また、本発明によるアクティブマトリックス液晶表示装置は、高電位ゲート電圧の立下がり部が立上がり部より緩やかに変化することでゲートラインに供給されるスキャニング信号の立下がり部が立上がり部より緩やかに変化する。これによって、本発明によるアクティブマトリックス液晶表示装置では、フリッカ及び残像が発生しなくなることは勿論であり、さらに応答速度が早くなる。

#### 【発明を実施するための最良の形態】

#### 【0014】

以下、本発明の実施例を添付した図5乃至図26を参照して詳細に説明する。

#### 【実施例1】

#### 【0015】

図5を参照すると、液晶パネル(30)上の信号ライン(SL1乃至SLm)を駆動するデータドライバ(32)と、液晶パネル(30)上のゲートライン(GL1乃至GLn)を駆動するためのゲートドライバ(34)とを具備する本発明の第1実施例によるアクティブマトリックス液晶表示装置が図示されている。液晶パネル(30)では信号ライン(SL)及びゲートライン(GL)に接続される画素(31)がアクティブマトリックス形態で配列される。画素(31)それぞれは信号ライン(SL)からのデータ電圧信号(DVS)に応答して透過光量を調節する液晶セル(C1c)と、ゲートライン(GL)からのスキャニング信号(SCS)に応答して信号ライン(SL)から液晶セル(C1c)に供給されるデータ電圧信号(DVS)を切り換えるTFT(CMN)で構成される。また、画素(31)それぞれでは補助容量(Cst)が液晶セル(C1c)に並列に接続される。この補助容量(Cst)は液晶セル(C1c)に充電された電圧を緩衝する。データ

40

50

ドライバ(32)はゲートライン(GL1乃至GLn)すべてにデータ電圧信号(DVS)を供給する。ゲートドライバ(34)がスキャニング信号(SCS)をゲートライン(GL1乃至GLn)に順次供給することでゲートライン(GL1乃至GLn)が水平同期期間ずつ順次使用可能にされる。このために、ゲートドライバ(34)は制御ライン(CL)からのゲートスタートパルス(GSP)及びゲートクロックライン(GCL)からのゲートスキャニングクロック(GSC)に応答するシフトレジスタ(36)と、シフトレジスタ(36)とゲートライン(GL1乃至GLn)の間に接続されたレベルシフト(38)で構成される。シフトレジスタ(36)は制御ライン(CL)からのゲートスタートパルス(GSP)をn個の出力端子(QT1乃至QTn)の中いずれか一つの出力端子側に出力されるようにすることと併せてゲートスキャニングクロック(GSC)に応答してゲートスタートパルス(GSP)を第1出力端子(QT1)から第n出力端子(QTn)側に順次移動させる。また、シフトレジスタ(36)はロジック電圧レベルに該当する5Vを有する集積回路駆動電圧で動作する。レベルシフトレジスタ(36)のn個の出力端子(QT1乃至QTn)とn個のゲートライン(GL)間にそれぞれ接続されことと併せて第1及び第2電圧ライン(FVL、SVL)からの低電位及び高電位ゲート電圧(Vg1、Vgh)を切り換えるためのn個の制御用スイッチ(39)とを具備する。制御用スイッチ(39)はシフトレジスタ(36)の出力端子(QT)からの論理状態によって低電位及び高電位ゲート電圧(Vg1、Vgh)の中のいずれか一つを選択的にゲートライン(GL)に供給する。これによって、n個のスキャニング信号(SCS)の中いずれか一つだけが高電位ゲート電圧(Vgh)を有する。この高電位ゲート電圧(Vgh)が印可されるゲートライン(GL)上のTFT(CMN)が起動(Turn-On)されるようになり、TFT(CMN)が起動される期間の間液晶セル(CLc)はデータ電圧信号(DVS)を充電する。制御用スイッチ(39)それぞれは低電位及び高電位ゲート電圧(Vg1、Vgh)を動作電圧とするバーパと対置されることもある。

## 【0016】

また、本発明の第1実施例による液晶表示装置は第1電圧ライン(FVL)に接続された低電位ゲート電圧発生器(40)と、高電位ゲート電圧発生器(42)とを追加で具備する。低電位ゲート電圧発生器(40)は電圧レベルが一定に維持される低電位ゲート電圧(Vg1)を発生して第1電圧ライン(FVL)に接続されたn個の制御用スイッチ(39)に供給する。低電位ゲート電圧発生器(40)で発生される低電位ゲート電圧(Vg1)は一定の周期のパルス信号のような交流信号の形態を有することもある。高電位ゲート電圧発生器(42)は交流信号のように水平同期信号の周期毎に一定の形態で変化する高電位ゲート電圧(Vgh)を発生する。この高電位ゲート電圧(Vgh)は漸進的に緩やかに変化する立下がり部を有する。高電位ゲート電圧(Vgh)の立下がり部は線形関数の形態で変化するか、指数関数の形態で変化するか、または階段関数の形態で変化する。このような高電位ゲート電圧(Vgh)を発生するために、高電位ゲート電圧発生器(42)は高電位電圧(VDD)を発生する高電位電圧発生器(44)と、高電位電圧発生器(44)及び第2電圧ライン(SVL)の間に接続された電圧調節器(46)と、電圧調節器(46)のレベル調整タイミングを制御するためのタイミング制御器(48)で構成される。高電位電圧発生器(44)は一定の電圧レベルを安定されるように維持する直流形態の高電位電圧(VDD)を電圧調節器(46)に供給する。電圧調節器(46)は高電位電圧(VDD)を第2電圧ライン(SVL)に接続されたn個の制御用スイッチ(39)側に周期的に伝送することと併せて高電位電圧(VDD)が遮断される時に第2電圧ライン(SVL)に供給される電圧が上に言及された関数形態のいずれか一つの形態で低くなる。第2電圧ライン(SVL)上の電圧信号の立下がり部を緩やかに変化するために、電圧調節器(46)は液晶パネル(30)のゲートライン(GL)に存在する寄生抵抗(Rp)及び寄生容量(Cp)を利用することもできる。タイミング制御器(48)は同期制御ライン(SCL)からの水平同期信号(HS)とデータクロックライン(DCL)からのデータクロック(DCLK)に応答して電圧調節器(46)の電圧切り換え時点と電圧調節時点を決定する。このために、タイミング制御器(48)は水平同期信号(

10

20

30

40

50

H S ) によって初期化されることと併せてデータクロック ( D C L K ) をカウンターするカウンター ( 図示しない ) と、このカウンターの出力信号を論理組み合わせすることで電圧調節器 ( 4 6 ) を制御する論理組み合わせ部 ( 図示しない ) で構成されることがある。

#### 【 0 0 1 7 】

このように、第 2 電圧ライン ( S V L ) 上の高電位ゲート電圧 ( V g h ) が交流形態で変化することと併せて緩やかに減少される立下がり部を有することで液晶パネル ( 3 0 ) のゲートライン ( G L ) に供給されるスキャニング信号 ( S C S ) の立下がり部が緩やかに変化する。画素 ( 3 1 ) に含まれた T F T ( C M N ) はゲートライン ( G L ) からのスキャニング信号 ( S C S ) の電圧が自分の臨界電圧以下に下がるまで起動される。この時、液晶セル ( C l c ) に充電された電荷がゲートライン ( G L ) 側に流れる供給されたり信号ライン ( S L ) から T F T ( C M N ) を経由するデータ電圧信号 ( D V S ) によって充分な電荷が液晶セル ( C l c ) に充電される。これによって、液晶セル ( C l c ) に充電された電圧は下がらなくなる。ゲートライン ( G L ) 上のスキャニング信号 ( S C S ) の電圧が T F T ( C M N ) の臨界電圧以下まで下がる場合にゲートライン ( G L ) からゲートライン ( G L ) での電圧変動量が最大 T F T ( C M N ) の臨界電圧であるので液晶セル ( C l c ) からゲートライン ( G L ) 側に流れる電荷量は極めて少なくなる。この結果、フィードスルー電圧 ( V p ) が充分に抑圧される。

#### 【 実施例 2 】

#### 【 0 0 1 8 】

図 6 は本発明の第 2 実施例によるアクティブマトリックス液晶表示装置を概略的に図示する。図 6 のアクティブマトリックス液晶表示装置では電圧調節器 ( 4 6 ) が液晶パネル ( 3 0 ) のゲートライン ( G L ) の寄生抵抗 ( R p ) 及び寄生容量 ( C p ) を利用して高電位ゲート電圧 ( V g h ) の立下がり部とスキャニング信号 ( S C S ) の立下がり部を指數電位ゲート電圧 ( V g h ) の立下がり部とスキャニング信号 ( S C S ) の立下がり部を指數関数形態で変化させる。図 6 の液晶表示装置では、液晶パネル ( 3 0 ) 上のゲートライン ( G L ) を駆動するためのゲートドライバ ( 3 4 ) が含まれる。液晶パネル ( 3 0 ) は信号ライン ( S L ) 及びゲートライン ( G L ) との接続に位置する画素 ( 3 1 ) を含む。画素 ( 3 1 ) は信号ライン ( S L ) からのデータ電圧信号 ( D V S ) に応答して透過光量を調節する液晶セル ( C l c ) と、ゲートライン ( G L ) からのスキャニング信号 ( S C S ) に応答して信号ライン ( S L ) から液晶セル ( C l c ) に供給されるデータ電圧信号 ( D V S ) を切り換える T F T ( C M N ) で構成される。また、画素 ( 3 1 ) では補助容量 ( C s t ) が液晶セル ( C l c ) に並列に接続される。ゲートドライバ ( 3 4 ) は制御ライン ( C L ) からのゲートスタートパルス ( G S P ) 及びゲートクロックライン ( G C L ) からのゲートスキャニングクロック ( G S C ) に応答するシフトレジスタセル ( 3 6 A ) と、シフトレジスタセル ( 3 6 A ) とゲートライン ( G L ) の間に接続された制御用のスイッチ ( 3 9 ) で構成される。シフトレジスタセル ( 3 6 A ) は図 7 に図示されたようにゲートスキャニングクロック ( G S C ) の上昇エッジでゲートスタートパルス ( G S P ) を出力端子 ( Q T ) 側に出力する。制御用のスイッチ ( 3 9 ) はシフトレジスタセル ( 3 6 A ) の出力信号の論理状態によって低電位及び高電位ゲート電圧 ( V g l , V g h ) の中のいずれか一つを選択的にゲートライン ( G L ) に供給する。これによって、ゲートライン ( G L ) では低電位ゲート電圧または高電位ゲート電圧 ( V g h ) を有するスキャニング信号 ( S C S ) が現れる。これを詳細に説明すると、制御用のスイッチ ( 3 9 ) はシフトレジスタセル ( 3 6 A ) の出力信号がハイ論理を有する場合に高電位ゲート電圧 ( V g h ) がゲートライン ( G L ) に供給されるようとする一方、シフトレジスタセル ( 3 6 A ) の出力信号がロー論理を有する場合に低電位ゲート電圧 ( V g l ) がゲートライン ( G L ) に供給されるようとする。図 7 に図示された S C S n は次のゲートラインに供給されるスキャニング信号の波形を現す。

#### 【 0 0 1 9 】

また、本発明の第 2 実施例によるアクティブマトリックス液晶表示装置は第 1 電圧ライン ( F V L ) に接続された低電位ゲート電圧発生器 ( 4 0 ) と、高電位ゲート電圧発生器 (

10

20

30

40

50

42)とを追加で具備する。低電位ゲート電圧発生器(40)は電圧レベルが一定に維持されたり周期的に交番される低電位ゲート電圧( $V_{g1}$ )を第1電圧ライン(FVL)に接続されたn個の制御用のスイッチ(39)に供給する。高電位ゲート電圧発生器(42)は図7に図示されたところのように変化する高電位ゲート電圧( $V_{gh}$ )を発生する。この高電位ゲート電圧( $V_{gh}$ )の立下がり部は指数関数の形態で緩やかに下がる。このように高電位ゲート電圧( $V_{gh}$ )を発生するために、高電位ゲート電圧発生器(42)が高電位電圧(VDD)を発生する高電位電圧発生器(44)と、高電位電圧発生器(44)及び第2電圧ライン(SVL)の間に接続された電圧調節器(46)で構成される。  
 高電位電圧発生器(44)は一定の電圧レベルを安定に維持する直流形態の高電位電圧(VDD)を電圧調節器(46)に供給する。電圧調節器(46)は第2電圧ライン(SVL)を高電位電圧発生器(44)と基底電圧ライン(GVL)に交番的に接続することで第2電圧ライン(SVL)上に図7に示したような高電位ゲート電圧( $V_{gh}$ )を発生させる。このために、電圧調節器(46)はゲートスキャニングクロック(GSC)に応答する2接点制御用スイッチ(50)を具備する。2接点制御用スイッチ(50)はゲートスキャニングクロック(GSC)のハイ論理区間では第1電圧ライン(SVL)を高電位電圧発生器(44)に接続させることで第2電圧ライン(SVL)及びゲートライン(GL)上に高電位電圧(VDD)が現れるようになる。ゲートスキャニングクロック(GSC)がハイ論理からロー論理で遷移する場合、2接点制御用スイッチ(50)は第2電圧ライン(SVL)を基底電圧ライン(GVL)に接続させることで第2電圧ライン(SVL)及びゲートライン(GL)上の電圧を高電位電圧レベル(VDD)から指数関数的に下降させる。この時、第2電圧ライン(SVL)及びゲートライン(GL)上の電圧が寄生抵抗(Rp)及び寄生容量(Cp)の時定数によって基底電圧ライン(GVL)側に放電されることで高電位ゲート電圧( $V_{gh}$ )とスキャニング信号(SCS)の立下り部は図7に示したように指数関数の形態で緩やかに変化する。これによって、画素(31)に含まれたTFT(CMN)はゲートライン(GL)からのスキャニング信号(SCS)の電圧が臨界電圧の以下に下がるまで起動オン状態が維持される。この時、液晶セル(C1c)に充電された電荷がゲートライン(GL)側に流れるが、信号ライン(SL)からTFT(CMN)を経由するデータ電圧信号(DVS)によって充分な電荷が液晶セル(C1c)に充電される。この結果、液晶セル(C1c)に充電された電圧は下がらなくなる。ゲートライン(GL)上のスキャニング信号(SCS)の電圧がTFT(CMN)の臨界電圧以下に下がる場合にゲートライン(GL)での電圧変動量が最大TFT(CMN)の臨界電圧であるので液晶セル(C1c)からゲートライン(GL)側に流れる電荷量は極めて少なくなる。この結果、フィードスルーレ電圧( $V_p$ )が充分に抑圧される。更に、画素(31)によって表示される画点ではフリッカ及び残像が発生しなくなる。

### 【実施例3】

#### 【0020】

図8は本発明の第3実施例によるアクティブマトリックス液晶表示装置を概略的に図示する。図8のアクティブマトリックス液晶表示装置は電圧調節器(46)が2接点制御用のスイッチ(50)と基底電圧ライン(GVL)の間に抵抗(R1)及び容量(C1)の並列回路とをさらに具備することを除いては図6の液晶表示装置と同一の回路構成を有する。抵抗(R1)及び容量(C1)は第2電圧ライン(SVL)及びゲートライン(GL)上の電圧が基底電圧ライン(GVL)側に放電される場合に時定数を増加させる。これによって、第2電圧ライン(SVL)上の高電位ゲート電圧( $V_{gh}$ )の立下がり部は図9でのように立上がり部よりもっと緩やかになる。これと併せて、ゲートライン(GL)上のスキャニング信号(SCS)の立下がり部も図9に示すように立上がり部よりもっと緩やかに変化する。抵抗(R1)と容量(C1)は必要に応じていずれか一つだけを使用してもよい。抵抗(R1)と容量(C1)は必要に応じていずれか一つだけを使用してもよい。このように高電位ゲート電圧( $V_{gh}$ )及びスキャニング信号(SCS)の立下がり部を立上がり部よりさらに緩やかに調節することで液晶表示装置はフィードスルーレ電圧( $V_p$ )を充分に抑制できることと併せて応答速度が速くなる。

10

20

30

40

50

## 【実施例 4】

## 【0021】

図10は第4実施例によるアクティブマトリックス液晶表示装置を概略的に図示する。図10のアクティブマトリックス液晶表示装置は電圧調節器(46)が2接点制御用のスイッチ(50)代わりに高電位電圧発生器(44)及び第2電圧ライン(SVL)の間に接続された1接点制御用のスイッチ(52)と、第2電圧ライン(SVL)及び基底電圧ライン(GVL)の間に接続されたTFT(MN)とを具備することを除いては図6の液晶表示装置と同一な回路構成を有する。1接点制御用のスイッチ(52)とTFT(MN)はゲートスキャニングクロック(GSC)の論理状態によって相互補完的に起動される。  
 これを詳細に説明すると、1接点制御用のスイッチ(52)はゲートスキャニングクロック(GSC)がハイ論理を維持する期間起動され、一方にTFT(MN)はTFT(MN)はゲートスキャニングクロック(GSC)がハイ論理を維持する期間起動される。TFT(MN)はゲートスキャニングクロック(GSC)によって第2電圧ライン(SVL)及びゲートライン(GL)に放電通路を提供することで高電位ゲート電圧(Vgh)及びスキャニング信号(GL)の立下がり部が指數関数的に変化する。また、TFT(MN)は起動時に現れる抵抗成分及び容量成分によって第2電圧ライン(SVL)及びゲートライン(GL)上の電圧が基底電圧ライン(GVL)側に放電される場合に時定数を増加させる。これによって、基底電圧ライン(GVL)上の高電位ゲート電圧(Vgh)立下がり部は図9のように立上がり部より緩やかになる。これと併せて、ゲートライン(GL)上のスキャニング信号(SCS)の立下がり部も図9のように立上がり部よりもっと緩やかに変化する。このように高電位ゲート電圧(Vgh)及びスキャニング信号(SCS)の立下がり部が立上がり部よりもっと緩やかに調節されることで液晶表示装置はフィードスルー電圧(Vp)を充分に抑制することができることと併せて応答速度が速くなる。TFT(MN)は抵抗成分の抵抗値及び容量成分の容量が適切に設定されるように適切なチャンネル幅を有する。更に、TFT(MN)と基底電圧ライン(GVL)の間には時定数をもう少し増加させるための抵抗及び/または容量を付加することもできる。

## 【実施例 5】

## 【0022】

図11は本発明の第5実施例によるアクティブマトリックス液晶表示装置を概略的に図示する。図11のアクティブマトリックス液晶表示装置はTFT(MN)において抵抗(R2)が第2電圧ライン(SVL)及び基底電圧ライン(GVL)の間に接続されたことを除いては図10の液晶表示装置と同一な回路構成を有する。抵抗(R2)は1接点制御用のスイッチ(52)がゲートスキャニングクロック(GSC)のハイ論理状態によって起動される場合に第2電圧ライン(SVL)及びゲートライン(GL)に充電される電圧の漏泄を防止する。これとは異なり、1接点制御用のスイッチ(52)が起動される場合、抵抗(R2)は第2電圧ライン(SVL)及びゲートライン(GL)上の電圧が基底電圧ライン(GVL)側に放電される時間が長くなることで高電位ゲート電圧(Vgh)及びスキャニング信号(SCS)の立下がり部が指數関数の形態で変化させる。換言すれば、抵抗(R2)は第1接点制御用スイッチ(52)が起動される場合に第2電圧ライン(SVL)及びゲートライン(GL)上の高電位ゲート電圧(Vgh)の立下がり部は図9のように立上がり部よりもっと緩やかになる。これと併せて、ゲートライン(GL)上のスキャニング信号(SCS)の立下がり部も図9のように立上がり部よりもっと緩やかに変化する。このように高電位ゲート電圧(Vgh)及びスキャニング信号(SCS)の立下がり部が立上がり部よりもっと緩やかに調節されることで液晶表示装置はフィードスルー電圧(Vp)を充分に抑制することができることと併せて応答速度が速くなる。

## 【0023】

また、図6、図8、図10及び図11に図示された第2乃至第5実施例の液晶表示装置ではゲートスキャニングクロック(GSC)によって電圧調節器(46)の切り換え動作が制御されることで図5でのタイミング制御器(48)が除去される。この結果、図6、図8、図10及び図11に図示された第2乃至第5実施例のアクティブマトリックス液晶表

10

20

30

40

50

示装置では回路構成が益々簡素化される。これと併せて、図6、図8、図10及び図11に図示された第2乃至第5実施例の液晶表示装置ではゲートスキャニングクロック(GSC)の衝撃係数が50%であることで表現されているが液晶セルに電圧が充分に充電することができる範囲内で適切に調節されることができる。

#### 【0024】

図12は本発明の第1乃至第5実施例によるアクティブマトリックス液晶表示装置のゲートライン(GL)及び信号ライン(SL)上に現れるスキャニング信号(SCS)とデータ電圧信号(DVS)を図示する。図12に図示されたスキャニング信号(SCS)は下降エッジでデータ電圧信号(DVS)にほとんど近接する電圧レベルを有する。これによつて、液晶表示装置はフィードスルー電圧(Vp)を充分に抑制することができることと併せて応答速度が速くなる。

10

#### 【実施例6】

#### 【0025】

図13は本発明の第6実施例によるアクティブマトリックス液晶表示装置を概略的に図示する。図13のアクティブマトリックス液晶表示装置は第1電圧ライン(FVL)に接続された低電位ゲート電圧発生器(40)と、高電位ゲート電圧発生器(42)とを具備する。低電位ゲート電圧発生器(40)は電圧レベルが一定に維持される低電位ゲート電圧(Vg1)を第1電圧ライン(FVL)に接続されたn個の制御用スイッチ(39)に供給する。高電位ゲート電圧発生器(42)は図14に図示されたように第1及び第2高電位電圧(VDD1、VDD2)を交番的に有するパルス状の高電位ゲート電圧(Vgh)を発生する。このような高電位ゲート電圧(Vgh)を発生するために、高電位ゲート電圧発生器(42)は第1及び第2高電位電圧(VDD1、VDD2)を発生する高電位電圧発生器(54)と、高電位電圧発生器(54)及び第2電圧ライン(SVL)の間に接続された電圧調節器(56)で構成される。高電位電圧発生器(54)で発生される第1高電位電圧(VDD1)は一定の電圧レベルを安定に維持して、第2高電位電圧(VDD2)は低電位ゲート電圧(Vg1)より高くて第1高電位電圧(VDD1)より低い電圧レベルを安定に維持する。これら第1及び第2高電位電圧(VDD1、VDD2)を電圧調節器(56)に供給する。電圧調節器(56)は高電位発生器(54)からの第1及び第2高電位電圧(VDD1、VDD2)を第2電圧ライン(SVL)側に交番的に供給することで第2電圧ライン(SVL)上に図14に示したような高電位ゲート電圧(Vgh)を発生させる。このために、電圧調節器(56)はゲートスキャニングクロック(GSC)に応答する第2制御用スイッチ(58)を具備する。第2制御用スイッチ(58)はゲートスキャニングクロック(GSC)のハイ論理区間で第1高電位電圧(VDD1)を第2電圧ライン(SVL)に供給することで第2電圧ライン(SVL)及びゲートライン(GL)上に第1高電位電圧(VDD1)が現れるようになる。これとは異なり、ゲートスキャニングクロック(GSC)がロー論理を有する場合、第2制御用スイッチ(58)は第2高電位電圧(VDD2)を第2電圧ライン(SVL)に供給することで第2電圧ライン(SVL)及びゲートライン(GL)上に第2高電位電圧(VDD2)が現れるようになる。この結果、高電位ゲート電圧(Vgh)はゲートスキャニングクロック(GSC)の周期ごとに第1高電位電圧(VDD1)と第2高電位電圧(VDD2)を順次有する。

20

#### 【0026】

図13のアクティブマトリックス液晶表示装置では液晶パネル(30)上のゲートライン(GL)を駆動するためのゲートドライバ(34)が含まれる。液晶パネル(30)は信号ライン(SL)及びゲートライン(GL)とに接続される画素(31)を含む。画素(31)は信号ライン(SL)からのデータ電圧信号(DVS)に応答して透過光量を調節する液晶セル(C1c)と、ゲートライン(GL)からのスキャニング信号(SCS)に応答して信号ライン(SL)から液晶セル(C1c)に供給されるデータ電圧信号(DVS)を切り換えるTFT(CMN)で構成される。また、画素(31)には補助容量(Cst)が液晶セル(C1c)に並列に接続される。ゲートドライバ(34)は制御ライン

30

40

50

(C L)からのゲートスタートパルス (G S P) 及びゲートクロックライン (G C L)からのゲートスキャニングクロック (G S C)に応答するシフトレジスタセル (36 A)と、シフトレジスタセル (36 A)とゲートライン (G L 1)の間に接続された第1制御用スイッチ (39)で構成される。シフトレジスタセル (36 A)は図14に図示されたようにゲートスキャニングクロック (G S C)の上昇エッジでゲートスタートパルス (G S P)を出力端子 (Q T)側に出力する。第1制御用スイッチ (39)はシフトレジスタセル (36 A)の出力信号の論理状態によって低電位及び高電位ゲート電圧 (V g l、V g h)の中いずれか一つを選択的にゲートライン (G L)に供給する。これによって、ゲートライン (G L)には低電位ゲート電圧 (V g l)または高電位ゲート電圧 (V g h)を有するスキャニング信号 (S C S)が現れる。これらを詳細に説明すると、制御用のスイッチ (39)はシフトレジスタセル (36 A)の出力信号がハイ論理を有する場合に第1及び第2高電位電圧 (V D D 1、V D D 2)を順次有する高電位ゲート電圧 (V g h)がゲートライン (G L)に供給される一方、シフトレジスタセル (36 A)の出力信号がロー論理を有する場合には低電位ゲート電圧 (V g l)がゲートライン (G L)に供給される。この結果、ゲートライン (G L)には立下がり部が階段形態に変化する図14でのよるスキャニング信号 (S C S)が現れる。図14に図示された S C S n は次のゲートラインに供給されるスキャニング信号の波形を現す。

#### 【0027】

このようにスキャニング信号 (S C S)の立下がり部が段階的に変化するために、画素 (31)に含まれたTFT (CMN)はゲートライン (G L)からのスキャニング信号 (S C S)の電圧が臨界電圧以下に下がるまで起動オン状態を維持する。この時、液晶セル (C1c)に充電された電荷がゲートライン (G L)側に流れると同時に、信号ライン (S L)からTFT (CMN)を経由するデータ電圧信号 (D V S)によって充分な電荷が液晶セル (C1c)に充電される。この結果、液晶セル (C1c)に充電された電圧は下がらなくなる。ゲートライン (G L)上のスキャニング信号 (S C S)の電圧がTFT (CMN)の臨界電圧以下に下がる場合にゲートライン (G L)での電圧変動量が最大TFT (CMN)の臨界電圧であるので液晶セル (C1c)からゲートライン (G L)側に流れ電荷は極めて少なくなる。この結果、フィードスルー電圧 (V p)は充分に抑圧される。更に、画素 (31)によって表示される画点ではフリッカ及び残像が発生しなくなる。

#### 【0028】

この場合、図5に図示された液晶パネル (30)のゲートライン (G L)上の寄生抵抗 (R p)及び寄生容量 (C p)は高電位ゲート電圧 (V g h)に影響を与えなくなる。このような背景から、寄生抵抗 (R p)及び寄生容量 (C p)が図13に図示されなかったことが理解される。図15は本発明の第6実施例によるアクティブマトリックス液晶表示装置のゲートライン (G L)及び信号ライン (S L)上に現れるスキャニング信号 (S C S)とデータ電圧信号 (D V S)を図示する。図15に図示されたスキャニング信号 (S C S)は下降エッジが階段状に変化することでデータ電圧信号 (D V S)にほとんど近接する電圧レベルを有する。これによって、液晶表示装置はフィードスルー電圧 (V p)を充分に抑圧することができ、併せて応答速度が速くなる。

#### 【0029】

図16は図13に図示された電圧調節器 (56)の他の実施例を詳細に図示する。図16の電圧調節器 (56)は抵抗 (R 3)を経由して反転端子 (-)側にゲートスキャニングクロック (G S C)を入力受ける比較器 (60)と、この比較器 (60)の出力信号に相互補完的に応答する第1及び第2トランジスタ (Q 1、Q 2)とを具備する。比較器 (60)は図17に図示したようなゲートスキャニングクロック (G S C)と可変抵抗 (V R)からの基準電圧 (V ref)を比較して、その結果によって論理状態が変化する比較信号を発生する。これを詳細に説明すると、比較器 (60)はゲートスキャニングクロック (G S C)の電圧が基準電圧 (V ref)より高い場合にロー論理の比較信号を第1及び第2トランジスタ (Q 1、Q 2)のベース端子に供給する一方、ゲートスキャニングクロ

ツク ( G S C ) の電圧が基準電圧 ( V r e f ) より低い場合にはハイ論理の比較信号を第 1 及び第 2 トランジスタ ( Q 1、Q 2 ) のベース端子に供給する。この時、可変抵抗 ( V R ) は図 13 に図示された第 1 または第 2 高電位電圧 ( V D D 1 または V D D 2 ) と基底電圧 ( G N D ) 間の電位差を分圧してその分圧された電圧を基準電圧 ( V r e f ) として比較器 ( 6 0 ) の非反転端子 ( + ) に供給する。第 1 トランジスタ ( Q 1 ) は比較器 ( 6 0 ) でハイ論理の比較信号が発生されると、図 13 の高電位電圧発生器 ( 5 4 ) からの第 1 高電位電圧 ( V D D 1 ) を第 2 電圧ライン ( S V L ) に供給する。一方に第 2 トランジスタ ( Q 2 ) は比較器 ( 6 0 ) でロー論理の比較信号が発生されたときに図 13 の高電位電圧発生器 ( 5 4 ) からの第 2 高電位電圧 ( V D D 2 ) を第 2 電圧ライン ( S V L ) に供給する。この結果、第 2 電圧ライン ( S V L ) ではゲートスキャニングクロック ( G S C ) とは相反する形態で変化する図 17 に図示した高電位ゲート電圧 ( V g h ) が発生する。  
この高電位ゲート電圧 ( V g h ) はゲートスキャニングクロック ( G S C ) の論理状態によって第 1 及び第 2 高電位電圧 ( V D D 1、V D D 2 ) を交番される。また、この高電位ゲート電圧 ( V g h ) は図 13 でのシフトレジスタセル ( 3 6 A ) がゲートスキャニングクロック ( G S C ) の立下がり部に応答する場合に使用される。更に、高電位ゲート電圧 ( V g h ) は第 1 及び第 2 トランジスタ ( Q 1、Q 2 ) の位置が変えられた場合または基準電圧 ( V r e f ) 及びゲートスキャニングクロック ( G S C ) が比較器 ( 6 0 ) の反転及び非反転端子 ( -、+ ) にそれぞれ供給される場合にゲートスキャニングクロック ( G S C ) と同一な形態で変化する。一方、第 2 電圧ライン ( S V L ) と比較器 ( 6 0 ) の反転端子 ( - ) の間に接続された抵抗 ( R 4 ) は第 2 電圧ライン ( S V L ) 上の電圧を比較器 ( 6 0 ) の反転端子 ( - ) 側に帰還させることで高電位ゲート電圧 ( V g h ) がゲートスキャニングクロック ( G S C ) に対して素早く応答するようになる。

## 【実施例 7】

## 【0030】

図 18 を参照すると、液晶パネル ( 3 0 ) 上の信号ライン ( S L 1 乃至 S L m ) を駆動するデータドライバ ( 3 2 ) と、液晶パネル ( 3 0 ) 上のゲートライン ( G L 1 乃至 G L n ) を駆動するためのゲートドライバ ( 3 4 ) とを具備する第 7 本発明の実施例によるアクティブマトリックス液晶表示装置が図示されている。液晶パネル ( 3 0 ) には信号ライン ( S L ) 及びゲートライン ( G L ) に接続される画素 ( 3 1 ) がアクティブマトリックス形態で配列される。画素 ( 3 1 ) それぞれは信号ライン ( S L ) からのデータ電圧信号 ( D V S ) に応答して透過光量を調節する液晶セル ( C 1 c ) と、ゲートライン ( G L ) からのスキャニング信号 ( S C S ) に応答して信号ライン ( S L ) から液晶セル ( C 1 c ) に供給されるデータ電圧信号 ( D V S ) を切り換える TFT ( C M N ) で構成される。また、画素 ( 3 1 ) それぞれには補助容量 ( C s t ) が液晶セル ( C 1 c ) に並列に接続される。この補助容量 ( C s t ) は液晶セル ( C 1 c ) に充電された電圧を緩衝する。データドライバ ( 3 2 ) はゲートライン ( G L 1 乃至 G L n ) が順次駆動されることによって信号ライン ( S L 1 乃至 S L m ) すべてにデータ電圧信号 ( D V S ) を供給する。ゲートドライバ ( 3 4 ) がスキャニング信号 ( S C S ) をゲートライン ( G L 1 乃至 G L m ) に順次供給することでゲートライン ( G L 1 乃至 G L n ) が水平同期期間ずつ順次使用可能にされる。このために、ゲートドライバ ( 3 4 ) は制御ライン ( C L ) からのゲートスタートパルス ( G S P ) 及びゲートクロックライン ( G C L ) からのゲートスキャニングクロック ( G S C ) に応答するシフトレジスタ ( 3 6 ) と、シフトレジスタ ( 3 6 ) とゲートライン ( G L 1 乃至 G L n ) の間に接続されたレベルシフト ( 6 2 ) で構成される。シフトレジスタ ( 3 6 ) は制御ライン ( C L ) からのゲートスタートパルス ( G S P ) を n 個の出力端子 ( Q T 1 乃至 Q T n ) の内のいずれか一つの出力端子側に出力することと併せてゲートスキャニングクロック ( G S C ) に応答してゲートスタートパルス ( G S P ) を第 1 出力端子 ( Q T 1 ) から第 n 出力端子 ( Q T n ) 側に順次移動させる。また、シフトレジスタ ( 3 6 ) はロジック電圧レベルに該当する 5 V を有する集積回路駆動電圧で動作する。レベルシフト ( 6 2 ) はシフトレジスタ ( 3 6 ) の出力信号の電圧レベルをシフトさせることで n 個のスキャニング信号 ( S C S ) を発生させる。このために、レベル

10

20

30

40

50

シフト(62)は第1電圧ライン(FVL)に共通に接続され、併せてゲートライン(GL1乃至GLn)それに接続されたn個のPMOSトランジスタ(MP1乃至MPn)と、第2電圧ライン(SVL)に共通的に接続されることと併せてゲートライン(GL1乃至GLn)にそれぞれ接続されたn個のNMOSトランジスタ(MN1乃至MNn)とを具備する。

### 【0031】

第1電圧ライン(FVL)には低電位ゲート電圧発生器(40)で発生された低電位ゲート電圧(Vg1)が供給される。第1乃至第nPMOSトランジスタ(MP1乃至MPn)はシフトレジスタ(36)のn個の出力端子(QT1乃至QTn)それぞれに接続されたゲート電極を有する。同じく、第1乃至第nNMOSトランジスタ(MN1乃至MNn)もシフトレジスタ(36)のn個の出力端子(QT1乃至QTn)それぞれ接続されたゲート電極を有する。第1乃至第nPOMSトランジスタ(MP1乃至MPn)それぞれはシフトレジスタ(36)の出力端子上の信号に応答して第1乃至第nNMOSトランジスタ(MN1乃至MNn)それぞれと相互補完的に起動される。シフトレジスタ(36)の出力端子(QT1乃至QTn)からの信号にそれぞれ応答する第1乃至第nNMOSトランジスタ(MN1乃至MNn)は水平同期期間ずつ順次起動される。これによって、第1乃至第nPOMSトランジスタ(MP1乃至MPn)は水平同期期間ずつ順次起動される。この結果、第2電圧ライン(SVL)は第1乃至第nゲートライン(GL1乃至GLn)に水平同期期間づつ順次接続される。また、レベルシフト(62)は第2電圧ライン(SVL)と高電位電圧発生器(44)の間に並列接続されたn個のPMOSトランジスタ(MPn+1乃至MP2n)と、第2電圧ライン(SVL)と接地ライン(GNDL)の間に接続された放電抵抗(Rd)とをさらに具備する。これらn個のPMOSトランジスタ(MPn+1乃至MP2n)は使用可能化ライン(EOL)上の図19に図示されたゲート出力使用可能化信号(GOD)に共通に応答して毎水平同期周期の始点から水平同期周期の半分に該当する期間ずつ同時に起動される。これらn個のPMOSトランジスタ(MPn+1乃至MP2n)が起動されたとき、高電位電圧発生器(44)で発生された高電位電圧(VDD)はn個のPMOSトランジスタ(MPn+1乃至MP2n)の並列回路及び第2電圧ライン(SVL)を経由してn個のゲートライン(GL1乃至GLn)中のいずれか一つに供給される。一方、n個のPMOSトランジスタ(MPn+1乃至MP2n)が起動された時にn個のゲートライン(GL1乃至GLn)中のいずれか一つのライン上の充電された電圧が第2電圧ライン(SVL)及び放電抵抗(Rd)を経由して接地ライン(GNDL)側に放電される。この時、ゲートライン(GL)上の電圧の放電速度(即ち、時定数)は放電抵抗(Rd)、ゲートライン(GL)上の寄生容量(Cc)及び寄生抵抗(Rc)によって決定される。これによって、第2電圧ライン(SVL)では図19に図示されたようにゲートスキャニングクロック(GSC)のハイ論理区間(即ち、水平同期信号の前半周期)では高電位電圧レベル(VDD)を維持してゲートスキャニングクロック(GSC)のロー論理区間では高電位電圧レベル(VDD)から指數関数的に徐々に減少する高電位ゲート電圧(Vgh)が発生する。

### 【0032】

第1乃至第nゲートライン(GL1乃至GLn)それは水平同期信号の周期づつ順次に起動されるNMOSトランジスタ(GL1乃至GLn)それは、水平同期信号の周期づつ順次に起動されるNMOSトランジスタ(GL1乃至GLn)それを経由して第2電圧ライン(SVL)上の高電位ゲート電圧(Vgh)を水平同期信号の一周期の間に入力し、併せて残りの期間の間はPMOSトランジスタ(MP1乃至MPn)を経由して第1電圧ライン(FVL)上の低電位ゲート電圧(Vg1)を入力する。この結果、第1乃至第nゲートライン(GL1乃至GLn)は図19に図示されたスキャニング信号(SCS1乃至SCSn)の供給を受ける。スキャニング信号(SCS)はゲートスキャニングクロック(GSC)のハイ論理区間(即ち、水平同期信号の前半周期)では高電位電圧を維持して、ゲートスキャニングクロック(GCS)のロー論理区間(水平同期信号の後半周期)では高電位電圧から液晶パネル(30)上のTFT(CMN)の臨界電圧(Vt)

10

20

30

40

50

h)に近接した電圧まで指數関数的に減少する。また、スキャニング信号 (S C S) は次の水平同期周期の始点で T F T (C M N) の臨界電圧より低い電圧(即ち、低電位ゲート電圧 (V g 1))に急激に下がる。このように、液晶パネル (3 0) のゲートライン (G L) に供給されるスキャニング信号 (S C S) の立下がり部が緩やかに変化することで、画素 (3 1) に含まれた T F T (C M N) はゲートライン (G L) からのスキャニング信号 (S C S) の電圧が臨界電圧以下に下がるまでに起動される。この時、液晶セル (C 1 c) に充電された電荷がゲートライン (G L) 側に流れるが、信号ライン (S L) から T F T (C M N) を経由するデータ電圧信号 (D V S) によって充分な電荷が液晶セル (C 1 c) に充電される。これによって、液晶セル (C 1 c) に充電された電圧は下がらない。ゲートライン (G L) 上のスキャニング信号 (S C S) の電圧が T F T (C M N) の臨界電圧以下に下がる場合にゲートライン (G L) での電圧変動量が最大 T F T (C M N) の臨界電圧であるので液晶セル (C 1 c) からゲートライン (G L) 側に流れる電荷は極めて少なくなる。この結果、フィードスルー電圧 (V p) が充分に抑圧される。また、前記した n 個の PMOS トランジスタ (M P n + 1 乃至 M P 2 n) は高電位電圧発生器 (4 4) から第 2 電圧ライン (S V L) 側に供給される高電位電圧 (V D D) の減殺量を最小化するために高電位電圧発生器 (4 4) と第 2 電圧ライン (S V L) の間の抵抗値を低くさせられる。従って、n 個の PMOS トランジスタ (M P n + 1 乃至 M P 2 n) の中 n - 1 個の PMOS トランジスタは除去することができる。この場合、ゲートドライバ (3 4) の回路構成が簡素化される。更に、前記ゲートスタートパルス (G S P)、ゲートスキャニングクロック (G S C) 及びゲート使用可能化信号 (G O E) は図示しないタイミング制御器で発生される。10  
20

### 【0033】

図 20 は図 18 に図示されたところによるアクティブマトリックス液晶表示装置の中いずれか一つのゲートラインを駆動するためのラインスキャニング回路を図示する。図 20 に図示したラインスキャニング回路は液晶パネル (3 0) 上のゲートライン (G L) を駆動するためのゲートドライバ (3 4) を含む。液晶パネル (3 0) は信号ライン (S L) 及びゲートライン (G L) とに接続される画素 (3 1) を含む。画素 (3 1) は信号ライン (S L) からのデータ電圧信号 (D V S) に応答して透過光量を調節する液晶セル (C 1 c) と、ゲートライン (G L) からのスキャニング信号 (S C S) に応答して信号ライン (S L) から液晶セル (C 1 c) に供給されるデータ電圧信号 (D V S) を切り換える T F T (C M N) で構成される。また、画素 (3 1) には補助容量 (C s t) が液晶セル (C 1 c) に並列に接続される。ゲートドライバ (3 4) は制御ライン (C L) からのゲートスタートパルス (G S P) 及びゲートクロックライン (G C L) からのゲートスキャニングクロック (G S C) に応答するシフトレジスタセル (3 6 A) と、シフトレジスタセル (3 6 A) とゲートライン (G L) の間に接続されたレベルシフトセル (6 2 A) で構成される。シフトレジスタセル (3 6 A) は図 19 に示すゲートスキャニングクロック (G S C) の上昇エッジで図 19 に示すゲートスタートパルス (G S P) を出力端子 (Q T) 側に出力させる。レベルシフトセル (6 2 A) はシフトレジスタセル (3 6 A) の出力信号の電圧レベルをシフトさせることでスキャニング信号 (S C S) を発生する。このために、レベルシフトセル (6 2 A) は第 1 電圧ライン (F V L) と液晶パネル (3 0) 上のゲートライン (G L) の間に接続された第 1 PMOS トランジスタ (M P 1) と、第 2 電圧ライン (S V L) とゲートライン (G L) の間に接続された第 1 NMOS トランジスタ (M N 1) とを具備する。30  
40

### 【0034】

第 1 電圧ライン (F V L) には低電位ゲート電圧発生器 (4 0) で発生された低電位ゲート電圧 (V g 1) が供給される。第 1 PMOS トランジスタ (M P 1) はシフトレジスタセル (3 6 A) の出力端子 (Q T) に接続されたゲート電極を有する。同じく、第 1 NMOS トランジスタ (M N 1) はシフトレジスタセル (3 6 A) の出力端子 (Q T) に接続されたゲート電極を有する。第 1 PMOS トランジスタ (M P 1) はシフトレジスタセル (3 6 A) の出力端子上の信号に応答して第 1 NMOS トランジスタ (M N 1) と相互補50

完的に起動される。シフトレジスタセル(36A)の出力端子(QT)からの信号にそれぞれ応答する第1N MOSトランジスタ(MN1)は任意の水平同期期間に起動される一方、第1PMOSトランジスタ(MP1)は任意の水平同期期間を除いては残りフレーム期間に起動される。この結果、第2電圧ライン(SVL)は任意の水平同期期間にだけゲートライン(GL)に接続されるようになり、第1電圧ライン(FVL)は任意の水平同期期間を除いた残りのフレーム期間にゲートライン(GL)に接続される。

#### 【0035】

また、レベルシフトセル(62A)は高電位電圧発生器(44)と第2電圧ライン(SVL)の間に接続された第2PMOSトランジスタ(MP2)と、第2電圧ライン(SVL)と接地ライン(GNDL)の間に接続された放電抵抗(Rd)とをさらに具備する。10  
第2PMOSトランジスタ(MP2)は使用可能化ライン(EOL)からの図18に図示されたゲート出力使用可能化信号(GOE)に応答して毎水平同期周期の始点から水平同期周期の半分に該当する期間に起動される。この第2PMOSトランジスタ(MP2)が起動された時、高電位電圧発生器(44)は高電位電圧(VDD)を第2電圧ライン(SVL)を経由してゲートライン(GL)に供給される。一方、第2PMOSトランジスタ(MP2)が起動された時にゲートライン(GL)上に充電された電圧が第2電圧ライン(SVL)及び放電抵抗(Rd)を経由して接地ライン(GNDL)側に放電される。この時、ゲートライン(GL)上の電圧の放電速度(即ち、時定数)は放電抵抗(Rd)、ゲートライン(GL)上の寄生容量(Cp)及び寄生抵抗(Rp)によって決定される。これによって、第2電圧ライン(SVL)には図19に図示されたゲートスキーニングクロック(GSC)のハイ論理区間(即ち、水平同期信号の前半周期)では高電位電圧レベル(VDD)を維持してゲートスキーニングクロック(GSC)のロー論理区間では高電位電圧レベル(VDD)から指數関数的に徐々に減少する高電位ゲート電圧(Vgh)が現れる。ゲートライン(GL)は任意の水平同期信号の周期の間起動される第1N MOSトランジスタ(MN1)を経由して第2電圧ライン(SVL)上の高電位ゲート電圧(Vgh)を水平同期信号の周期を除いた残りの期間の間には第1PMOSトランジスタ(MP1)を経由して第1電圧ライン(FVL)上の低電位ゲート電圧(Vgl)を入力する。この結果、ゲートライン(GL)には図19に図示されたスキーニング信号(SCS1乃至SCSn)の中いずれか一つが供給される。スキーニング信号(SCS)はゲートスキーニングクロック(GSC)のハイ論理区間(即ち、水平同期信号の前半周期)では高電位電圧を維持して、ゲートスキーニングクロック(GSC)のロー論理区間では(水平同期信号の後半周期)では高電位電圧から液晶パネル(30)上のTFT(CMN)の臨界電圧(Vth)に近接される電圧まで指數関数的に減少する。20

#### 【0036】

また、スキーニング信号(SCS)は次の水平同期周期の始点でTFT(CMN)の臨界電圧より低い電圧(即ち、低電位ゲート電圧(Vgl))に急激に下がる。このように、液晶パネル(30)のゲートライン(GL)に供給されるスキーニング信号(SCS)の立下がり部が緩やかに変化することで、画素(31)に含まれたTFT(CMN)はゲートライン(GL)からのスキーニング信号(SCS)の電圧が自分の臨界電圧以下で下がるまでに起動される。この時、液晶セル(C1c)に充電された電荷がゲートライン(GL)側に流れ信号ライン(SL)からTFT(CMN)を経由するデータ電圧信号(DVS)によって充分な電荷が液晶セル(C1c)に充電される。これによって、液晶セル(C1c)に充電された電圧は下がらない。ゲートライン(GL)上のスキーニング信号(SCS)の電圧がTFT(CMN)の臨界電圧以下に下がる場合にゲートライン(GL)での電圧変動量が最大TFT(CMN)の臨界電圧であるので液晶セル(C1c)からゲートライン(GL)側に流れる電荷量は極めて少なくなる。この結果、フィードスルー電圧(Vp)が充分に抑圧される。40

#### 【実施例8】

#### 【0037】

図21は本発明の第8実施例によるアクティブマトリックス液晶表示装置を概略的に図示50

する。図21のアクティブマトリックス液晶表示装置は、図18で第2電圧ライン(SVL)と高電位電圧発生器(44)の間に並列に接続されたn個のPMOSトランジスタ(MPn+1乃至MP2n)とそして第2電圧ライン(SVL)と接地ライン(GNDL)の間に接続された放電抵抗(Rd)の代わりに高電位電圧発生器(44)と第2電圧ライン(SVL)の間に接続された電圧調節器(64)を有することを除いては図18のアクティブマトリックス液晶表示装置と同一な回路構成を有する。電圧調節器(64)はゲートクロックライン(GCL)からのゲートスキヤニングクロック(GSC)に応答して高電位電圧発生器(44)を第2電圧ライン(SVL)に連結させ、第2電圧ライン(SVL)に放電通路を提供する。これを詳細に説明すると、電圧調節器(64)はゲートスキヤニングクロック(GSC)がハイ論理値を有する期間には高電位発生器(44)からの高電位電圧(VDD)が第2電圧ライン(SVL)とn個のNMOSトランジスタ(MN1乃至MNN)の中いずれか一つを経由してゲートライン(GL)側に伝送される。一方、ゲートスキヤニングクロック(GSC)がロー論理値を有する時に電圧調節器(64)は第2電圧ライン(SVL)に放電通路を提供してゲートライン(GL1乃至GLn)上に充電された電圧が第2電圧ライン(SVL)及び放電通路を放電されるようとする。この時、ゲートライン(GL)上の電圧の放電速度(即ち、時定数)は放電通路の抵抗値、ゲートライン(GL)上の寄生容量(Cc)及び寄生抵抗(Rc)によって決定される。結果的に、電圧調節器(64)は図19に図示されたところのようにゲートスキヤニングクロック(GSC)のハイ論理区間(即ち、水平同期信号の前半周期)では高電位電圧レベル(VDD)を維持してゲートスキヤニングクロック(GSC)のロー論理区間では高電位電圧レベル(VDD)から指数関数的に徐々に減少する高電位ゲート電圧(Vgh)が第2電圧ライン(SVL)上に現れる。  
10  
20

#### 【0038】

また、第1乃至第nゲートライン(GL1乃至GLn)それぞれは水平同期信号の周期づつ順次起動されるNMOSトランジスタ(MN1乃至MNN)をそれぞれ経由して第2電圧ライン(SVL)上の高電位ゲート電圧(Vgh)を水平同期信号の一周期の間に入力することと併せて残りの期間の間はPMOSトランジスタ(MP1乃至MPn)を経由して第1電圧ライン(FVL)上の低電位ゲート電圧(Vgl)を入力する。この結果、第1乃至第nゲートライン(GL1乃至GLn)は図18に図示されたスキヤニング信号(SCS1乃至SCSn)の供給を受ける。スキヤニング信号(SCS)はゲートスキヤニングクロック(GSC)のハイ論理区間(即ち、水平同期信号の前半周期)では高電位電圧を維持して、ゲートスキヤニングクロック(GCS)のロー論理区間(水平同期信号の後半周期)では高電位電圧から液晶パネル(30)上のTFT(CMN)の臨界電圧(Vth)に近接する電圧まで指数関数的に減少する。また、スキヤニング信号(SCS)は次の水平同期周期の始点でTFT(CMN)の臨界電圧より低い電圧(即ち、低電位ゲート電圧(Vgl))に急激に下がる。  
30

#### 【0039】

このように、液晶パネル(30)のゲートライン(GL)に供給されるスキヤニング信号(SCS)の立下がり部が緩やかに変化することで、画素(31)に含まれたTFT(CMN)はゲートライン(GL)からのスキヤニング信号(SCS)の電圧が臨界電圧以下に下がるまでに起動される。この時、液晶セル(CLc)に充電された電荷がゲートライン(GL)側に流れるが、信号ライン(SL)からTFT(CMN)を経由するデータ電圧信号(DVS)によって充分な電荷が液晶セル(CLc)に充電される。これによって、液晶セル(CLc)に充電された電圧は下がらなくなる。ゲートライン(GL)上のスキヤニング信号(SCS)の電圧がTFT(CMN)の臨界電圧以下に下がる場合にゲートライン(GL)での電圧変動量が最大TFT(CMN)の臨界電圧であるので液晶セル(CLc)からゲートライン(GL)側に流れる電荷量は極めて少なくなる。この結果、フィードスルー電圧(Vp)が充分に抑圧される。  
40

#### 【0040】

図22aは本発明によるアクティブマトリックス液晶表示装置によって提供されたスキヤ  
50

ニング信号の波形を現し、図 22 b は従来のアクティブマトリックス液晶表示装置で提供されるスキャニング信号を現す。図 22 a のスキャニング信号は図 22 b のスキャニング信号とは異なり指数関数的に減少する下降エッジを有する。これによって、本発明によるアクティブマトリックス液晶表示装置は TFT (CMN) がターンオフされるときの TFT (CMN) のゲート電極とソース電極間の電位差が小さくなる。従って、TFT (CMN) がターンオフされるときに液晶セルから放電される電荷が著しく減少する。この結果、フィードスルー電圧 ( $V_{p}$ ) が小さくなつて、更にフリッカが著しく減少する。図 23 a は本発明によるアクティブマトリックス液晶表示装置は TFT (CMN) が起動されるときの電流変化を、そして図 23 b は従来のアクティブマトリックス液晶表示装置は TFT (CMN) が起動されるときの電流変化をそれぞれ現す。図 23 a 及び図 23 b は本発明によるアクティブマトリックス液晶表示装置は従来の液晶表示装置に比べて過渡雑音成分を大きく抑制されることを示している。

#### 【0041】

図 24 は図 20 に図示された電圧調節器 (64) の実施例を詳細に図示するものである。図 24において、電圧調節器 (64) は高電位電圧ライン (VDDL) と接地ライン (GNDL) の間に直列接続された第 1 及び第 2 抵抗 (R1, R2) と、第 1 ノード (N1) と第 2 電圧ライン (SVL) の間に接続された第 3 抵抗 (R3) とを具備する。第 1 及び第 2 抵抗 (R1, R2) は高電位電圧ライン (VDDL) 上の高電位電圧 (VDD) を分圧してその分圧された電圧が第 1 ノード (N1) 上に現れるようとする。第 3 抵抗 (R3) は第 1 ノード (N1) と第 2 電圧ライン (SVL) の間に電流量を制限する。電圧調節器 (64) は高電位電圧ライン (VDDL)、第 1 及び第 2 ノード (N1, N2) の間に接続された第 1 トランジスタ (TR1) と、第 2 抵抗 (R2) と接地ライン (GNDL) の間に接続された第 2 トランジスタ (TR2) とをさらに具備する。第 1 トランジスタ (TR1) は第 2 ノード (N1) 上の電圧に応答して高電位電圧ライン (VDDL) 上の高電位電圧 (VDD) を第 1 ノード (N1) 側に選択的に伝送する。

#### 【0042】

これを詳細に説明すると、第 1 トランジスタ (TR1) は第 2 ノード (N2) 上の電圧が臨界電圧 (即ち、0.7V) 以下の時に起動されて第 1 ノード (N1) 上の電圧が高電位電圧レベルを維持する。第 2 ノード (N2) 上の電圧が臨界電圧以上である場合、第 1 トランジスタ (TR1) はターンオフされて高電位電圧ライン (VDDL) と第 1 ノード (N1) を開放させる。このために、第 1 トランジスタ (TR1) としては P 形ジョンショントランジスタが使用される。第 2 ノード (N2) 上の電圧は第 4 ノード (N4) に接続されたベースを有する第 3 トランジスタ (TR3) によって変化する。第 3 トランジスタ (TR3) は第 4 ノード (N4) からのゲートスキャニングクロック (GSC) がハイ論理値を有する時に起動されて高電位電圧ライン (VDDL) から第 4 抵抗 (R4)、第 2 ノード (N2)、第 5 抵抗 (R5)、自分のコレクター及びエミッタを経由して接地ライン (GNDL) に至る電流通路を形成する。この場合、第 2 ノード (N2) にはトランジスタ (TR) の臨界電圧より低い電圧が現れる。これとは異なつて、第 4 ノード (N4) 上のゲートスキャニングクロック (GSC) がロー論理を有する場合に第 3 トランジスタ (TR3) はターンオフされて第 2 ノード (N2) の電圧が高電位電圧レベルを維持する。一方、第 2 トランジスタ (TR2) は第 3 ノード (N3) 上の電圧に応答して第 2 抵抗 (R2) を接地ラインに選択的に接続させる。この時、第 2 電圧ライン (SVL) 上の高電位ゲート電圧 ( $V_{gh}$ ) は第 3 抵抗 (R3)、第 1 ノード (N1) 第 2 抵抗 (R2) 予備トランジスタ (TR2) のコレクター及びエミッタを経由して接地ライン (GNDL) 側に放電される。

#### 【0043】

一方、第 3 ノード (N3) 上の電圧が臨界電圧より低い場合に、第 2 トランジスタ (TR2) はターンオフされて第 2 抵抗 (R2) と接地ライン (GNDL) が開放される。このために、N 形ジョンショントランジスタ (TR) が第 2 トランジスタ (TR) で使用される。第 3 ノード (N3) 上の電圧は第 4 ノード (N4) に接続されたベースを有する第 4

10

20

30

40

50

トランジスタ (TR4) の動作状態によって変化する。第4トランジスタ (TR4) は第4ノード (N4) からのゲートスキャニングクロック (GSC) がハイ論理値を有する時に起動されて第3ノード (N3) を接地ライン (GNDL) に接続させる。これによって、第3ノード (N3) では接地電圧 (GND) が現れる。これとは異なって、第4ノード (N4) 上のゲートスキャニングクロック (GSC) がハイ論理値を有する場合に第4トランジスタ (TR4) はターンオフされて第3ノード (N3) と接地ライン (GNDL) が開放される。

#### 【0044】

この時、高電位電圧ライン (VDDL) 上の高電位電圧 (VDD) が第6抵抗 (R6) を経由して第3ノード (N3) に充電される。従って、第3ノード (N3) では高電位電圧 (VDD) が現れる。結果的に、第2ノード (N2) 上の電圧と第3ノード (N3) 上の電圧が同一な形態で変化する。これら第2及び第3ノード (N2, N3) 上の電圧が同一な形態で変化することで第1及び第2トランジスタ (TR1, TR2) が相互補完的に駆動される。換言すれば、第1トランジスタ (TR1) はゲートスキャニングクロック (GSC) のハイの論理区間に、第2トランジスタ (TR2) はゲートスキャニングクロック (GSC) のロー論理区間にそれぞれ起動される。これによって、第1ノード (N2) 及び第2電圧ライン (SVL) 上の電圧はゲートスキャニングクロック (GSC) のハイ論理区間では高電位電圧 (VDD) を、ゲートスキャニングクロック (GSC) のロー論理区間では高電位電圧レベル (VDD) から分圧された電圧レベルまで指数関数的に減少させる。この結果、第2電圧ライン (SVL) には図18に示した波形を有する高電位ゲート電圧 (Vgh) が現れる。ゲートスキャニングクロック (GSC) はゲートクロックライン (GCL) から第7抵抗 (R7) を経由して第4ノード (N4) に供給される。第7抵抗 (R7) はゲートクロックライン (GCL) から第4ノード (N4) 側に流れる電流を制限する。第2及び第3抵抗 (R2, R3) は第2トランジスタ (TR2) が起動された時に図20に図示されたゲートライン (GL) 上の寄生容量 (Cp) 及び寄生抵抗 (Rp)と共にゲートライン (GL) 上の電圧の放電速度を決定する。

#### 【0045】

図25は本発明によるTAB形液晶表示装置を概略的に図示する。図25のTAB形液晶表示装置で、液晶パネル (30) は上部ガラス基板 (30A) と下部ガラス基板 (30B) の間に密封された液晶層 (30C) で構成される。この液晶パネル (30) はFPC (Flexible Printed Circuit) フィルム (66) によってPCB (Printed Circuit Board) モジュール (68) に接続される。PCBモジュール (68) はPCB (70) の上面に搭載された制御回路部 (72)、低電位及び高電位ゲート電圧発生器 (40, 42) を有する。FPCフィルム (66) は下部ガラス基板 (30B) のペッド領域に接続された一段部とPCB (70) の底面の縁に接続された他段部を有する。また、FPCフィルム (66) の中間にはデータドライバ (32) 及び/またはゲートドライバ (34) が接地される。データドライバ (32) 及び/ゲートドライバ (34) はFPCフィルム (66) によって液晶パネル (30) 及びPCBモジュール (68) に接続される。このようなFPCフィルム (66) は液晶パネル (30) をデータドライバ (32) 及び/またはゲートドライバ (34) に電気的に連結する第1導電層パターン (67A) と、データドライバ (32) 及び/またはゲートドライバ (34) をPCBモジュール (68) に電気的に連結する第2導電層パターン (67B) を有する。これら第1及び第2導電層パターン (67A, 67B) は両端部が露出されるように第1及び第2保護フィルム (69A, 69B) によって包まれる。

#### 【0046】

図26は本発明によるCOG (Chips On Glass) 形液晶表示装置を概略的に図示する。図26のCOG形液晶表示装置は、上部ガラス基板 (30A) と下部ガラス基板 (30B) の間に密封された液晶層 (30C) とを具備する。この液晶パネル (30) はFPC (Flexible Printed Circuit) フィルム (66) によってPCB (Printed Circuit Board) モジュール (68) に接続される。PCBモジュール (68) はPCB (70) の上面に

10

20

30

40

50

搭載された制御回路部(72)、低電位及び高電位ゲート電圧発生器(40、42)を有する。また、下部ガラス基板(30B)のペッド領域にはデータドライバ(32)及び/またはゲートドライバ(34)が載せられている。これらデータドライバ(32)及び/ゲートドライバ(34)はFPCフィルム(66)によって液晶パネル(30)及びPCBモジュール(68)に接続される。FPCフィルム(66)はデータドライバ(32)及びゲートドライバ(34)が載せられたPCBモジュール(68)に接続させる。このために、FPCフィルム(66)は下部ガラス基板(30B)のペッド領域に接続された一段部とPCB(70)の底面の縁に接続された他段部を有する。このようなFPCフィルム(66)はデータドライバ(32)及び/またはゲートドライバ(34)が搭載された液晶パネル(30)とPCBモジュール(68)を電気的に接続する導電層パターン(67)を有する。導電層パターン(67)は端部が露出するように保護フィルム(69)によって包まれる。

#### 【0047】

本発明に開示された低電位ゲート電圧発生器と高電位ゲート電圧発生器はPCBモジュールに位置し、電圧制御器はLCDモジュール上に多様な形態で配置させることができる。まず、電圧制御器がPCBモジュールに配置されることができる。換言すれば、電圧制御器、高電位ゲート電圧発生器及び低電位ゲート電圧発生器すべてがPCBモジュール上に形成される。このような回路構造は図1に図示された通常のゲートドライバICにしてゲートパルスの立下がり部をスムーズ(Smooth)にすることができる。従って、本発明の目的はゲートドライバICを変形せずに達成される。次に、電圧制御器はゲートドライバIC内に載せられている。ゲートドライバIC内に載せられた電圧制御器は図18のように高電位ゲート電圧発生器とババーの間に接続してもよい。異なる方法で、ゲートドライバIC内に含まれた電圧制御器は図5及び図21のように一つの高電位電圧発生器と多数のババーの間に接続してもよい。電圧制御器を含むゲートドライバICはPCBは電圧制御器がPCBモジュール上に配置された場合に比べてLCDモジュールの部品数を減少させることができ、更に部品のコストを低減することができる。

#### 【0048】

上述したように、本発明によるアクティブマトリックス液晶表示装置は、ゲートドライバのレベルシフトに高電位ゲート電圧を交流形態で供給することでスキャニング信号の立下がり部が線形、指数または階段関数の中のいずれか一つの形態で変化する。これによって、本発明によるアクティブマトリックス液晶表示装置ではフィードスルー電圧(V<sub>p</sub>)を充分に抑圧し、さらにフリッカ及び残像の発生を抑制する。さらに、本発明によるアクティブマトリックス液晶表示装置では回路構成が極めて簡素化される。

#### 【0049】

また、本発明によるアクティブマトリックス液晶表示装置は、高電位ゲート電圧の立下がり部が立上がり部より緩やかに変化することでゲートラインに供給されるスキャニング信号の立下がり部が立上がり部より緩やかに変化する。これによって、本発明によるアクティブマトリックス液晶表示装置では、フリッカ及び残像が発生しなくなることは勿論であり、さらに応答速度が早くなる。

#### 【0050】

以上説明した内容を通して当業者であれば本発明の技術思想を一脱しない範囲で多様な変更及び修正が可能であることが分かる。従って、本発明の技術的な範囲は明細書の詳細な説明に記載された内容に限らず特許請求の範囲によって定めなければならない。

#### 【図面の簡単な説明】

#### 【0051】

【図1】図1は通常の液晶表示装置を概略的に図示する図面である。

【図2】図2は立下がり部が緩やかに変化するスキャニング信号の波形を図示する図面である。

【図3】図3は図2bに図示されたスキャニング信号を利用する従来の液晶表示装置を図示する図面である。

10

20

30

40

50

【図4】図4は通常の液晶表示装置の構造を図示する図面である。

【図5】図5は本発明による第1実施例によるアクティブマトリックス液晶表示装置を概略的に図示する図面である。

【図6】図6は本発明による第2実施例によるアクティブマトリックス液晶表示装置を概略的に図示する図面である。

【図7】図7は図6に図示された重要部分に対する出力波形図である。

【図8】図8は本発明による第3実施例によるアクティブマトリックス液晶表示装置を概略的に図示する図面である。

【図9】図9は図8に図示された重要部分に対する出力波形図である。

【図10】図10は本発明による第4実施例によるアクティブマトリックス液晶表示装置を概略的に図示する図面である。 10

【図11】図11は本発明による第5実施例によるアクティブマトリックス液晶表示装置を概略的に図示する図面である。

【図12】図12は本発明の第1乃至第5実施例による液晶表示装置のゲートライン及び信号ライン上でそれぞれ現すスキャニング信号及びデータ電圧信号の波形図である。

【図13】図13は本発明による第6実施例によるアクティブマトリックス液晶表示装置を概略的に図示する図面である。 20

【図14】図14は図13に図示された重要部分に対する出力波形図である。

【図15】図15は図13に図示された液晶パネルのゲートライン及び信号ライン上で現すスキャニング信号及びデータ電圧信号の波形図である。 20

【図16】図16は図13に図示された電圧調節器の異なる実施例を図示する図面である。

【図17】図17は図16に図示された電圧調節器の入力及び出力波形図である。

【図18】図18は本発明による第7実施例によるアクティブマトリックス液晶表示装置を概略的に図示する図面である。 20

【図19】図19は図18に図示された重要部分に対する出力波形図である。

【図20】図20は図18に図示された液晶表示装置の中一つのゲートラインを駆動するためのライنسキャニング回路を図示する図面である。

【図21】図21は本発明による第8実施例によるアクティブマトリックス液晶表示装置を概略的に図示する図面である。 30

【図22】図22は本発明aおよび従来のbアクティブマトリックス液晶表示装置によるスキャニング信号の波形図である。

【図23】図23は本発明aおよび従来bのアクティブマトリックス液晶表示装置によってTFT(CMN)が起動される時の電流変化を図示する図面である。

【図24】図24は図21に図示された電圧調節器を詳細に図示する図面である。

【図25】図25は本発明によるタップ形液晶表示装置を図示する図面である。

【図26】図26は本発明によるCOG形液晶表示装置を図示する図面である。

#### 【符号の説明】

##### 【0052】

10 : 液晶パネル

40

11、31 : 画素

12、32 : データドライバ

14、34 : ゲートドライバ

3、16、36 : シフトレジスタ

11、8、38、62 : レベルシフト

5、6、9、19 : インバータ

20 : スキャニングドライバセル

22 : 積分器

30A : 上部ガラス基板

30B : 下部ガラス基板

50

|                                                  |    |
|--------------------------------------------------|----|
| 3 0 C : 液晶層                                      |    |
| 3 6 A : シフトレジスタセル                                |    |
| 3 9、5 8 : 制御用スイッチ                                |    |
| 4 0 : 低電位ゲート電圧発生器                                |    |
| 4 2 : 高電位ゲート電圧発生器                                |    |
| 4 4、5 4 : 高電位電圧発生器                               |    |
| 4 6、5 6、6 4 : 電圧調節器                              |    |
| 4 8 : タイミング制御器                                   |    |
| 5 0 : 2接点制御用スイッチ                                 | 10 |
| 5 2 : 1接点制御用スイッチ                                 |    |
| 6 0 : 比較器                                        |    |
| 6 2 A : レベルシフトセル                                 |    |
| 6 6 : F P C フィルム                                 |    |
| 6 7、6 7 A、6 7 B : 導電層パターン                        |    |
| 6 8 : P C B モジュール                                |    |
| 6 9、6 9 A、6 9 B : 保護フィルム                         |    |
| 7 0 : P C B                                      |    |
| 7 2 : 制御回路部                                      |    |
| S L、S L 1 乃至 S L m : 信号ライン                       |    |
| G L、G L 1 乃至 G L m : ゲートライン                      | 20 |
| C 1 c : 液晶セル                                     |    |
| C M N : 薄膜トランジスタ (TFT)                           |    |
| C L : 制御ライン                                      |    |
| G C L : ゲートクロックライン                               |    |
| F V L : 第1電圧ライン                                  |    |
| S V L : 第2電圧ライン                                  |    |
| C s t : 補助容量                                     |    |
| M P 1 乃至 M P n、M P n + 1 乃至 M P 2 n : PMOSトランジスタ |    |
| M N 1 乃至 M N n : NMOSトランジスタ                      |    |
| R p、R c : 寄生抵抗                                   | 30 |
| C p、C c : 寄生容量                                   |    |
| S C L : 同期制御ライン                                  |    |
| D C L : データクロックライン                               |    |
| G V L : 基底電圧ライン                                  |    |
| Q 1、Q 2 : トランジスタ                                 |    |
| V R : 可変抵抗                                       |    |
| G N D L : 接地ライン                                  |    |

【 図 1 】



【 図 2 】



( 义 3 )



( 义 4 )



【図5】



【図6】



【図7】



【図8】



【図9】



【図12】



【図10】



【図11】



【図13】



【図14】



【图 15】



【 四 1 8 】



【 図 1 6 】



〔四〕 17



【 19 】



【四】



【図21】



【図22】



【図23】



【図24】



【図25】



【図26】



---

フロントページの続き

(51)Int.Cl.

F I

G 0 9 G 3/20 6 2 1 L  
G 0 9 G 3/20 6 2 1 F  
G 0 2 F 1/133 5 5 0

(56)参考文献 特開平01-219827(JP,A)

特開平06-003647(JP,A)

特開平02-302723(JP,A)

(58)調査した分野(Int.Cl., DB名)

G 0 9 G 3 / 3 6  
G 0 2 F 1 / 1 3 3  
G 0 9 G 3 / 2 0

|                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |         |            |
|----------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------|------------|
| 专利名称(译)        | 有源矩阵液晶显示装置                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |         |            |
| 公开(公告)号        | <a href="#">JP4764856B2</a>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | 公开(公告)日 | 2011-09-07 |
| 申请号            | JP2007168308                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | 申请日     | 2007-06-27 |
| [标]申请(专利权)人(译) | 乐金显示有限公司                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |         |            |
| 申请(专利权)人(译)    | Eruji飞利浦杜迪股份有限公司                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |         |            |
| 当前申请(专利权)人(译)  | Eruji显示有限公司                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |         |            |
| [标]发明人         | ヒュンチャンリー                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |         |            |
| 发明人            | ヒュン チャン リー                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |         |            |
| IPC分类号         | G09G3/36 G09G3/20 G02F1/133 G02F1/136 G02F1/1368                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |         |            |
| CPC分类号         | G09G3/3696 G09G3/3648 G09G3/3677 G09G2310/0289 G09G2310/066 G09G2320/0219 G09G2320/0223 G09G2320/0247 H03K17/164                                                                                                                                                                                                                                                                                                                                                                                                                                |         |            |
| FI分类号          | G09G3/36 G09G3/20.611.E G09G3/20.670.K G09G3/20.622.C G09G3/20.622.G G09G3/20.621.L G09G3/20.621.F G02F1/133.550                                                                                                                                                                                                                                                                                                                                                                                                                                |         |            |
| F-TERM分类号      | 2H093/NA16 2H093/NA42 2H093/NB30 2H093/NC03 2H093/NC04 2H093/NC10 2H093/NC22 2H093/NC34 2H093/NC35 2H093/NC62 2H093/NC65 2H093/ND10 2H093/ND12 2H093/ND58 2H193/ZA04 2H193/ZC22 2H193/ZF03 2H193/ZF22 2H193/ZH40 5C006/AC11 5C006/AC22 5C006/AF42 5C006/AF72 5C006/BB16 5C006/BC03 5C006/BC06 5C006/BF03 5C006/BF37 5C006/BF42 5C006/BF46 5C006/FA14 5C006/FA23 5C006/FA34 5C006/FA41 5C080/AA10 5C080/BB05 5C080/DD06 5C080/DD08 5C080/DD22 5C080/DD29 5C080/EE29 5C080/FF01 5C080/FF07 5C080/FF11 5C080/JJ02 5C080/JJ03 5C080/JJ04 5C080/JJ06 |         |            |
| 审查员(译)         | 福島浩二                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |         |            |
| 优先权            | 1019980038842 1998-09-19 KR<br>1019990029144 1999-07-19 KR                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |         |            |
| 其他公开文献         | JP2007304613A                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |         |            |
| 外部链接           | <a href="#">Espacenet</a>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |         |            |

## 摘要(译)

要解决的问题：消除闪烁和残留图像以及简化其电路配置。解决方案：栅极驱动器34由移位寄存器36和电平移位器38构成，电平移位器38设有(n)个控制开关39，它们连接在(n)个输出端子QT1至QTn之间，并且(n)分别在移位寄存器36的多条栅极线GL1至GLn中，并且在来自第一和第二电压线FVL，SVL的低电位和高电位栅极电压之间切换。高电位栅极电压发生器42由高电位电压发生器44，电压调节器46和用于控制电压调节器46的电平调节定时的定时控制器48构成，并提供具有下降部分的高电位栅极电压。逐渐且平缓地变化到第二电压线SVL。因此，提供给液晶面板30的栅极线GL的扫描信号的下降部分平缓地变化。

