

(19)日本国特許庁 (JP)

(12) 公開特許公報 (A) (11)特許出願公開番号

特開2003 - 149664

(P2003 - 149664A)

(43)公開日 平成15年5月21日(2003.5.21)

| (51) Int.Cl <sup>7</sup> | 識別記号       | F I            | テ-マコード <sup>*</sup> (参考) |
|--------------------------|------------|----------------|--------------------------|
| G 0 2 F 1/1343           |            | G 0 2 F 1/1343 | 2 H 0 9 1                |
|                          | 1/1335 520 | 1/1335 520     | 2 H 0 9 2                |
|                          | 1/1368     | 1/1368         | 5 C 0 9 4                |
| G 0 9 F 9/30             | 338        | G 0 9 F 9/30   | 338                      |
|                          | 9/35       | 9/35           |                          |

審査請求 未請求 請求項の数 90 L (全 10数)

(21)出願番号 特願2001 - 352010(P2001 - 352010)

(71)出願人 000005108

株式会社日立製作所

(22)出願日 平成13年11月16日(2001.11.16)

東京都千代田区神田駿河台四丁目6番地

(72)発明者 佐藤 秀夫

千葉県茂原市早野3300番地 株式会社日立  
製作所ディスプレイグループ内

(72)発明者 宮沢 敏夫

千葉県茂原市早野3300番地 株式会社日立  
製作所ディスプレイグループ内

(74)代理人 100083552

弁理士 秋田 収喜

最終頁に続く

(54)【発明の名称】 液晶表示装置

(57)【要約】

図 1

【課題】 低消費電力で駆動できるものを得る。  
【解決手段】 液晶を介して対向配置される各基板のうち一方の基板の液晶側の画素領域に、ゲート信号線からの走査信号により動作する第1のスイッチング素子および第2のスイッチング素子と、第1のドレイン信号線から前記第1のスイッチング素子を介して映像信号が供給される第1の画素電極と、第2のドレイン信号線から前記第2のスイッチング素子を介して映像信号が供給される第2の画素電極とを備えるとともに、少なくとも前記第1および第2の各画素電極よりも一方の基板側に該第1および第2の各画素電極と絶縁されて反射膜を備える



**【特許請求の範囲】**

【請求項1】 液晶を介して対向配置される各基板のうち一方の基板の液晶側の画素領域に、ゲート信号線からの走査信号により動作する第1のスイッチング素子および第2のスイッチング素子と、第1のドレイン信号線から前記第1のスイッチング素子を介して映像信号が供給される第1の画素電極と、第2のドレイン信号線から前記第2のスイッチング素子を介して映像信号が供給される第2の画素電極とを備えるとともに、

少なくとも前記第1および第2の各画素電極よりも一方の基板側に該第1および第2の各画素電極と絶縁されて反射膜を備えることを特徴とする液晶表示装置。

【請求項2】 液晶を介して対向配置される各基板のうち一方の基板の液晶側の画素領域に、ゲート信号線からの走査信号により動作する多結晶Siからなる第1の薄膜トランジスタおよび第2の薄膜トランジスタと、第1のドレイン信号線から前記第1の薄膜トランジスタを介して映像信号が供給される第1の画素電極と、第2のドレイン信号線から前記第2の薄膜トランジスタを介して映像信号が供給される第2の画素電極とを備えるとともに、

少なくとも前記第1および第2の各画素電極よりも一方の基板側に該第1および第2の各画素電極と絶縁されて反射膜を備えることを特徴とする液晶表示装置。

【請求項3】 液晶を介して対向配置される各基板のうち一方の基板の液晶側の面に、並設された複数のゲート信号線とこれらゲート信号線に交差して並設された複数のドレイン信号線で囲まれた各領域を画素領域とし、これら各画素領域に、一方の側のゲート信号線からの走査信号により動作する第1のスイッチング素子および第2のスイッチング素子と、第1のドレイン信号線から前記第1のスイッチング素子を介して映像信号が供給される第1の画素電極と、第2のドレイン信号線から前記第2のスイッチング素子を介して映像信号が供給される第2の画素電極と、

前記一方の側のゲート信号線と異なるゲート信号線であって当該画素領域を画する他のゲート信号線にゲート電極が接続されドレイン電極およびソース電極のうち一方が前記第1の画素電極と接続された第3のスイッチング素子と、

前記一方の側のゲート信号線と異なるゲート信号線であって当該画素領域を画する他のゲート信号線にゲート電極が接続されドレイン電極およびソース電極のうち一方が前記第2の画素電極と接続された第4のスイッチング素子と、を備えるとともに、

少なくとも前記第1および第2の各画素電極よりも一方の基板側に該第1および第2の各画素電極と絶縁されて反射膜を備え、この反射膜には前記第3のスイッチング素子のドレイン電極およびソース電極のうち他方が接続されているとともに、前記第4のスイッチング素子のド

10

30

40

50

レイン電極およびソース電極のうち他方が接続されていることを特徴とする液晶表示装置。

【請求項4】 液晶を介して対向配置される各基板のうち一方の基板の液晶側の面に、並設された複数のゲート信号線とこれらゲート信号線に交差して並設された複数のドレイン信号線で囲まれた各領域を画素領域とし、これら各画素領域に、一方の側のゲート信号線からの走査信号により動作する多結晶Siからなる第1の薄膜トランジスタおよび第2の薄膜トランジスタと、第1のドレイン信号線から前記第1の薄膜トランジスタを介して映像信号が供給される第1の画素電極と、第2のドレイン信号線から前記第2の薄膜トランジスタを介して映像信号が供給される第2の画素電極と、

前記一方の側のゲート信号線と異なるゲート信号線であって当該画素領域を画する他のゲート信号線にゲート電極が接続されドレイン電極およびソース電極のうち一方が前記第1の画素電極と接続された第3の薄膜トランジスタと、

前記一方の側のゲート信号線と異なるゲート信号線であって当該画素領域を画する他のゲート信号線にゲート電極が接続されドレイン電極およびソース電極のうち一方が前記第2の画素電極と接続された第4の薄膜トランジスタと、を備えるとともに、

少なくとも前記第1および第2の各画素電極よりも一方の基板側に該第1および第2の各画素電極と絶縁されて反射膜を備え、この反射膜には前記第3の薄膜トランジスタのドレイン電極およびソース電極のうち他方が接続されているとともに、前記第4の薄膜トランジスタのドレイン電極およびソース電極のうち他方が接続されていることを特徴とする液晶表示装置。

【請求項5】 液晶を介して対向配置される各基板のうち一方の基板の液晶側の面に、並設された複数のゲート信号線とこれらゲート信号線に交差して並設された複数のドレイン信号線で囲まれた各領域を画素領域とし、これら各画素領域に、一方の側のゲート信号線からの走査信号により動作する第1のスイッチング素子および第2のスイッチング素子と、一方の側のドレイン信号線から前記第1のスイッチング素子を介して映像信号が供給される第1の画素電極と、共通信号線から前記第2のスイッチング素子を介して映像信号が供給される第2の画素電極と、

前記一方の側のゲート信号線と異なるゲート信号線であって当該画素領域を画する他のゲート信号線にゲート電極が接続されドレイン電極およびソース電極のうち一方が前記第1の画素電極と接続された第3のスイッチング素子と、

前記一方の側のゲート信号線と異なるゲート信号線であって当該画素領域を画する他のゲート信号線にゲート電極が接続されドレイン電極およびソース電極のうち一方が前記第2の画素電極と接続された第4のスイッチング

素子と、を備えるとともに、

少なくとも前記第1および第2の各画素電極よりも一方の基板側に該第1および第2の各画素電極と絶縁されて反射膜を備え、この反射膜には前記第3のスイッチング素子のドレイン電極およびソース電極のうち他方が接続されているとともに、前記第4のスイッチング素子のドレイン電極およびソース電極のうち他方が接続されていることを特徴とする液晶表示装置。

【請求項6】 液晶を介して対向配置される各基板のうち一方の基板の液晶側の面に、並設された複数のゲート信号線とこれらゲート信号線に交差して並設された複数のドレイン信号線で囲まれた各領域を画素領域とし、これら各画素領域に、一方の側のゲート信号線からの走査信号により動作する多結晶Siからなる第1の薄膜トランジスタおよび第2の薄膜トランジスタと、一方の側のドレイン信号線から前記第1の薄膜トランジスタを介して映像信号が供給される第1の画素電極と、共通信号線から前記第2の薄膜トランジスタを介して映像信号が供給される第2の画素電極と、

前記一方の側のゲート信号線と異なるゲート信号線であって当該画素領域を画する他のゲート信号線にゲート電極が接続されドレイン電極およびソース電極のうち一方が前記第1の画素電極と接続された多結晶Siからなる第3の薄膜トランジスタと、

前記一方の側のゲート信号線と異なるゲート信号線であって当該画素領域を画する他のゲート信号線にゲート電極が接続されドレイン電極およびソース電極のうち一方が前記第2の画素電極と接続された多結晶Siからなる第4の薄膜トランジスタと、を備えるとともに、

少なくとも前記第1および第2の各画素電極よりも一方の基板側に該第1および第2の各画素電極と絶縁されて反射膜を備え、この反射膜には前記第3の薄膜トランジスタのドレイン電極およびソース電極のうち他方が接続されているとともに、前記第4の薄膜トランジスタのドレイン電極およびソース電極のうち他方が接続されていることを特徴とする液晶表示装置。

【請求項7】 反射膜は光透過も兼ねる反射膜として構成していることを特徴とする請求項1ないし6のうちいずれか記載の液晶表示装置。

【請求項8】 反射膜が形成された領域にその切欠きあるいは開口が設けられ、その切欠きあるいは開口部に該反射膜と電気的に接続された透光性の導電膜が形成していることを特徴とする請求項1ないし6のうちいずれか記載の液晶表示装置。

【請求項9】 反射膜に各画素領域のそれと共に基準電圧信号が供給されることを特徴とする請求項1ないし8のうちいずれか記載の液晶表示装置。

【発明の詳細な説明】

【0001】

【発明の属する技術分野】本発明は液晶表示装置に係

り、たとえば反射型と称される液晶表示装置に関する。

【0002】

【従来の技術】反射型と称される液晶表示装置は、たとえば太陽光等の外来光を液晶に透過させた後に該液晶の背面に配置された反射膜で反射させ、該液晶の光透過率に応じた光量の反射光を観察するようになっている。

【0003】ここで、液晶表示装置は液晶を介して対向配置される一対の基板を外囲器とし、該液晶の広がり方向に多数の画素が形成されて構成され、それぞれの画素にはその部分の液晶の光透過率を制御させるための電界発生手段が組み込まれている。

【0004】そして、反射型と称されるものは、上記構成において、観察する側の基板と異なる他の基板の液晶側の面に反射膜が形成されて構成されている。

【0005】このような液晶表示装置は、バックライト等の光照射手段を不用とすることから低電力化の面で優れている。

【0006】

【発明が解決しようとする課題】しかし、このような液晶表示装置においても、液晶の光透過率を制御させるための電界発生手段に電力を供給させなければならず、その電力の低減を図ることによってさらなる低電力化を図ることが要望されるに至った。

【0007】本発明は、このような事情に基づいてなされたもので、その目的はさらなる低消費電力の液晶表示装置を提供することにある。

【0008】

【課題を解決するための手段】本願において開示される発明のうち、代表的なものの概要を簡単に説明すれば、以下のとおりである。

手段1. 本発明による液晶表示装置は、たとえば、液晶を介して対向配置される各基板のうち一方の基板の液晶側の画素領域に、ゲート信号線からの走査信号により動作する第1のスイッチング素子および第2のスイッチング素子と、第1のドレイン信号線から前記第1のスイッチング素子を介して映像信号が供給される第1の画素電極と、第2のドレイン信号線から前記第2のスイッチング素子を介して映像信号が供給される第2の画素電極とを備えるとともに、少なくとも前記第1および第2の各画素電極よりも一方の基板側に該第1および第2の各画素電極と絶縁されて反射膜を備えることを特徴とするものである。

【0009】手段2. 本発明による液晶表示装置は、たとえば、液晶を介して対向配置される各基板のうち一方の基板の液晶側の画素領域に、ゲート信号線からの走査信号により動作する多結晶Siからなる第1の薄膜トランジスタおよび第2の薄膜トランジスタと、第1のドレイン信号線から前記第1の薄膜トランジスタを介して映像信号が供給される第1の画素電極と、第2のドレイン信号線から前記第2の薄膜トランジスタを介して映像信号が供給される第2の画素電極とを備えることを特徴とするものである。

50

号が供給される第2の画素電極とを備えるとともに、少なくとも前記第1および第2の各画素電極よりも一方の基板側に該第1および第2の各画素電極と絶縁されて反射膜を備えることを特徴とするものである。

【0010】手段3. 本発明による液晶表示装置は、たとえば、液晶を介して対向配置される各基板のうち一方の基板の液晶側の面に、並設された複数のゲート信号線とこれらゲート信号線に交差して並設された複数のドレイン信号線で囲まれた各領域を画素領域とし、これら各画素領域に、一方の側のゲート信号線からの走査信号により動作する第1のスイッチング素子および第2のスイッチング素子と、第1のドレイン信号線から前記第1のスイッチング素子を介して映像信号が供給される第1の画素電極と、第2のドレイン信号線から前記第2のスイッチング素子を介して映像信号が供給される第2の画素電極と、前記一方の側のゲート信号線と異なるゲート信号線であって当該画素領域を画する他のゲート信号線にゲート電極が接続されドレイン電極およびソース電極のうち一方が前記第1の画素電極と接続された第3のスイッチング素子と、前記一方の側のゲート信号線と異なるゲート信号線であって当該画素領域を画する他のゲート信号線にゲート電極が接続されドレイン電極およびソース電極のうち一方が前記第2の画素電極と接続された第4のスイッチング素子と、を備えるとともに、少なくとも前記第1および第2の各画素電極よりも一方の基板側に該第1および第2の各画素電極と絶縁されて反射膜を備え、この反射膜には前記第3のスイッチング素子のドレイン電極およびソース電極のうち他方が接続されるとともに、前記第4のスイッチング素子のドレイン電極およびソース電極のうち他方が接続されていることを特徴とするものである。

【0011】手段4. 本発明による液晶表示装置は、たとえば、液晶を介して対向配置される各基板のうち一方の基板の液晶側の面に、並設された複数のゲート信号線とこれらゲート信号線に交差して並設された複数のドレイン信号線で囲まれた各領域を画素領域とし、これら各画素領域に、一方の側のゲート信号線からの走査信号により動作する多結晶Siからなる第1の薄膜トランジスタおよび第2の薄膜トランジスタと、第1のドレイン信号線から前記第1の薄膜トランジスタを介して映像信号が供給される第1の画素電極と、第2のドレイン信号線から前記第2の薄膜トランジスタを介して映像信号が供給される第2の画素電極と、前記一方の側のゲート信号線と異なるゲート信号線であって当該画素領域を画する他のゲート信号線にゲート電極が接続されドレイン電極およびソース電極のうち一方が前記第1の画素電極と接続された第3の薄膜トランジスタと、前記一方の側のゲート信号線と異なるゲート信号線であって当該画素領域を画する他のゲート信号線にゲート電極が接続されドレイン電極およびソース電極のうち一方が前記第2の画素電極と接続された第4の薄膜トランジスタと、を備えるとともに、少なくとも前記第1および第2の各画素電極よりも一方の基板側に該第1および第2の各画素電極と絶縁されて反射膜を備え、この反射膜には前記第3のスイッチング素子のドレイン電極およびソース電極のうち他方が接続されるとともに、前記第4のスイッチング素子のドレイン電極およびソース電極のうち他方が接続されていることを特徴とするものである。

電極と接続された第4の薄膜トランジスタと、を備えるとともに、少なくとも前記第1および第2の各画素電極よりも一方の基板側に該第1および第2の各画素電極と絶縁されて反射膜を備え、この反射膜には前記第3の薄膜トランジスタのドレイン電極およびソース電極のうち他方が接続されているとともに、前記第4の薄膜トランジスタのドレイン電極およびソース電極のうち他方が接続されていることを特徴とするものである。

【0012】手段5. 本発明による液晶表示装置は、たとえば、液晶を介して対向配置される各基板のうち一方の基板の液晶側の面に、並設された複数のゲート信号線とこれらゲート信号線に交差して並設された複数のドレイン信号線で囲まれた各領域を画素領域とし、これら各画素領域に、一方の側のゲート信号線からの走査信号により動作する第1のスイッチング素子および第2のスイッチング素子と、一方の側のドレイン信号線から前記第1のスイッチング素子を介して映像信号が供給される第1の画素電極と、共通信号線から前記第2のスイッチング素子を介して映像信号が供給される第2の画素電極と、前記一方の側のゲート信号線と異なるゲート信号線であって当該画素領域を画する他のゲート信号線にゲート電極が接続されドレイン電極およびソース電極のうち一方が前記第1の画素電極と接続された第3のスイッチング素子と、前記一方の側のゲート信号線と異なるゲート信号線であって当該画素領域を画する他のゲート信号線にゲート電極が接続されドレイン電極およびソース電極のうち一方が前記第2の画素電極と接続された第4のスイッチング素子と、を備えるとともに、少なくとも前記第1および第2の各画素電極よりも一方の基板側に該第1および第2の各画素電極と絶縁されて反射膜を備え、この反射膜には前記第3のスイッチング素子のドレイン電極およびソース電極のうち他方が接続されるとともに、前記第4のスイッチング素子のドレイン電極およびソース電極のうち他方が接続されていることを特徴とするものである。

【0013】手段6. 本発明による液晶表示装置は、たとえば、液晶を介して対向配置される各基板のうち一方の基板の液晶側の面に、並設された複数のゲート信号線とこれらゲート信号線に交差して並設された複数のドレイン信号線で囲まれた各領域を画素領域とし、これら各画素領域に、一方の側のゲート信号線からの走査信号により動作する多結晶Siからなる第1の薄膜トランジスタおよび第2の薄膜トランジスタと、一方の側のドレイン信号線から前記第1の薄膜トランジスタを介して映像信号が供給される第1の画素電極と、共通信号線から前記第2の薄膜トランジスタを介して映像信号が供給される第2の画素電極と、前記一方の側のゲート信号線と異なるゲート信号線であって当該画素領域を画する他のゲート信号線にゲート電極が接続されドレイン電極およびソース電極のうち一方が前記第1の画素電極と接続され

た多結晶Siからなる第3の薄膜トランジスタと、前記一方の側のゲート信号線と異なるゲート信号線であって当該画素領域を画する他のゲート信号線にゲート電極が接続されドレイン電極およびソース電極のうち一方が前記第2の画素電極と接続された多結晶Siからなる第4の薄膜トランジスタと、を備えるとともに、少なくとも前記第1および第2の各画素電極よりも一方の基板側に該第1および第2の各画素電極と絶縁されて反射膜を備え、この反射膜には前記第3の薄膜トランジスタのドレイン電極およびソース電極のうち他方が接続されているとともに、前記第4の薄膜トランジスタのドレイン電極およびソース電極のうち他方が接続されていることを特徴とするものである。

【0014】手段7. 本発明による液晶表示装置は、たとえば、手段1ないし6のうちいずれかの構成を前提として、反射膜は光透過も兼ねる反射膜として構成されていることを特徴とするものである。

【0015】手段8. 本発明による液晶表示装置は、たとえば、手段1ないし6のうちいずれかの構成を前提として、反射膜が形成された領域にその切欠きあるいは開口が設けられ、その切欠きあるいは開口部に該反射膜と電気的に接続された透光性の導電膜が形成されていることを特徴とするものである。

【0016】手段9. 本発明による液晶表示装置は、たとえば、手段1ないし8のうちいずれかの構成を前提として、反射膜に各画素領域のそれと共に基準電圧信号が供給されることを特徴とするものである。

#### 【0017】

【発明の実施の形態】以下、本発明による液晶表示装置の実施例を図面を用いて説明をする。

#### 実施例1.

《等価回路》図2は、本発明による液晶表示装置の一実施例を示す等価回路である。同図は等価回路であるが、実際の幾何学的配置に対応づけて描いている。

【0018】同図において、液晶を介して互いに対向配置される一対の透明基板SUB1、SUB2があり、該液晶は一方の透明基板SUB1に対する他方の透明基板SUB2の固定を兼ねるシール材SLによって封入されている。

【0019】シール材SLによって囲まれた前記一方の透明基板SUB1の液晶側の面には、そのx方向に延在しy方向に並設されたゲート信号線GLとy方向に延在しx方向に並設されたドレン信号線DLとが形成されている。

【0020】各ゲート信号線GLと各ドレン信号線DLとで囲まれた領域(たとえば図中丸印で囲まれた領域)は画素領域を構成するとともに、これら各画素領域のマトリクス状の集合体は液晶表示部ARを構成するようになっている。

#### 【0021】各画素領域には、図1に示すように、ま

ず、ゲート信号線GLにゲート電極が接続された第1の薄膜トランジスタTFT1と第2の薄膜トランジスタTFT2が形成されている。これら各薄膜トランジスタTFTはそのいずれも多結晶Si(poly-Si)からなる半導体層で形成されたものとなっている。

【0022】第1の薄膜トランジスタTFT1はそのドレン電極が図中左側の第1のドレン信号線DL1に接続され、そのソース電極は第1の画素電極PX1に接続されている。

【0023】同様に、第2の薄膜トランジスタTFT2はそのドレン電極が図中右側の第2のドレン信号線DL2に接続され、そのソース電極は第2の画素電極PX2に接続されている。

【0024】第1の画素電極PX1と第2の画素電極PX2はそれぞれ1方向(図ではy方向)に延在された帯状の複数の電極から構成され、それらは交互に配置されている。

【0025】複数からなる第1の各画素電極PX1はその一端側(図では上端)において共通に接続され、その全てが前記第1の薄膜トランジスタTFT1のソース電極と同電位になるように構成され、また、複数からなる第2の各画素電極PX2はその一端側(図では下端)において共通に接続され、その全てが前記第2の薄膜トランジスタTFT2のソース電極と同電位になるように構成されている。

【0026】第1の画素電極PX1と第2の画素電極PX2には、それぞれ第1の薄膜トランジスタTFT1を介してドレン信号線DL1からの映像信号および第2の薄膜トランジスタTFT2を介してドレン信号線DL2からの映像信号が供給され、これら各映像信号の電圧差に応じた第1の画素電極PX1と第2の画素電極PX2の間の電界によって液晶の光透過率が制御されるようになっている。

【0027】また、前記第1の画素電極PX1と第2の画素電極PX2が形成された領域、換言すれば、画素領域の周辺を除く中央の部分において、該第1の画素電極PX1と第2の画素電極PX2の下層に絶縁膜を介して反射膜REが形成されている。

【0028】この反射膜REは、前記第1および第2の各画素電極PXによって光透過率の制御された液晶に入射された太陽光等の外来光を観察者側に反射させるための金属膜から構成され、この金属膜は他の画素領域のそれと同様に一定の基準電圧信号が供給されるようになっている。

【0029】前記ゲート信号線GLのそれぞれの少なくとも一端は前記シール材SLを超えて延在され、その延在端は垂直走査駆動回路Vに接続されている。この垂直走査駆動回路Vは透明基板SUB1の上面に形成された多数の半導体装置およびこれら半導体装置を接続させる配線から構成され、該半導体装置はその半導体が多結晶

S i (poly-S i) で形成されている。

【0030】同様に、前記ドレイン信号線D L のそれぞれの一端は前記シール材S L を超えて延在され、その延在端は映像信号駆動回路H e に接続されている。この映像信号駆動回路H e も透明基板S U B 1 の上面に形成された多数の半導体装置およびこれら半導体装置を接続させる配線から構成され、該半導体装置はその半導体が多結晶S i (poly-S i) で形成されている。

【0031】なお、垂直走査駆動回路V および映像信号駆動回路H e の各半導体装置はその構成が液晶表示部A R にて形成される薄膜トランジスタT F T とほぼ同様となっていることから、製造時においては該薄膜トランジスタT F T と並行して形成されるのが通常となっている。

【0032】前記各ゲート信号線G L は、垂直走査回路V からの走査信号によって、その一つが順次選択されるようになっている。また、前記各ドレイン信号線D L のそれぞれには、映像信号駆動回路H e によって、前記ゲート信号線G L の選択のタイミングに合わせて映像信号が供給されるようになっている。

【0033】このように構成された液晶表示装置は、反射膜に印加される基準電圧に対して、第1の画素電極P X 1 に供給される映像信号と第2の画素電極P X 2 に供給される映像信号は、それぞれ+方向および-方向に絶対値が等しい信号で与えられ、それらの電圧差によって第1の画素電極P X 1 と第2の画素電極P X 2との間に電界を生じせしめることができる。

【0034】このため、映像信号駆動回路H e からの映像信号の出力は従来の1/2で済み、その電力消費を少なくすることができる。

【0035】《画素の構成》図3は、図1に示した等価回路に対応する画素の一実施例を示す平面図である。また、図4は図3のIV - IV 線における断面図を示している。

【0036】図3において、まず、透明基板S U B 1 の表面にて島状の領域として形成された多結晶S i 層P S がある。この多結晶S i 層P S は薄膜トランジスタT F T 1、薄膜トランジスタT F T 2 を構成する半導体層となるものである。

【0037】そして、透明基板S U B 1 の表面には該多結晶S i 層をも被って絶縁膜が形成されている。この絶縁膜は薄膜トランジスタT F T のゲート絶縁膜としての機能を有するようになっている。

【0038】図中x 方向へ延在するゲート信号線G L が形成され、このゲート信号線G L の一部は前記多結晶S i 層P S の中央を跨るようにして延在されている。この延在部は薄膜トランジスタT F T 1、2のそれぞれのゲート電極G T として機能するものである。

【0039】そして、このゲート信号線G L をも被って透明基板S U B 1 の表面には絶縁膜が形成されている。

この絶縁膜は後に説明するドレイン信号線D L 1、2のゲート信号線G L に対する層間絶縁膜としての機能を有するものである。

【0040】前記絶縁膜の上面にはy 方向に延在するドレイン信号線D L 1、2が形成されている。このドレイン信号線D L 1、2は前記絶縁膜に予め形成されたコンタクトホールを通して前記薄膜トランジスタT F T 1、2の各ドレイン領域に接続されるようになっている。

【0041】また、このドレイン信号線D L 1、2の形成の際に同時に形成されるソース電極およびその延在部が形成されている。該ソース電極は前記絶縁膜に予め形成されたコンタクトホールを通して前記薄膜トランジスタT F T 1、2の各ソース領域に接続されるようになっている。なお、前記延在部は後に説明する画素電極P X との接続を図るためのコンタクト部C N となるものである。

【0042】さらに、該ドレイン信号線D L 1、2の形成の際に同時に形成される反射膜R E が形成されている。この反射膜R E はゲート信号線G L とドレイン信号線D L とで囲まれる画素領域の周辺を除く中央部の全域に形成され、たとえば光反射効率の良好なA 1あるいはその合金、A g あるいはその合金が選定される。

【0043】また、この反射膜R E は他の画素領域における反射膜R E と共に接続され、各画素領域に共通な基準電圧信号が印加されるようになっている。

【0044】なお、この反射膜R E は、第1の画素電極P X 1 および第2の画素電極P X 2 からなる電極群の外周枠をはみ出る程度に形成するのが望ましい。ドレイン信号線D L 1、2からの電気力線がこの反射膜R E に終端させやすくでき、前記各画素電極P X に終端させにくくできるからである。

【0045】ドレイン信号線D L 、ソース電極、および反射膜R E をも被って透明基板S U B 1 の表面には絶縁膜I N が形成され、この絶縁膜I N の上面には画素電極P X 1、2が形成されている。これら画素電極P X 1、2は、それぞれ前記絶縁膜I N に予め形成されたコンタクトホールを通して薄膜トランジスタT F T 1、2のソース電極の延在部の一部に接続されている。

【0046】画素電極P X 1、2をも被って透明基板S U B 1 の表面には平坦化膜C O が形成され、この平坦化膜C O の表面には配向膜O R I 1 が形成されている。この配向膜O R I 1 はそれに直接に接触する液晶の分子の初期配向方向を決定づけるようになっている。

【0047】なお、液晶を介して対向配置される透明基板S U 2 の液晶側の面には配向膜O R I 2 が形成され、液晶と反対側の面には位相差板P H および偏光板P O L が順次貼付されている。

【0048】実施例2. 図5は、本発明による液晶表示装置の他の実施例を示す画素の等価回路で、図1に対応した図となっている。また、図5は、図1と異なり、ド

レイン信号線DLに沿って形成された2個の画素を示している。

【0049】図1の場合と比較して異なる構成は、各画素領域内に第1の薄膜トランジスタTFT1、第2の薄膜トランジスタTFT2の他に、第3の薄膜トランジスタTFT3、第4の薄膜トランジスタTFT4が設けられている。

【0050】第3の薄膜トランジスタTFT3のゲート電極は、前記第1の薄膜トランジスタTFT1、第2の薄膜トランジスタTFT2が接続されるゲート信号線GLと異なるゲート信号線GLであって当該画素領域を画する他のゲート信号線GLに接続され、そのドレン電極およびソース電極のうち一方が第1の画素電極PX1に接続され他方が反射膜に接続されている。

【0051】同様に、第4の薄膜トランジスタTFT4のゲート電極も、前記第1の薄膜トランジスタTFT1、第2の薄膜トランジスタTFT2が接続されるゲート信号線GLと異なるゲート信号線GLであって当該画素領域を画する他のゲート信号線GLに接続され、そのドレン電極およびソース電極のうち一方が第2の画素電極PX2に接続され他方が前記反射膜に接続されている。

【0052】このような構成の画素において、第1の画素電極PX1、第2の画素電極PX2、反射膜の間の容量を考慮した等価回路を図6に示す。図6において、第1の電極容量C1、第2の電極容量C2は、第1の画素電極PX1、第2の画素電極PX2、反射膜の間の容量を示している。

【0053】ゲート信号線GL(1)が選択されると、第3の薄膜トランジスタTFT3、第4の薄膜トランジスタTFT4がオン状態となり、第1の電極容量C1、第2の電極容量C2の電荷を放電する。

【0054】次に、該ゲート信号線GL(1)が非選択、ゲート信号線GL(2)が選択されると、第3の薄膜トランジスタTFT3、第4の薄膜トランジスタTFT4がオフ状態、第1の薄膜トランジスタTFT1、第2の薄膜トランジスタTFT2がオン状態になる。

【0055】これにより、第1の電極容量C1、第2の電極容量C2には、それぞれ、第1のドレン電極線、第2のドレン電極線からの映像信号によって充電がなされる。

【0056】このとき、第1の電極容量C1、第2の電極容量C2は直列接続されているので、前記反射膜が接続されるその接続点の電圧は、第1の画素電極PX1、第2の画素電極PX2のそれぞれの電圧値の平均した値となる。

【0057】このことから、前記反射膜の電圧は自動的に第1のドレン電極線、第2のドレン電極線のそれぞれに供給される映像信号の平均値に制御されることになる。

【0058】したがって、第1のドレン電極線、第2のドレン電極線のそれぞれに供給する映像信号は必ずしも逆極性である必要はなく、一方のドレン電極線に基準信号(共通信号)を供給し、他方のドレン電極線に該基準信号に対して電圧差を有する映像信号を供給することができる。このため、ドレン電極線を駆動する映像信号駆動回路Heの信号出力は実施例1の1/2にことができる。

【0059】実施例3.図7は、本発明による液晶表示装置の他の実施例を示す画素の等価回路で、図5に対応した図となっている。

【0060】図5の場合と比較して異なる構成は、一方のドレン電極線(図では第2のドレン電極線)をなくし、それに接続されていた第2の薄膜トランジスタTFT2のドレン電極を新たに形成した共通信号線CLに接続していることにある。

【0061】そして、この共通信号線CLは、この実施例では、ゲート信号線GLに平行に走行するように形成されている。ドレン電極線DLのようにy方向に延在する信号線を減らして画素領域の開口率を向上させたい場合等に効果的となる。

【0062】実施例2の部分で説明したように、第3の薄膜トランジスタTFT3、第4の薄膜トランジスタTFT4を設けることにより、一方の信号線に基準信号(共通信号)を供給し、他方の信号線に該基準信号に対して電圧差を有する映像信号を供給することができるため、一方の信号線を共通信号線としたことに基づく。

【0063】実施例4.図8は、本発明による液晶表示装置の他の実施例を示す構成図で、図4に対応した図となっている。

【0064】図4の場合と比較して異なる構成は、第1の画素電極PX1と第2の画素電極PX2が同一の層として形成されているのではなく、絶縁膜IN2を介して一方がその上層に他方が下層に形成されていることがある。このような構成であっても、同様の効果が得られるることはいうまでもない。

【0065】実施例5.上述した各実施例はいずれも反射型の液晶表示装置について説明したものである。しかし、たとえば図4に示す構成図において、反射膜REを光反射および光透過を兼ねる半透過膜に置き換えて形成することにより、いわゆる半透過型の液晶表示装置を得ることができることからこのようにしてもよいことはいうまでもない。また、このような構成は上述した他の実施例にも適用できることはもちろんである。

【0066】実施例6.図9は、いわゆる部分透過の液晶表示装置の一実施例を示した構成図で、たとえば図3に対応した図となっている。

【0067】図9において、反射膜REを画素領域のたとえば上半分の領域にのみ形成し、残りの下半分の領域に前記反射膜REと電気的に接続されたたとえばITO

(Indium Tin Oxide)等の透光性の導電膜T C Lを形成することにより、該反射膜R Eが形成された領域を光反射領域に透光性の導電膜T C Lが形成された領域を光透過領域とすることができます。

【0068】この実施例の場合、透光性の導電膜T C Lは反射膜R Eと同層に形成したものであるが、それらが電気的に接続されていれば絶縁膜を介してそれらが異層に形成されていてもよい。

【0069】この実施例は、画素領域を二分割してその一方を光反射領域とし他方を光透過領域としたものである。しかし、この分割の方法に任意であってもよく、たとえば光反射領域の中央に光透過領域が存在していても、また、その逆であってもよい。また、このような構成は上述した他の実施例にも適用できることはもちろんである。

【0070】なお、上述した各実施例では、薄膜トランジスタの半導体層として多結晶S iを用いたものであるが、これに限定されることはなく、たとえばアモルファスS i等であってもよいことはいうまでもない。

【0071】

【発明の効果】以上説明したことから明らかなように、本発明による液晶表示装置によれば、低消費電力で駆動できるものが得られる。

【図面の簡単な説明】

\* 【図1】本発明による液晶表示装置の画素の一実施例を示す等価回路である。

【図2】本発明による液晶表示装置の一実施例を示す等価回路である。

【図3】本発明による液晶表示装置の画素の一実施例を示す平面図である。

【図4】図3のIV-IVにおける断面図である。

【図5】本発明による液晶表示装置の画素の他の実施例を示す等価回路である。

【図6】図6の等価回路において特に容量を考慮した透過回路である。

【図7】本発明による液晶表示装置の画素の他の実施例を示す等価回路である。

【図8】本発明による液晶表示装置の画素の一実施例を示す断面図である。

【図9】本発明による液晶表示装置の画素の他の実施例を示す平面図である。

【符号の説明】

G L...ゲート信号線、D L 1...第1のドレイン信号線、

20 D L 2...第2のドレイン信号線、P X 1...第1の画素電極、P X 2...第2の画素電極、T F T 1...第1の薄膜トランジスタ、T F T 2...第2の薄膜トランジスタ、T F T 3...第3の薄膜トランジスタ、T F T 4...第4の薄膜トランジスタ、R E...反射膜。

【図1】

図1



【図6】

図6



【図2】



【図3】

図3



【図4】

図4



【図5】

図5



【図7】

図7



【図8】

図8



【図9】

図9



フロントページの続き

(72)発明者 河内 玄士朗  
千葉県茂原市早野3300番地 株式会社日立  
製作所ディスプレイグループ内

F ターム(参考) 2H091 FA14Y GA02 GA13 LA30  
2H092 GA14 JA24 JA34 JA37 JA41  
JB04 JB05 JB07 JB11 NA26  
PA12  
5C094 AA12 AA13 AA22 AA24 AA56  
BA03 BA43 CA19 DA09 DA13  
DB01 DB04 DB10 EA04 EA05  
EA06 EB02 EB04 FA01 FA02  
FB12 FB14 FB15 GA10

|                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |         |            |
|----------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------|------------|
| 专利名称(译)        | 液晶表示装置                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |         |            |
| 公开(公告)号        | <a href="#">JP2003149664A</a>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 公开(公告)日 | 2003-05-21 |
| 申请号            | JP2001352010                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 申请日     | 2001-11-16 |
| [标]申请(专利权)人(译) | 株式会社日立制作所                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |         |            |
| 申请(专利权)人(译)    | 株式会社日立制作所                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |         |            |
| [标]发明人         | 佐藤秀夫<br>宮沢敏夫<br>河内玄士朗                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |         |            |
| 发明人            | 佐藤秀夫<br>宮沢敏夫<br>河内玄士朗                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |         |            |
| IPC分类号         | G02F1/1335 G02F1/1343 G02F1/1368 G09F9/30 G09F9/35                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |         |            |
| FI分类号          | G02F1/1343 G02F1/1335.520 G02F1/1368 G09F9/30.338 G09F9/35                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |         |            |
| F-TERM分类号      | 2H091/FA14Y 2H091/GA02 2H091/GA13 2H091/LA30 2H092/GA14 2H092/JA24 2H092/JA34 2H092/JA37 2H092/JA41 2H092/JB04 2H092/JB05 2H092/JB07 2H092/JB11 2H092/NA26 2H092/PA12 5C094/AA12 5C094/AA13 5C094/AA22 5C094/AA24 5C094/AA56 5C094/BA03 5C094/BA43 5C094/CA19 5C094/DA09 5C094/DA13 5C094/DB01 5C094/DB04 5C094/DB10 5C094/EA04 5C094/EA05 5C094/EA06 5C094/EB02 5C094/EB04 5C094/FA01 5C094/FA02 5C094/FB12 5C094/FB14 5C094/FB15 5C094/GA10 2H092/JB42 2H191/FA22X 2H191/FA30X 2H191/FA31Y 2H191/FA32Y 2H191/FB14 2H191/GA04 2H191/GA19 2H191/HA15 2H191/LA40 2H191/NA03 2H191/NA29 2H191/NA34 2H191/NA45 2H191/PA62 2H192/AA24 2H192/BB02 2H192/BB03 2H192/BB04 2H192/BB91 2H192/BC31 2H192/BC62 2H192/BC63 2H192/BC74 2H192/CB02 2H192/CB12 2H192/CB13 2H192/EA62 2H192/FB02 2H291/FA22X 2H291/FA30X 2H291/FA31Y 2H291/FA32Y 2H291/FB14 2H291/GA04 2H291/GA19 2H291/HA15 2H291/LA40 2H291/NA03 2H291/NA29 2H291/NA34 2H291/NA45 2H291/PA62 |         |            |
| 其他公开文献         | <a href="#">JP3920630B2</a>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |         |            |
| 外部链接           | <a href="#">Espacenet</a>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |         |            |

## 摘要(译)

本发明的目的是获得一种能够以低功耗驱动的设备。解决方案：第一开关元件和第二开关元件通过来自栅极信号线的扫描信号进行操作，它们设置在一个通过液晶彼此相对的基板的液晶侧像素区域中，从第一漏极信号线经由第一开关元件向其提供视频信号的第一像素电极，以及从第二漏极信号线经由第二开关元件向其提供视频信号的第一像素电极。第二像素电极以及第一和第二像素电极中的至少一个在一个基板侧上设置有与第一和第二像素电极绝缘的反射膜。

